TW201030431A - Pixel and method for fabricating the same - Google Patents

Pixel and method for fabricating the same Download PDF

Info

Publication number
TW201030431A
TW201030431A TW098103286A TW98103286A TW201030431A TW 201030431 A TW201030431 A TW 201030431A TW 098103286 A TW098103286 A TW 098103286A TW 98103286 A TW98103286 A TW 98103286A TW 201030431 A TW201030431 A TW 201030431A
Authority
TW
Taiwan
Prior art keywords
gate
layer
patterned metal
metal layer
electrode
Prior art date
Application number
TW098103286A
Other languages
English (en)
Other versions
TWI459103B (zh
Inventor
Hsiang-Lin Lin
Original Assignee
Au Optronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Au Optronics Corp filed Critical Au Optronics Corp
Priority to TW098103286A priority Critical patent/TWI459103B/zh
Priority to US12/507,935 priority patent/US8305508B2/en
Publication of TW201030431A publication Critical patent/TW201030431A/zh
Priority to US13/633,974 priority patent/US8497948B2/en
Application granted granted Critical
Publication of TWI459103B publication Critical patent/TWI459103B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1248Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition or shape of the interlayer dielectric specially adapted to the circuit arrangement

Description

201030431 六、發明說明: ' 【發明所屬之技術領域】 ' 本發明是有關於一種液晶顯示結構及其製造方法,且 特別是有關於一種液晶顯示器中之晝素結構及其製造方 法。 【先前技術】 對液晶顯示器而言,其中晝素開口率的大小會直接影 • 響到背光源的利用率,亦會影響顯示器的顯示亮度,而影 響開口率設計大小的最主要因素,在於晝素電極與資料線 之間的距離。不過,當晝素電極與資料線過於接近,其間 的雜散電容會變大,導致晝素電極上充飽的電荷在下個晝 面轉換前,會因資料線傳送不同電壓信號而受到影響,進 而產生串音效應(cross talk)。 習知技術係在晝素電極和資料線之間加入 層共通電 極,並藉由所加入的共通電極來遮蔽雜散電容Cpd所產生 ❿ 的效應。然而,以上述方法來製作晝素結構,不僅需要使 用多層的絕緣層,同時更需要額外的金屬層來作為遮蔽用 的共通電極。如此一來,不僅使得製程的步驟和複雜度增 加,也直接增加了製作的時間和成本。 【發明内容】 本發明的目的是在提供一種畫素結構之製造方法,藉 以節省晝素結構的製作時間和成本。 本發明的目的是在提供一種晝素結構,藉以獲得較佳 201030431 的晝素顯不品質。 本發明之一技術樣態係關於一種晝素結構之製造方 法,其包含:形成一第一圖案化金屬層於一基板上,其中 第一圖案化金屬層包含一閘極、一閘極延伸電極、一第一 資料線段以及一第二資料線段;形成一閘極絕緣層覆蓋於 基板以及第一圖案化金屬層上;形成一半導體通道層於閘 極上方之閘極絕緣層上;形成一第二圖案化金屬層於閘極 絕緣層和半導體通道層上,其中第二圖案化金屬層包含一 源極、一汲極、一閘極線以及一共通電極,且源極和汲極 對應於閘極兩側上方之半導體通道層上,共通電極位於第 一資料線段之上方;形成一保護層覆蓋於閘極絕緣層和第 二圖案化金屬層上;同時形成複數個第一接觸孔以及複數 個第二接觸孔,其中該些第一接觸孔分別露出第一圖案化 金屬層中之閘極延伸電極和第二資料線段,而該些第二接 觸孔分別露出第二圖案化金屬層中之閘極線、部分源極以 及部分汲極;以及形成一導電層覆蓋該些第一接觸孔和該 些第二接觸孔,使得第二圖案化金屬層中之閘極線藉由導 電層經第一接觸孔和第二接觸孔與第一圖案化金屬層中之 閘極延伸電極電性連接,且第二圖案化金屬層中之源極藉 由導電層經第一接觸孔和第二接觸孔與第一圖案化金屬層 中之第二資料線段電性連接。 本發明之另一技術樣態係關於一種晝素結構,其包含 一第一圖案化金屬層、一閘極絕緣層、一半導體通道層、 一第二圖案化金屬層、一保護層、複數個第一接觸孔和第 二接觸孔以及一導電層。第一圖案化金屬層配置於一基板 上,並包含一閘極、一閘極延伸電極、一第一資料線段以 201030431 及一第二資料線段。閘極絕緣層覆蓋於基板以及第一圖案 化金屬層上。半導體通道層配置於閘極上方之閘極絕緣層 上。第二圖案化金屬層配置於閘極絕緣層和半導體通道層 上,並包含一源極、一没極、一閘極線以及一共通電極’ 其中源極和汲極位於對應閘極兩側上方之半導體通道層 上,共通電極位於第一資料線段之上方。保護層覆蓋於閘 極絕緣層和第二圖案化金屬層上。該些第一接觸孔和第二 接觸孔同時形成於第一圖案化金屬層上之部分區域和第二 圖案化金屬層上之部分區域上,且該些第一接觸孔露出第 一圖案化金屬層中之閘極延伸電極和第二資料線段,該些 第二接觸孔露出第二圖案化金屬層中之閘極線、源極以及 汲極。導電層覆蓋該些第一接觸孔和該些第二接觸孔,且 第二圖案化金屬層中之閘極線藉由導電層經第一接觸孔和 第二接觸孔與第一圖案化金屬層中之閘極延伸電極電性連 接,第二圖案化金屬層中之源極藉由導電層經第一接觸孔 和第二接觸孔與第一圖案化金屬層中之第二資料線段電性 連接。 根據本發明之技術内容,應用前述晝素結構及其製造 方法,可減少製作晝素結構所需的步驟和複雜度,減低製 作時間和成本。 【實施方式】 第1A圖至第1E圖係依照本發明之實施例繪示一種晝 素結構其製作流程的上視示意圖,而第2A圖至第2E圖則 是分別為第1A圖至第1E圖中沿剖線AA’、剖線BB’以及 6 201030431 .剖線fc’所缘示之剖面示意圖。首先,如第1A圖和第2A ,所不,在基板102上形成第一圖案化金屬層11〇,其中 -第一圖案化金屬層U0包括閘極112、第一資料線段114、 第一資料線段116以及閘極延伸電極118,而第一資料線段 114和第二資料線段116係各別指資料線在剖線的,和剖線 AA下的不同部分。在選用的材料方面,基板1〇2可為玻璃 基板或塑膠基板,而第一圖案化金屬層11〇則可為鋁、銅、 銀、金…等金屬或者上述金屬所構成之複合金屬。 ❹ 接著,如第1B圖和第2B圖所示,在基板1〇2以及第 一圖案化金屬層110上形成閘極絕緣層12〇,以覆蓋於基 板102和第一圖案化金屬層11〇上,並且於閘極112上方 的間極絕緣層120上’形成圖案化的半導體通道層 其上之圖案化的摻雜半導體材料層128 (如:N塑摻雜半導 體材料層)。其中,閘極絕緣層120的材料可為二氧化矽、 氮化矽或氮氧化矽等介電材料。 再者’如第1C圖和第2C圖所示,在閘極絕緣層12〇、 φ 半導體通道層124及其上之摻雜半導體材料層128上形成 第二圖案化金屬層13〇,其中第二圖案化金屬層13〇包括 源極132、汲極134、閘極線136以及共通電極138,且第 二圖案化金屬層130亦可為鋁、銅、銀、金…等金屬或者 上述金屬所構成之複合金屬。在形成第二圖案化金屬層13〇 的過程中’部分的掺雜半導體材料層128會被移除,而露 出半導體通道層124的部分區域,以形成歐姆接觸層 128a。此外,源極132和汲極134係分別對應於閘極112 以及閘極112上方之半導體通道層124的兩侧,而共通電 極138則是位於第一資料線段114之上方。在此值得注意 201030431 =命極1,及極m可依據實際上不同的設 务及換名稱為没極和源極。 形成:i層:第。'圖:第2D圖所示’在已完成的結構上 第二圖案化金於其上,例如在閘極絕緣層120、 上覆蓋保d層二Γ及部分露出的半導體通道層124 層110上之邱〜祕和m 安、、、後’在第-圖案化金屬 “區域和第二g案化金屬層13()上
形成第一接觸孔144以及第二接觸孔一 44分別露出第一圖案化金屬層110中閘極 I伸電極118和第二資料線段116的部分區域,而第二接 觸孔I46則分別露出第二圖案化金屬層130中閘極線136 的部分區域、沒極134的部分區域以及源極132的部分區 域0 此外’上述同時形成第一接觸孔144和第二接觸孔146 的步驟,可利用同一道光罩製程完成,並對第一圖案化金 屬層130上方的閘極絕緣層12〇和保護層14〇進行蝕刻 (如:微影餘刻)’以分別露出相對應的部分。具體地來說, 在上述形成第一接觸孔144的步驟中,更可移除閘極延伸 電極118上方之閘極絕緣層120及保護層14〇的部分區 域,藉以露出部分閘極延伸電極118,並且移除第二資料 線段116上方之閘極絕緣層120及保護層14〇的部分區 域’藉以露出部分第二資料線段116。另一方面,在上述 形成第二接觸孔146的步驟中,更可移除閘極線136上方、 源極132上方及汲極134上方之部分保護層140,藉以露 出閘極線136、源極132以及汲極134的部分區域。 201030431 之後,如第1E圖和第2E圖所示,再形成導電層150 覆蓋上述的第一接觸孔144和第二接觸孔146,使得第二 圖案化金屬層130中的閘極線136,藉由導電層150經第 一接觸孔144和第二接觸孔146,與第一圖案化金屬層110 中的閘極延伸電極118電性連接,且使得第二圖案化金屬 層130中的源極132,藉由導電層150經第一接觸孔144 和第二接觸孔146,與第一圖案化金屬層110中的第二資 料線段116電性連接。其中,導電層150可為圖案化透明 導電層,且圖案化透明導電層的材料可為銦錫氧化物或銦 鋅氧化物等透明導電材料。如此一來,便可有效地簡化製 程步驟,並減少製程所需使用的材料。 此外,以上述之導電層150而言,其更可包括閘極線 連接電極150a、資料線連接電極150b以及晝素電極150c, 其中閘極線連接電極150a係電性連接閘極線136和閘極延 伸電極118,資料線連接電極150b係電性連接源極132和 第二資料線段116,而晝素電極150c則是覆蓋汲極134上 的第二接觸孔146。 由上述本發明之實施例可知,應用前述晝素結構及其 製造方法,可減少製作晝素結構所需的步驟和複雜度,減 低製作時間和成本。 雖然本發明已以實施例揭露如上,然其並非用以限定 本發明,任何具有本發明所屬技術領域之通常知識者,在 不脫離本發明之精神和範圍内,當可作各種之更動與潤 飾,因此本發明之保護範圍當視後附之申請專利範圍所界 定者為準。 201030431 【圖式簡單說明】 - 第1A圖至第1E圖係依照本發明之實施例繪示一種晝 素結構其製作流程的上視示意圖。 第2A圖至第2E圖係分別為第1A圖至第1E圖中沿剖 線AA’、剖線BB’以及剖線CC’所繪示之剖面示意圖。 【主要元件符號說明】 參 102 :基板 110 :第一圖案化金屬層 112 :閘極 114 :第一資料線段 116 :第二資料線段 118 :閘極延伸電極 120 :閘極絕緣層 • 124 :半導體通道層 128 :掺雜半導體材料層 128a :歐姆接觸層 130 :第二圖案化金屬層 132 :源極 134 :汲極 136 :閘極線 138 :共通電極 140 :保護層 201030431 144 :第一接觸孔 146 :第二接觸孔 150 :導電層 150a :閘極線連接電極 150b :資料線連接電極 150c :晝素電極
11

Claims (1)

  1. 201030431 七、申請專利範圍: 1. 一種晝素結構之製造方法,包含: 形成一第一圖案化金屬層於一基板上,該第一圖案化 金屬層包含一閘極、一閘極延伸電極、一第一資料線段以 及一第二資料線段; 形成一閘極絕緣層覆蓋於該基板以及該第一圖案化金 屬層上; 形成一半導體通道層於該閘極上方之該閘極絕緣層 上; 形成一第二圖案化金屬層於該閘極絕緣層和該半導體 通道層上,該第二圖案化金屬層包含一源極、一没極、一 閘極線以及一共通電極,其中該源極和該汲極對應於該閘 極兩側上方之該半導體通道層上,該共通電極位於該第一 資料線段之上方; 形成一保護層覆蓋於該閘極絕緣層和該第二圖案化金 屬層上; 同時形成複數個第一接觸孔以及複數個第二接觸孔, 其中該些第一接觸孔分別露出該第一圖案化金屬層中之該 閘極延伸電極和該第二資料線段,而該些第二接觸孔分別 露出該第二圖案化金屬層中之該閘極線、部分該源極以及 部分該汲極;以及 形成一導電層覆蓋該些第一接觸孔和該些第二接觸 孔,使得該第二圖案化金屬層中之該閘極線藉由該導電層 經該第一接觸孔和該第二接觸孔與該第一圖案化金屬層中 之該閘極延伸電極電性連接,且該第二圖案化金屬層中之 12 201030431 該源極藉由該導電層經該第一接觸孔和該第二接觸孔與該 第一圖案化金屬層中之該第二資料線段電性連接。 2. 如申請專利範圍第1項所述之晝素結構之製造方 法,其中同時形成該些第一接觸孔和該些第二接觸孔之步 驟更包含: 蝕刻該第一圖案化金屬層上方之該閘極絕緣層和該保 護層。 3. 如申請專利範圍第1項所述之晝素結構之製造方 法,其中該導電層係為一圖案化透明導電層。 4. 如申請專利範圍第1項所述之晝素結構之製造方 法,其中該導電層包含一閘極線連接電極,該閘極線連接 電極電性連接該閘極線和該閘極延伸電極。 5. 如申請專利範圍第1項所述之晝素結構之製造方 法,其中該導電層包含一資料線連接電極,該資料線連接 電極電性連接該源極和該第二資料線段。 6. 如申請專利範圍第1項所述之晝素結構之製造方 法,其中同時形成該些第一接觸孔以及該些第二接觸孔之 步驟係利用同一道光罩製程完成。 13 201030431 7.如申請專利範圍第1項所述之畫素結構之製造方 ' 法,其中形成該些第一接觸孔以分別露出該第一圖案化金 - 屬層中之該閘極延伸電極和該第二資料線段之步驟係包 含: 移除該閘極延伸電極上方之部分該閘極絕緣層及該保 護層以及移除該第二資料線段上方之部分該閘極絕緣層及 該保護層。 . 8.如申請專利範圍第1項所述之晝素結構之製造方 法,其中形成該些第二接觸孔以分別露出該第二圖案化金 屬層中之該閘極線、部分該源極以及部分該汲極之步驟係 包含: 移除該閘極線上方、該源極上方以及該汲極上方之部 分該保護層。 9. 如申請專利範圍第1項所述之晝素結構之製造方 φ 法,其中該導電層包含一晝素電極,該晝素電極覆蓋該汲 極上之該第二接觸孔。 10. —種晝素結構,包含: 一第一圖案化金屬層,配置於一基板上,並包含一閘 極、一閘極延伸電極、以及一第一資料線段以及一第二資 料線段; 一閘極絕緣層,覆蓋於該基板以及該第一圖案化金屬 層上; 201030431 一半導體通道層,配置於該閘極上方之該閘極絕緣層 、 上; 一第二圖案化金屬層,配置於該閘極絕緣層和該半導 體通道層上,並包含一源極、一沒極、一閘極線以及一共 通電極,其中該源極和該汲極位於對應該閘極兩侧上方之 該半導體通道層上,該共通電極位於該第一資料線段之上 方; 一保護層,覆蓋於該閘極絕緣層和該第二圖案化金屬 φ 層上; 複數個第一接觸孔以及第二接觸孔,同時形成於該第 一圖案化金屬層上之部分區域和該第二圖案化金屬層上之 部分區域上,該些第一接觸孔露出該第一圖案化金屬層中 之該閘極延伸電極和該第二資料線段,該些第二接觸孔露 出該第二圖案化金屬層中之該閘極線、該源極以及該汲 極;以及 一導電層,覆蓋該些第一接觸孔和該些第二接觸孔, 0 該第二圖案化金屬層中之該閘極線藉由該導電層經該第一 接觸孔和該第二接觸孔與該第一圖案化金屬層中之該閘極 延伸電極電性連接,且該第二圖案化金屬層中之該源極藉 由該導電層經該第一接觸孔和該第二接觸孔與該第一圖案 化金屬層中之該第二資料線段電性連接。 11.如申請專利範圍第10項所述之晝素結構,其中該 導電層係為一圖案化透明導電層。 15 201030431 12. 如申請專利範圍第10項所述之晝素結構,其中該 - 導電層包含一閘極線連接電極,該閘極線連接電極電性連 . 接該閘極線和該閘極延伸電極。 13. 如申請專利範圍第10項所述之晝素結構,其中該 導電層包含一資料線連接電極,該資料線連接電極電性連 接該源極和該第二資料線段。 ❹ 14.如申請專利範圍第10項所述之晝素結構,其中該 導電層包含一晝素電極,該晝素電極覆蓋該汲極上之該第 一接觸孔。
    16
TW098103286A 2009-02-02 2009-02-02 畫素結構及其製造方法 TWI459103B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
TW098103286A TWI459103B (zh) 2009-02-02 2009-02-02 畫素結構及其製造方法
US12/507,935 US8305508B2 (en) 2009-02-02 2009-07-23 Pixel structure and method for fabricating the same
US13/633,974 US8497948B2 (en) 2009-02-02 2012-10-03 Pixel structure and method for fabricating the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW098103286A TWI459103B (zh) 2009-02-02 2009-02-02 畫素結構及其製造方法

Publications (2)

Publication Number Publication Date
TW201030431A true TW201030431A (en) 2010-08-16
TWI459103B TWI459103B (zh) 2014-11-01

Family

ID=42396963

Family Applications (1)

Application Number Title Priority Date Filing Date
TW098103286A TWI459103B (zh) 2009-02-02 2009-02-02 畫素結構及其製造方法

Country Status (2)

Country Link
US (2) US8305508B2 (zh)
TW (1) TWI459103B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI421604B (zh) * 2010-11-09 2014-01-01 Century Display Shenzhen Co 畫素陣列結構

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20110134685A (ko) * 2010-06-09 2011-12-15 삼성모바일디스플레이주식회사 표시 장치 및 그 제조 방법
CN103187423B (zh) * 2013-02-04 2016-03-23 合肥京东方光电科技有限公司 一种氧化物薄膜晶体管阵列基板及其制作方法、显示面板
CN114563893B (zh) * 2020-11-27 2024-03-08 福州京东方光电科技有限公司 一种显示基板的维修方法、显示基板及显示装置
CN116184730B (zh) * 2023-04-27 2023-07-18 惠科股份有限公司 阵列基板及其制备方法和显示装置

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2873632B2 (ja) * 1991-03-15 1999-03-24 株式会社半導体エネルギー研究所 半導体装置
KR100776768B1 (ko) * 2001-07-21 2007-11-16 삼성전자주식회사 액정표시패널용 기판 및 그 제조방법
KR20060029352A (ko) * 2004-10-01 2006-04-06 삼성전자주식회사 어레이 기판과, 이를 갖는 표시패널 및 표시장치
TWI337754B (en) * 2007-04-20 2011-02-21 Au Optronics Corp Semiconductor structure of display device and method for fabricating the same
TWI349805B (en) * 2007-07-31 2011-10-01 Au Optronics Corp Pixel structures, methods of forming the same and multi domain vertical alignment lcds

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI421604B (zh) * 2010-11-09 2014-01-01 Century Display Shenzhen Co 畫素陣列結構

Also Published As

Publication number Publication date
US8305508B2 (en) 2012-11-06
TWI459103B (zh) 2014-11-01
US20130026473A1 (en) 2013-01-31
US8497948B2 (en) 2013-07-30
US20100193827A1 (en) 2010-08-05

Similar Documents

Publication Publication Date Title
TWI418910B (zh) 陣列基板及其形成方法
KR101679252B1 (ko) 박막 트랜지스터 기판과 그 제조방법 및 그를 이용한 디스플레이 장치
TW487826B (en) Liquid crystal display device and method for manufacturing the same
JP3958606B2 (ja) 能動型平板表示素子とその製造方法
JP5302555B2 (ja) 薄膜トランジスタ基板の製造方法
TW200929543A (en) Liquid crystal display unit structure and the manufacturing method thereof
KR100913819B1 (ko) 박막 트랜지스터 어레이 기판 및 그의 제조방법
TWI477869B (zh) 顯示面板之陣列基板及其製作方法
JP2004151546A (ja) アクティブマトリクス基板および表示装置
CN108766989B (zh) 一种光学传感器件及其制作方法、显示器件、显示设备
US20100230763A1 (en) Active device array substrate and method for fabricating the same
JP2010191421A (ja) Tft−lcdアレイ基板及びその製造方法
KR102050401B1 (ko) 디스플레이 장치 및 그 제조방법
KR20070053472A (ko) 표시기판 및 이의 제조 방법
CN103811417A (zh) 像素结构的制作方法
TW201030431A (en) Pixel and method for fabricating the same
CN106653767A (zh) 一种阵列基板及其制作方法
CN113345837A (zh) 一种显示面板的制作方法及显示面板
WO2014015624A1 (zh) 平板阵列基板、传感器及平板阵列基板的制造方法
CN111276493A (zh) 显示面板及其制作方法
TWI345313B (en) Thin film transistor and method of manufacturing the same
CN112309847B (zh) 显示面板及其制作方法
TW201535688A (zh) 畫素結構與其製造方法
CN101510529B (zh) 像素结构及其制造方法
US7049163B1 (en) Manufacture method of pixel structure