TW201027671A - Electronic devices including carbon nano-tube films having boron nitride-based liners, and methods of forming the same - Google Patents

Electronic devices including carbon nano-tube films having boron nitride-based liners, and methods of forming the same Download PDF

Info

Publication number
TW201027671A
TW201027671A TW098137028A TW98137028A TW201027671A TW 201027671 A TW201027671 A TW 201027671A TW 098137028 A TW098137028 A TW 098137028A TW 98137028 A TW98137028 A TW 98137028A TW 201027671 A TW201027671 A TW 201027671A
Authority
TW
Taiwan
Prior art keywords
layer
cnt
liner
forming
angstroms
Prior art date
Application number
TW098137028A
Other languages
English (en)
Inventor
Wipul Pemsiri Jayasekara
Original Assignee
Sandisk 3D Llc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sandisk 3D Llc filed Critical Sandisk 3D Llc
Publication of TW201027671A publication Critical patent/TW201027671A/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y10/00Nanotechnology for information processing, storage or transmission, e.g. quantum computing or single electron logic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0657Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
    • H01L29/0665Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body the shape of the body defining a nanostructure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0657Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
    • H01L29/0665Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body the shape of the body defining a nanostructure
    • H01L29/0669Nanowires or nanotubes
    • H01L29/0673Nanowires or nanotubes oriented parallel to a substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/1606Graphene
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/20Resistance change memory devices, e.g. resistive RAM [ReRAM] devices comprising selection components having two electrodes, e.g. diodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/80Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays
    • H10B63/84Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays arranged in a direction perpendicular to the substrate, e.g. 3D cell arrays
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K10/00Organic devices specially adapted for rectifying, amplifying, oscillating or switching; Organic capacitors or resistors having potential barriers
    • H10K10/20Organic diodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K85/00Organic materials used in the body or electrodes of devices covered by this subclass
    • H10K85/20Carbon compounds, e.g. carbon nanotubes or fullerenes
    • H10K85/221Carbon nanotubes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/011Manufacture or treatment of multistable switching devices
    • H10N70/021Formation of switching materials, e.g. deposition of layers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/011Manufacture or treatment of multistable switching devices
    • H10N70/021Formation of switching materials, e.g. deposition of layers
    • H10N70/023Formation of switching materials, e.g. deposition of layers by chemical vapor deposition, e.g. MOCVD, ALD
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/011Manufacture or treatment of multistable switching devices
    • H10N70/061Shaping switching materials
    • H10N70/063Shaping switching materials by etching of pre-deposited switching material layers, e.g. lithography
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/20Multistable switching devices, e.g. memristors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/821Device geometry
    • H10N70/826Device geometry adapted for essentially vertical current flow, e.g. sandwich or pillar type devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/881Switching materials
    • H10N70/884Switching materials based on at least one element of group IIIA, IVA or VA, e.g. elemental or compound semiconductors
    • H10N70/8845Carbon or carbides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/45Ohmic electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K19/00Integrated devices, or assemblies of multiple devices, comprising at least one organic element specially adapted for rectifying, amplifying, oscillating or switching, covered by group H10K10/00
    • H10K19/201Integrated devices having a three-dimensional layout, e.g. 3D ICs

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Nanotechnology (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Materials Engineering (AREA)
  • Ceramic Engineering (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Theoretical Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Semiconductor Memories (AREA)

Description

201027671 六、發明說明: 【發明所屬之技術領域】 本發明係關於微電子裝置,諸如非揮發性記憶體,且更 特定言之,包含與導引元件相容之碳為基礎之非揮發性可 逆電阻切換元件的記憶體單元,及其形成方法。 此申請案為2009年3月20曰申請之題為「Electronic Devices Including Carbon-Based Films, And Methods Of Forming Such Devices」的美國專利申請案第12/408,419號 (「'419申請案」)(檔案號為SD-MXA-348)的部份接續申請 案,該專利申請案以全文引用的方式併入本文中,達成所 有目的。 本申請案亦主張2008年10月30日申請之題為「Carbon-Based Liner For Protection Of Carbon Nano-Tube Films Against Short-Circuiting And Damage」的美國臨時專利申 請案第61/1 09,905號(「W05申請案」)(檔案號為SD-MXA-348P)的權益,該臨時專利申請案以全文引用的方式併入 本文中,達成所有目的。 【先前技術】 已知由可逆電阻切換元件形成之非揮發性記憶體。舉例 而言,2007年12月31曰申請之題為「Memory Cell That Employs A Selectively Fabricated Carbon Nano-Tube Reversible Resistance-Switching Element And Methods Of Forming The Same」的美國專利申請案第11/968,154號 (「’154申請案」)(檔案號為SD-MXA-241)(其以全文引用的 144311.doc 201027671 方式併入本文中,達成所有目的)描述一種可重寫非揮發 性記憶體單元,其包含與碳為基礎之可逆電阻率切換材料 (諸如碳)串聯耦接的二極體。 然而,由可重寫電阻率切換材料製造記憶體裝置在技術 上具有挑戰性,且需要改良使用電阻率切換材料形成記憶 體裝置之方法。 【發明内容】 在本發明之第一態樣中,提供一種形成微電子結構之方 法,其中該方法包含形成碳奈米管(rCNT」)層及在CNT φ 層上形成氮化硼層,其中氮化硼層包括:(1)安置於CNT層 上之第一部分;及/或(2)安置於CNT層中之一或多個碳奈 米管中及/或其周圍的第二部分。 在本發明之第二態樣中,提供一種微電子結構,其包含 咖層及於CNT層上之氮化㈣,其中氮切層包括:⑴ 安置於CNT層上且與其接觸之第__部分;及/或⑺安置於 CNT層中之一或多個碳奈米管中及/或其周圍的第二部分。 、自以下實施方式、隨附中請專利範圍及隨附圖式將更充© 分顯而易見本發明之其他特徵及態樣。 【實施方式】 可自以下實施方式,結合以下圖式考慮,更明確地瞭解 本發明之特徵,其中整個圖示中相同參考數字表示相同元 件。 CNT材料顯示電阻率切換特性,可用於形成微電子非揮 發性記憶體。如本文所用之「CNT材料」係指包含一或多 144311.doc -4- 201027671 個單壁及/或多壁碳奈米管的材料。cnt材料已在實驗室規 模裝置上顯示記憶體切換特性,其中開態與關態之間相差 100倍,且電阻變化範圍為中等至高。開態與關態之間的 .此差異使CNT材料成為使用CNT材料與垂直二極體、薄膜 t日日體或其他導引元件串聯形成之記憶體單元的可行候選 者。 、 在上述實例中,由CNT材料夾在兩個金屬或其他導電層 φ 之間所形成的金屬-絕緣體·'金屬(「MIM」)結構可用作記 憶體單元之電阻變化材料。此外,CNTMIM堆叠可與導^ 元件(諸如二極體或電晶體)串聯整合,產生如例如,154申 請案中所述之可讀寫記憶體裝置。 CNT材料整合所提出之各種挑戰之一為由於cnt材料之 外形而導致蝕刻CNT材料的挑戰。舉例而言,所沈積或生 長之CNT材料通常具有粗縫表面外形,具有顯著厚度變化 及多孔|±產生局部峰及谷。此等厚度變化使得CNT材料 〇 難以蝕刻,從而增加製造成本及與其在積體電路中之使用 相關之複雜性。因此,將提供一些關於蝕刻製程之詳細說 明’但簡要報導許多其他製程參數以避免模糊本發明之中 心 ° 另外,已知均質CNT材料為多孔的’因此藉由習知方法 形成之CNT為基礎的MIM結構易於短路。詳言之,為使用 習知半導體製程形成CNT記憶體電路,可使用物理氣相沈 積(「PVD」)加工步驟形成記憶體單元之頂部及底部電 極。然而’基於PVD之頂部電極金屬沈積的高能階可能導 144311.doc 201027671 致金屬浸滲且可能穿透一或多個CNT材料孔,從而可能引 起與底部電極短路。另外,金屬PVD期間所用之高能階可 能在頂部電極沈積期間損壞作用切換CNT材料。本發明之 實施例藉由限制作用CNT材料暴露於該等與頂部電極金屬 PVD相關之高能階來設法避免該等有害作用。
根據本發明之例示性實施例,可形成較不易短路之CNT 為基礎的MIM結構。詳言之,藉由形成底部電極層,在底 部電極層上形成CNT材料層,在CNT層上形成襯層材料(本 文中稱作「襯層」)及在襯層上形成頂部電極層,來形成 CNT為基礎的MIM堆疊。 在本發明之例示性實施例中,CNT材料層可為多孔網格 狀碳奈米管網路。在本發明之一些實施例中,CNT材料層 包含單一碳奈米管。 在本發明之例示性實施例中,襯層包含:〇)安置於cnt 層上且與其接觸之第一部分;及/或(2)安置於層中之 一或多個碳奈米管中及/或其周圍的第二部分。在一些實 施例中,襯層可穿透CNT網路中之一或多個孔及/或封閉 之。在一些例示性實施例中,襯層可包含碳材料(「碳襯 層」)。在替代例示性實施例中,襯層可包含氮化硼材料 (「BN襯層」)。 儘管不希望受任何特定理論束缚,但咸信襯層可保護 CNT材料免被頂部電極層材料浸渗,且可阻止頂部電極層 材料穿透至經封閉之孔中。在—些實施例中,襯層亦藉由 保護CNT材料使其不暴露於頂部電極層沈積製程而減少及/ 144311.doc ~ 6 * 201027671 或防止在頂部電極層沈積期間損壞CNT材料。 根據本發明之替代例示性實施例,提供一種微電子結構 (諸如記憶體裝置)及形成該等結構之方法,其中使用能階 • 低於習知PVD技術之沈積技術,諸如化學氣相沈積 (「CVD」)、原子層沈積(「ALD」)、電子束(electr〇n beam)(「電子束(e_beam)」)蒸鍍或該等技術之組合在作 用CNT材料上沈積頂部電極。在一些實施例中,使用該等 φ 相對較低能量之沈積技術(與習知PVD技術相比)減少及/或 防止頂部電極材料浸滲至CNT材料中。另外,在一些實施 例中,使用前述沈積技術減少及/或防止在頂部電極沈積 期間損壞CNT材料。 根據本發明之其他替代例示性實施例,提供一種微電子 結構(諸如記憶體裝置)及形成該等結構之方法,其中使用 較低能量沈積技術沈積頂部電極來形成CNT mim堆疊,且 可使MIM與導引元件(諸如二極體或電晶體)串聯整合,產 φ 生可讀寫記憶體裝置。 _根據本發明之其他例示性實施例,提供一種微電子結構 (諸如記憶體裝置)及形成該等結構之方法,其中使用較低 月b量沈積技術在碳襯層或BN襯層上沈積頂部電極來形成 • T MIM堆叠’且該MIM可包含介電側壁襯層,該介電側 壁襯層保護CNT材料以免在介電間隙填充材料沈積期間可 能老化。 在本發明之例不性實施例中,CNT材料可由(但不限於) 藉由CVD生長技術、料漿喷塗技術(⑶u。刪…叮〇n 14431J.doc 201027671 techmque)及旋塗技術(spin 〇n teehnique)沈積之純碳奈米 管組成。作用切換碳層可由以任何上述技術沈積之碳奈米 管與非晶形碳(「aC」)或其他介電填充材料以任何比率之 混&物組成。此整合方案之一例示性實施例包含旋塗或噴 塗CNT材料,繼而沈積襯層(諸如碳襯層或BN襯層 如本文所用之「CNT材料」為形成作用層之碳為基礎之 電阻率切換材料的簡稱,不過如上所述,碳材料不限於純 碳奈米管。如本文所用之碳為基礎之電阻率可切換材料層 可包含CNT材料以及許多其他形式之碳,例如非CNT碳為 _ 基礎之材料,包含例如石墨烯、石墨、aC、碳化矽、碳化 硼及其他類似碳為基礎之材料。碳為基礎之層的性質可由 其碳-碳鍵結形式之比率表徵。碳與碳通常鍵結形成邛2鍵 (三角形C=C雙鍵)或sp3鍵(四面體C-C單鍵)。sp2鍵與sp3鍵 之比率可經由拉曼光譜法(Raman spectr〇sc〇py)藉由評估D 帶及G帶測定。在一些實施例中,材料之範圍可包含具有 諸如MyNz之比率之材料,其中Μ為sp3材料且N為sp2材料, 且y及z為〇至1之任何分數值,只要y+z=i即可。 © 另外,CNT材料沈積方法可包含(但不限於)標靶濺鍍沈 積、電漿增強之化學氣相沈積(「PECVD」)、PVD、 CVD、電弧放電技術及雷射切除。沈積溫度可在約 至約650°C、更通常約25〇c至約9〇〇。〇之範圍内。前驅氣體 源可包含(但不限於)己烷、環己烷、乙炔、單短鏈及雙短 鏈烴(例如曱烷)、各種笨為基礎的烴 '多環芳烴、短鏈 酯、醚、醇或其組合。在一些情況下,可使用「引種」或 144311.doc "8 · 201027671 開裂」表面(例如約1-100埃(angstrom)鐵(「Fe )、趙 (「Ni」)、鈷(「Co」)或其類似物,不過可使用其他厚度) 促進在低溫下生長。 CNT材料可以任何厚度沈積。在一些實施例中,材 料可在約100埃與約800埃之間,更通常約10埃與約1〇〇〇埃 之間。可使用其他厚度。 可使用較低能量沈積技術形成頂部電極且給予下層材料 ❹最小能量,從而降低損壞碳記憶體層之可能性。更特定言 之,與物理氣相沈積相比,較低能量沈積技術使沈積表面 暴露於較小能量。較低能量沈積技術之能階較佳不足以損 壞碳為基礎之材料層,因此不會使其失去功能。能階較佳 亦不足以引起頂部電極浸滲至碳為基礎之材料層中及/或 穿透該層。 沈積頂部電極之較低能量沈積技術可包含例如Cvd、 PECVD、熱CVD、ALD或電子束蒸鍍4LD法亦可包含電 φ 漿增強之ALD(「PE-ALD」)、「高通量」ALD及ALD與 CVD之任何混雜。適於使用cvd、PECVD及ALD沈積之材 料包含(但不限於)矽(「si」)、鎢(「w」)、鈦(「Ti」)、 钽(「Ta」)、鉬(「Mo」)、氮化鎢(「WN」)、氮化鈦 (「TlN」)、氮化钽(r TaN」)、碳氮化鈦(「TiCN」)及碳 氮化纽(「TaCN」)。適於使用熱CVD沈積之材料包含(但 不限於)摻雜多晶矽、界及WN。適於使用電子束蒸鍍沈積 之膜層可包含W、Ti、Ta或其混合標靶。 如上所述,在本發明之例示性實施例中,可在CNT材料 I4431I.doc 201027671
上形成襯層。在一些實施例中,襯層包含:(1)安置於cNT 層上且與其接觸之第一部分;及/或(2)安置於cnt層中之 一或多個碳奈米管中及/或其周圍的第二部分。在一些實 施例中’襯層可穿透CNT材料中之一或多個孔及/或封閉 之。 在本發明之一例示性實施例中,襯層可為包含aC、石墨 烯、石墨、碳化矽、碳化硼或其他類似碳為基礎之材料中 一或多者之碳襯層。非晶形碳可進一步包含石墨碳及/或 類金剛石碳之微晶形或奈米晶形粒子。 碳襯層可使用類似或不同於用以沈積CNT材料之沈積技 術沈積。舉例而言,碳襯層可藉由標靶濺鍍沈積、 PECVD、PVD、CVD、電弧放電技術及雷射切除形成。沈 積溫度可在約200°C至約650°C、更通常約25¾至約90(rc 之範圍内。前驅氣體源可包含(但不限於)己烷、環己烷、 乙炔、單短鏈及雙短鏈烴(例如曱烷)、各種笨為基礎的 烴、多環芳烴、短鏈酯、醚、醇或其組合。可使用其他沈 積技術、溫度及前驅氣體。 碳襯層可以任何厚度沈積。在一些實施例中,碳襯層可 在約20埃與約250埃之間,更通常約5埃與約8〇〇埃之間, 不過可使用其他厚度。 下表1描述在PECVD室内使用包括一或多種碳氫化合物 及運載/稀釋氣體之加工氣體形成碳襯層1〇9之例示性製程 範圍。一般技術者應瞭解,運載氣體可包括任何合適之惰 性或非反應性氣體,諸如He、Ar、H2、Kr、Xe、n2等中 144311.doc -10- 201027671 之一或多者。在一些實施例中,碳氫化合物可具有式 CxHy,其中X在約2至4之範圍内,且y在約2至10之範圍 内。 表1 :例示性PECVD製程參數 製程參數 例示性範圍 較佳範圍 前驅氣體流速(seem) 10-5000 100-2000 載體流速(seem) 10-10000 1000-7000 載體/前驅氣體比率 1:1-100:1 1:1-50:1 腔室壓力(托(Torr)) 0.8-10 3-8 第一 RF頻率(MHz) 10-50 13.5 第二RF頻率(KHz) 90-500 90 RF功率密度(W/in2) 0.1-20 0.3-5 第二RF/第一 RF功率密度比 0-1 0-0.5 製程溫度(°C) 100-700 400-650 電極間距(密耳(Mil)) 200-1000 200-500 可使用其他流速、壓力、頻率、功率密度、功率密度 比、製程溫度及/或電極間距。 在本發明之一例示性實施例中,碳襯層包含:(1)安置 於CNT層上且與其接觸之第一部分;及/或(2)安置於CNT 層中之一或多個碳奈米管中及/或其周圍的第二部分。在 一例示性實施例中,碳襯層可穿透CNT材料中之一或多個 孔及/或封閉之。 如同CNT材料一般,碳襯層之sp2(三角形C=C雙鍵)與 144311.doc -11 - 201027671 sp3(四面體c-c單鍵)之比率可經 田徂又先譜法猎由評估D 在—些實施例令,材料之範圍可包含具有諸 y Z之比率之材料,其中^SP3材料且N為sp2材料,且 yh為0至!之任何分數值,只要y+z=i即可。 在本發明之-替代實施例中,襯層可為包含以下中一或 多「者之BN襯層:氮化m化爛、氮化删快 (「「BxHyNzJ )、摻雜氮化硼(本文中稱作「ΒχΝ」,其中 「X」為藉由摻雜、離子植入或其他方式引人之—或多種 其他元素,諸如矽、氧、鎢、鈕、鈷、鉬、鈦、鎵、砷、 鋁、磷、姶或其他類似元素)或氮化硼之其他形式。另 外,ΒΝ襯層可包含呈—或多種多晶型之氮化硼,諸如六 方氮化硼立方氮化硼、非晶形氮化硼、氮化硼奈米管及 其他形式。 ΒΝ襯層可藉由標乾濺錄沈積、ALD、PECVD、PVD、 CVD、電弧放電技術及雷射切除形成。沈積溫度可在約 2〇〇°C至約650°C、更通常約25°C至約900°C之範圍内。前 驅氣體源可包含(但不限於)三氣化硼(「BC13」)、硼酸 (「b(oh)3」)、三氧化二硼(「b2〇3」)、三溴化硼 (「BBr3」)、二硼烷(「B2H6」)、三IL化硼(「BF3」)、三 氣化蝴(「BC13」)、三硫化二硼(「b2s3」)、硼燒 (「BxHy」)或其組合。可使用其他沈積技術、溫度及前驅 氣體。 下表2描述藉由ALD形成BN襯層109之例示性製程範 圍。 144311.doc 12 201027671 表2 :例示性ALD BN槻層製程參數 熱ALD 電漿ALD 製程參數 例示性範圍 較佳範圍 例示性範圍 較佳範圍 循環1溫度(°c) 400-600 400-500 200-600 400-500 循環1壓力(T) 0.1-10 1-3 0.1-10 1-3 循環1劑量(seem) 20-500 50-300 20-500 50-300 循環2溫度(°〇 300-600 350-450 200-600 350-450 循環2壓力(T) 0.1-10 1-3 0.1-10 1-3 循環2劑量(seem) 100-2000 100-800 100-2000 100-800 RF 頻率(MHz) - 10-50 12-15 RF功率(W) - - 50-500 50-250 電漿脈衝時間(秒) - 5-100 10-40 例示性循環1前雜氣體包含BCI3、BBr3B2He、BF3,其中 BC13為較佳前驅氣體’且例示性循環2前驅氣體包含NH3、 N2H4、N2+H2,其中NH3為較佳前驅氣體。對於電漿 ALD,亦可使用遠端下游電漿而非RF源產生電漿。可使用 其他前驅氣體、溫度、壓力、流速、頻率、功率及/或脈 衝時間。 可在循環中沈積BN,其中ALD硼(「B」),繼而ALD N。在第一循環(B沈積循環)中,使硼前驅氣體沈積於表面 上。執行第一清除步驟以移除剩餘且尚未沈積於基板上之 任何第一前驅氣體。在第二循環(N沈積循環)中,使氮前 驅氣體吸附所吸附之B及/或與之反應,產生氮化棚單層。 144311.doc •13- 201027671 執行第二清除步驟以移除剩餘且尚未與B反應之任何第二 前驅氣體。循環對之數目決定總膜厚度。 BN襯層可以任何厚度沈積。在一些實施例中,BN襯層 可在約20埃與約250埃之間,更通常在約5埃與約800埃之 間,不過可使用其他厚度。 藉由另一實例,下表3描述藉由PVD使用氮化硼及硼標 靶形成BN襯層1 09之例示性製程範圍。 表3 :例示性PVD BN襯層製程參數 氣化糊標把 硼標靶 製程參數 例示性範圍 較佳範圍 例示性範圍 較佳範圍 氬氣流速(seem) 1-500 10-250 1-500 10-250 氮氣流速(seem) 0-500 0-150 1-500 10-150 濺鍍壓力(毫托) 0.01-50 0.1-20 0.01-50 0.1-20 基板溫度(°C) 25-800 100-400 25-800 100-400 基板偏壓(伏特) 0-1500 0-500 0-1500 0-500 標靶功率(KW) 0.1-10 0.5-6 0.1-10 0.5-6 可使用其他氣體、流速、壓力、溫度、偏壓及/或標靶 功率。 在本發明之一例示性實施例中,BN襯層包含:(1)安置 於CNT層上且與之接觸之第一部分;及/或(2)安置於CNT 層中之一或多個碳奈米管中及/或其周圍的第二部分。在 一例示性實施例中,BN襯層可穿透CNT材料中之一或多個 孔及/或封閉之。 144311.doc -14- 201027671 例示性實施例 根據本發明之一第一例示性實施例,形成微電子結構包 含形成CNT材料安置在底部電極與頂部電極之間且概層 (諸如碳襯層或襯層)安置在CNT材料上的MIM裝置。可 使用較低月b量沈積技術沈積頂部電極。材料可包括未 損壞或損壞減少之CNT材料,其未被頂部電極穿透,且較 佳未被頂部電極浸滲。 ❹ ☆圖1為根據本發明提供之第-例示性微電子結構100(亦 稱作。己隐體7C件1〇〇)之橫截面正視圖。記憶體元件⑽可 與導引元件(例如外部提供之二極體、電晶體或其他類似 ^引疋件)結合使用’形成記憶體單元。記憶體元件_包 3在基板(未不)上、諸如在基板上之絕緣層上形成之第一 導體102。第一導體1〇2可包含第一金屬層】〇4 ,諸如鎢、 銅(Cu」)、鋁(rA1」)、金(「Au」)或其他金屬層。在 一例示性實施例中,第一金屬層104可為鎢,且厚度在約 ❿ 1200埃與約2000埃之間,更通常在約500埃與約3000埃之 間可使用其他材料及/或厚度。 第導體1〇2可構成MIM結構1〇5之下部,且充當mim 1〇5之底部電極。視情況(但圖1中展示)在第一金屬層104上 形成黏附層106,諸如TiN、TaN、w、觀、M〇或類似材 料。舉例而言,黏附層1〇6可為厚度在約1〇〇埃與約i2〇〇埃 之間、更通常在約2〇埃與約3〇〇〇埃之間的TiN。 一般而言,可提供複數個第一導體1〇2,且彼此隔離(例 如藉由在各第一導體102之間採用二氧化矽(「Si02」)或其 144311.doc -15- 201027671 他介電材料隔離)。舉例而言,第一導體102可為栅格圖案 陣列(grid-patterned array)之字線或位元線。 在本發明之一些實施例中,可在第一導體1〇2上形成視 情況存在之氮化硼層113。舉例而言,可形成厚度在約2〇 埃與約250埃之間、更通常在約5埃與約8〇〇埃之間的氮化 硼層113。如上所述,氮化硼層113可藉由標靶濺鍍沈積、 ALD、PECVD、PVD、CVD、電孤放電技術及雷射切除形 成。 儘管不欲受任何特定理論束缚,但咸信與金屬電極相 比,CNT材料可與氮化硼層113更好地黏接。另外,氮化 硼層113可減少高電應力操作期間金屬遷移至記憶體單元 中。 使用任何例示性CNT形成製程,在第一導體1〇2(或視情 況存在之氮化硼層107)上形成含碳奈米管1〇8a之電阻率可 切換材料層108。為簡單起見,將碳為基礎之材料層1〇8稱 作「CNT層108」。CNT層108之厚度在約1〇〇埃與約8〇〇埃 之間,更通常在約10埃與約1000埃之間。CNT層1〇8可構 成MIM結構1〇5之中部。CNT層1〇8可包含多孔網格狀碳奈 米管108a網路。 CNT層108可藉由各種技術沈積。一種技術包括在第一 導體102上喷塗或旋塗CNT懸浮液,從而產生任意cnt材 料。另一技術包括藉由CVD、PECVD或其類似方法使碳奈 米管自錨定於基板之種子生長。在本發明之例示性實施例 中,可使用諸如,154申請案及2007年12月31日申請之題為 144311.doc -16- 201027671 「Memory Cell That Employs A Selectively Fabricated Carbon Nano-Tube Reversible Resistance-Switching Element Formed Over A Bottom Conductor And Methods Of Forming The Same」的相關美國專利申請案第11/968,156 號(檔案號為SD-MXA-242)及2007年12月31日申請之題為 「Memory Cell With Planarized Carbon Nanotube Layer And Methods Of Forming The Same」的美國專利申請案第 11/968,159號(檔案號為SD-MXA-243)中所述之技術沈積 m V CNT層108,該等專利申請案以全文引用的方式併入本文 中,達成所有目的。 在本發明之一些實施例中,沈積/形成CNT層108之後, 可執行退火步驟以改良CNT層108之性質。詳言之,可在 真空中或在一或多種形成氣體存在下,在約350°C至約 900°C之範圍内之溫度下退火約3〇分鐘至約180分鐘。較佳 在形成氣體之約80°/〇(N2):20%(H2)混合物中約625°C下退火 ® 約1小時。 此退火可在於CNT層108上形成頂部電極之前執行。伴 隨退火之使用’在退火與電極金屬沈積之間較佳存在約2 小時之等候時間。升溫持續時間可在約0.2小時至約12小 時且較佳約0.5小時與約0.8小時之間。類似地,降溫持續 時間亦可在約0.2小時至約1.2小時且較佳約0.5小時與約0.8 小時之間。 儘管不欲受任何特定理論束缚,但咸信CNT層108可自 空氣吸水,及/或在CNT層108形成之後’可能有一或多個 144311.doc -17- 201027671 官能基與CNT層108連接。有時需要有機官能基進行沈積 前加工。例示性官能基之一為羧基。咸信水分及/或有機 官能基亦可能增加CNT層108剝離之可能性。另外,咸信 該等S能基可能例如在清理及/或過濾製程期間連接至CNT 層108。碳形成後退火可移除與CNT層1〇8結合之水分及/或 羧基或其他官能基。因此,在一些實施例中,若在於CNT 層108上形成頂部電極之前使口^丁層1〇8退火,則不太可能 發生CNT層108及/或頂部電極材料自基板剝離。 併入此類CNT形成後退火較佳考慮到包含^^^了層i 〇8之 裝置上所存在的其他層,因為此等其他層亦進行退火。舉 例而&,若上述較佳退火參數損壞其他層,則可省略退火 或可調節其參數。可在使水分及/或羧基或其他官能基得 以移除而不損壞經退火裝置之層的範圍内調節退火參數。 舉例而言,溫度可經調節以保持在所形成裝置之總熱預算 内。亦可使用適於特定裝置之任何例示性形成氣體、溫度 及/或持續時間。一般而言,此類退火可用於任何含碳材 料,諸如具有CNT材料、石墨、石墨烯、非晶形碳、碳化 矽、碳化硼及其他類似碳為基礎之材料之層。 例示性形成氣體可包含氮氣(「Ns」)、氬氣(「Ar」)及 氫氣(「Η2」)中之一或多者,而較佳形成氣體可包含具有 約75%以上之A或Ar及約25%以下之%的混合物。或者, 可使用真空。例示性溫度可在約5 8 5 °C至約6 7 5 °C、更通常 約35(TC至約900°C之範圍内。例示性持續時間在約i小時 至約I·5小時、更通常約〇.5小時至約3小時之範圍内。例示 144311.doc -18· 201027671 1·生壓力可在約300 mT至約600 mT、更通常約1 mT至約76〇 T之範圍内。 在本發明之一些實施例中,沈積/形成€]^丁層ι〇8之後, 可在CNT層108上形成襯層1〇9。襯層1〇9可在約2〇埃與約 250埃、更通常約5埃與約8〇〇埃之間。可使用其他厚度。 在說明性實施例中,襯層1〇9包含:(1)安置於^^丁層1〇8 上且與其接觸之第一部分1〇9a ;及/或(2)安置於€!^丁層ι〇8 中之一或多個碳奈米管1〇8&中及/或其周圍的第二部分 1 〇9b。在本發明之例示性實施例中,襯層i 〇9可穿透及/或 封閉CNT層108中之一或多個孔。 襯層109可用作其上之層 '尤其頂部電極層的防禦界 面。如先如所述’在本發明之例示性實施例中,襯層1 〇9 可為碳襯層或可為BN襯層。 舉例而言’碳襯層109較佳可包含以下中之一或多者· 非晶形碳,及/或其他非CNT碳為基礎之材料,諸如石墨 烯、石墨、類金剛石礙、富含Sp2或富含Sp3之碳材料的其 他變化形式、碳化矽、碳化硼及其他類似碳為基礎之材 料。形成碳襯層109之例示性製程描述於上文表1中。或 者,BN襯層109較佳可包含以下中之一或多者:氮化调、 碳氮化硼、氮化硼炔、BXN或氮化硼材料之其他形式。形 成BN襯層109之例示性製程描述於上文表2及表3中。 襯層109及其厚度亦可經選擇以在考慮到例如較佳讀 取、寫入及程式化電壓或電流的情況下,展現適於併有該 襯層109之記憶體元件1〇〇的垂直電阻。垂直電阻(例如 144311.doc 19· 201027671 CNT層108及襯層109之如圖1所示之兩個電極之間的電流 移動方向上)將決定微電子結構1〇〇操作期間的電流或電壓 差。垂直電阻視例如材料垂直電阻率及厚度以及特徵尺寸 及臨界尺寸而定。在CNT層108之情況下,視碳奈米管自 身之取向而定,垂直電阻可能不同於水平電阻,因為似乎 其順沿管比在管之間更具導電性。 形成襯層109之後’可在襯層ι〇9(或在不使用襯層⑺今的 情況下CNT層108)上形成黏附/障壁層no,諸如TiN、 TaN、W ' WN、Mo、TaCISi或其類似物。舉例而言,黏附 層/障壁層110可為厚度在約10〇埃與約12〇〇埃之間、更通 常在約20埃與約3000埃之間的TiN。如圖1所示,黏附層 110可充當包含CNT層108及視情況存在之襯層109之MIM 裝置105的頂部電極,且第一金屬層1〇4及視情況存在之黏 附層106充當底部電極。因此,以下部分將黏附/障壁層 110稱作MIM 105之「頂部電極11〇」。 在本發明之一些實施例中,可使用較低能量沈積技術, 例如所涉及之能階低於類似材料PVD中所用能階的技術, 沈積頂部電極11 〇。該等例示性沈積技術可包含化學氣相 沈積、電漿增強之CVD、熱CVD、原子層沈積、電聚增強 之ALD、CVD與ALD之組合及電子束蒸鍍及其他類似技 術。 使用較低能量沈積技術將頂部電極110沈積在碳材料上 降低對CNT層108之沈積相關損壞的可能性及頂部電極u〇 浸滲及/或穿透CNT層的可能性。在前述實施例中,使用襯 144311.doc -20· 201027671 層109、使用較低能量沈積技術可尤其有利地限制頂部電 極no沈積之有害作用。較低能量沈積頂部電極ιι〇之後, CNT層108較佳未被損壞且實質上不含頂部電極ιι〇材料, 而在較高能量PVD類型之條件下,頂部電極11〇材料可能 浸滲CNT層1〇8。 即使CNT層108在用作與頂部電極11〇之界面的頂部(例 如襯層109附近)遭受一些損壞或浸滲,至少CNT層1〇8之 〇 核心部分較佳仍保持作為切換元件之功能,未損壞且未經 浸滲。頂部電極110較佳形成具有劃分頂部電極材料與碳 材料之明顯輪廓的界面。在襯層1〇9不存在之情況下可 能受損之頂部及功能核心可為CNT層1〇8之子部分。此結 果較佳亦適用於圖2-4之實施例。 MIM堆疊105可例如用約12微米至約14微米、更通常約 1微米至約1 _5微米之光阻劑使用標準光微影技術圖案化。 隨後可使用例如下述之三氣化硼(「BC13」)及氣氣 〇 (「Cl2」)化學法或任何其他例示性蝕刻法來蝕刻頂部電極 uo。在一些實施例中,可使用單一蝕刻步驟圖案化頂部 電極110、襯層109及CNT層108。在其他實施例中,可使 用獨立蝕刻步驟。 可使用例如BCh及C12蝕刻CNT材料。此類方法與標準半 導體工具相容。舉例而言,電漿姓刻工具可產生BC13及 C12氣流輸入為基礎之電漿,產生可蝕刻CNT材料之反應性 物質,諸如C1+。在一些實施例中,可使用約1〇〇E(watt) 或100瓦以下之低偏壓功率,不過亦可使用其他功率範 1443ll.d〇c •21- 201027671 圍。下文表4中提供CNT材料電漿蝕刻製程之例示性加工 條件。可使用其他流速、腔室壓力、功率位準、製程溫度 及/或蚀刻速率。 表4 :例示性電漿蝕刻製程參數 製程參數 寬範圍 窄範圍 BC13 流速(seem) 30-70 45-60 Cl2 流速(seem) 0-50 15-25 壓力(毫托) 50-150 80-100 基板偏壓RF功率(瓦) 50-150 85-110 電漿RF功率(瓦) 350-550 390-410 製程溫度(°C) 45-75 60-70 蝕刻速率(埃/秒) 3-10 4-5 已觀察到此類經蝕刻之膜堆疊的CNT層1 08具有近乎垂 直之側壁且幾乎無底切。或者,可使用氧氣化學法蝕刻 CNT材料。舉例而言,表5提供基於氧氣之蝕刻的例示性 製程參數。可使用其他蝕刻化學法。 表5 :基於氧氣之蝕刻製程參數 製程參數 寬範圍 窄範圍 〇2 流速(seem) 0-80 10-45 >12流速(seem) 30-120 50-80 Ar 流速(seem) 30-120 50-80 壓力(毫托) 0.1-50 0.6-8 RF偏壓功率(瓦) 100-200 125-175 RF源功率(瓦) 400-700 550-670 溫度(°C) 30-80 50-75 蝕刻速率(埃/秒) 2-80 15-45 144311.doc -22- 201027671 > 所界定之頂部電極/襯層/CNT特徵可用Si〇2或其他介電 填充物111隔離,且隨後平坦化。可在頂部電極11〇上形成 第二導體112。第二導體112可包含障壁/黏附層114,諸如 TiN、W、WN、Mo、TaN或類似材料,及金屬層116(例如 鎢或其他導電材料)。 MIM裝置105可用作記憶體元件100之狀態改變材料。 CNT層108可形成記憶體元件1〇〇之可逆電阻切換元件,其 參 中記憶體元件適於切換兩種或兩種以上電阻率狀態。舉例 而言,記憶體元件100可與導引元件(諸如二極體、穿隧接 面或電晶體,諸如薄膜電晶體(「TFT」))串聯耦接。在至 少一個實施例中,導引元件可包含多晶垂直二極體。 s己憶體操作係基於在施加高偏壓(例如> 4 V)下CNT層 1〇8之雙穩態電阻變化。穿過記憶體元件1〇〇之電流藉由 CNT層108之電阻調節。在不會改變CNT層1〇8電阻之較低 電壓下讀取記憶體元件1〇〇。在一些實施例中,兩種狀態 Φ 之間的電阻率差可超過100倍。舉例而言,在對導引元件 (例如二極體)施加高正向偏壓下,記憶體元件100可自 「〇」變至「1」。在施加高正向偏壓下,記憶體元件可 自」變回〇」。如所述,在時,此整合方案可擴展至 包含CNT材料與替代垂直柱狀二極體作為導引元件之濟 串聯。TFT導引元件可為平面或垂直的。 根據本發明之第二例示性實施例,形成微電子結構包含 形成包含導引元件與在底部電極與頂部電極之間安置有碳 膜之画裝置串聯的記㈣單元。碳膜可包括CNT層以及 144311.doc -23- 201027671 在CNT層上之襯層,諸如碳襯層或BN襯層。可使用較低能 量沈積技術沈積頂部電極,且碳膜可包括未損壞或損壞減 少之CNT材料,其未被頂部電極穿透且較佳未被頂部電極 浸滲。 圖2A為根據本發明提供之例示性記憶體單元結構200A 之橫截面正視圖,其中導引元件為二極體。詳言之,記憶 體單元結構200A包含在基板(未示)上、諸如在覆蓋基板之 絕緣層上形成之第一導體202。第一導體202可包含第一金 屬層203,諸如W、Cu、Al、Au或其他金屬層,以及在第 一金屬層203上形成之第一障壁/黏附層204,諸如TiN、 W、WN、Mo、TaN或類似層。 一般而言,可提供複數個第一導體202且彼此隔離。舉 例而言,在圖案化及蝕刻導體202之後,Si02或其他介電 材料之間隙填充沈積可隔離各第一導體202。在第一導體 202上沈積介電材料之後,裝置結構可平坦化以再次暴露 電絕緣之第一導體202。 可在第一導體202上形成垂直P-I-N(或N-I-P)二極體 206。舉例而言,二極體206可包含多晶半導體(例如多晶 矽、多晶鍺、矽-鍺合金等)二極體。二極體206可包含:重 度摻雜之n+半導體材料層206η,其例示性厚度在約200埃 與約800埃之間;純質或輕微摻雜之半導體材料層206i, 其例示性厚度在約600埃與約2400埃之間;及重度摻雜之 P+半導體材料層206p,其例示性厚度在約200埃與約800埃 之間。一般技術者應瞭解,層206n、206i及206p之垂直次 144311.doc -24- 201027671 序可顛倒。 如下文更詳細描述,在一些實施例中,可形成與 206接觸之矽化物區(未示)。 在二極體206上可形成黏附/障壁層2〇7,且其可包括例 如約20埃至約觸埃之TiN、_、w、wn、μ。、丁心或 其他類似導電黏附或障壁材料。
Ο 在本發明之一些實施例中,可在點附/障壁層2〇7上形成 視情況存在之氮化韻213。舉例而言,可形成厚度在約 20埃與約250埃之間、更通常在約5埃與約8〇〇埃之間的氮 化蝴層213。如上所述’氛化爛層213可藉由標把賤鍵沈 積、ALD、PECVD、PVD、CVD、祕放電技術及雷射切 除形成。 儘管不欲受任何特定理論束缚,但咸信與金屬電極相 比’ CNT材料可與氮化硼層213更好地黏接。另外,氮化 棚層213可減少高電應力操作期間金屬遷移至記憶體單元 中〇 在一些實施例中,可在黏附/障壁層207頂上採用金屬硬 遮罩(未示),諸如W或其類似物。黏附/障壁層207及二極 體206可經圖案化及蝕刻以形成柱。[若單獨圖案化二極 體’則視情況存在之氮化硼層在此階段將不會圖案化。實 情為,氮化硼層在圖案化之後沈積]。一般而言,可提供 複數個此等柱且諸如藉由在各柱之間採用Si02或其他介電 材料隔離(例如藉由在柱上沈積介電材料,且隨後平坦化 該裝置結構以再次暴露電絕緣柱)使此等柱彼此隔離。 144311.doc -25- 201027671 黏附層207(及視情況存在之氮化硼層213)可充當包含 CNT層208及視情況存在之襯層209之MIM裝置205的底部 電極,且黏附層210充當頂部電極。因此,就圖2 A而言, 以下部分將黏附/障壁層207(及視情況存在之氮化硼層213) 稱作MIM 205之「底部電極207」。 可在底部電極207上使用任何例示性CNT形成製程(如先 前所述)形成含碳奈米管208a之CNT層208。在本發明之一 些實施例中,沈積/形成CNT層208(及如上所述之任何退火 步驟)之後,可在CNT層208上形成襯層209。 襯層209可為碳襯層或BN襯層,或可包含其他類似材 料,且可如上所述(諸如先前參考圖1所述)形成。襯層209 可在約20埃與約250埃、更通常約5埃與約800埃之間。可 使用其他厚度。 在說明性實施例中,襯層209包含:(1)安置於CNT層208 上且與其接觸之第一部分209a ;及(2)安置於CNT層208中 之一或多個碳奈米管208a中及/或其周圍的第一部分 209b。在本發明之例示性實施例中,襯層209可穿透及/或 封閉CNT層2〇8中之一或多個孔。 沈積/形成CNT層208及襯層209之後,在襯層209上形成 第二黏附/障壁層210,諸如TiN、W、WN、Mo、TaN或其 類似物。如上所述,黏附層210可充當MIM 205之頂部電 極。因此,以下部分將黏附/障壁層210稱作MIM 205之 「頂部電極21 0」。 在本發明之一些實施例中,可使用較低能量沈積技術, 144311.doc -26- 201027671 諸如化學氣相沈積、原子層沈積、CVD與ALD技術之組合 及/或電子束蒸鍍’沈積頂部電極21〇。MIM堆疊可例如用 約1至約1 ·5微米、更佳約1.2至約1.4微米之光阻劑使用標 準光微影技術圖案化。隨後蝕刻堆疊。 在一些實施例中,可使用不同於頂部電極21〇蝕刻步驟 之钱刻步驟(例如在同一腔室中連續蝕刻)來蝕刻CNT層2〇8 及襯層209。舉例而言’頂部電極21〇可使用氯氣製程(例 如如上結合表4所述)蝕刻,而cnt層208可使用氣氣-氬氣 化學法(下述)或氧氣化學法(例如如上結合表5所述)蝕刻。 在其他實施例中,可使用單一蝕刻步驟。然而,在一些實 施例中’已發現碳材料蝕刻期間使用氬氣增加碳材料之蝕 刻速率。 使用氯氣及氬氣化學法蝕刻碳材料可如下所述執行,且 此類方法與標準半導體工具相容。舉例而言,電漿蝕刻工 具可產生BCI3、Ch及氬氣流輸入為基礎之電漿,產生可 钱刻CNT材料之反應性物質,諸如ci+及Ar+。在一些實施 例中’可使用約1 〇〇瓦或1 〇〇瓦以下之低偏壓功率,不過亦 可使用其他功率範圍。下文在表3中提供CNT材料電漿蝕 刻製程之例示性加工條件。可使用其他流速、腔室壓力、 功率位準、製程溫度及/或蝕刻速率。 144311.doc -27· 201027671 表6 :例示性電漿蝕刻製程參數 製程參數 寬範圍 窄範圍 BC13 流速(seem) 30-70 45-60 Cl2 流速(seem) 0-50 15-25 氬氣流速(seem) 0-50 15-25 壓力(毫托) 50-150 80-100 基板偏壓RF功率(瓦) 100-200 125-175 電漿RF功率(瓦) 350-550 390-410 製程溫度(°c) 45-75 60-70 姓刻速率(埃/秒) 10-20 13.8-14.5 已觀察到此類經蝕刻之膜堆疊的CNT層208具有近乎垂 直之側壁且幾乎無底切。隨後所界定之頂部電極/襯層/ CNT特徵用Si〇2或其他介電填充物211分隔,平坦化且在 頂部電極210及間隙填充物211上形成第二導體212。第二 導體212可包括例如約5〇〇埃至約6000埃之導電材料。第二 導體212可包含視情況存在之障壁/黏附層214,諸如約20 埃至約3000埃TiN、TaN、W、WN、鉬或類似層,及金屬 層216,諸如約500埃至約3 000埃W,或其他導電層。 在例示性實施例中,蝕刻堆疊可包含約i .2微米至約1.4 微米、更通常約0.1微米至約1.5微米之光阻劑,約1〇〇〇埃 至約3000埃Si〇2硬遮罩,約200埃至約2200埃TiN(每個TiN 層)’約100埃至約8〇〇埃CNT材料208,及約20埃至約250 埃作為襯層209之碳材料或氮化硼材料。可使用其他材料 厚度。可使用氧化物蝕刻器及習知化學法,使用停止在頂 部電極210上的終點來蝕刻氧化物硬遮罩。舉例而言,可 144311.doc -28- 201027671 使用金屬蝕刻器蝕刻黏附/障壁層及CNT層。例示性金屬蝕 刻器為得自Lam,Fremont, CA.之LAM 9600金屬姓刻器。 可使用其他蝕刻器。 在一些實施例中,可使用標準程序灰化光阻劑 (「PR」),隨後繼續姓刻黏附/障壁及CNT,而在其他實施 例中,直至CNT蝕刻之後才灰化PR。在兩種情況下,均可 使用約85-110瓦偏壓功率、約45-60標準立方公分/分鐘 (「seem」)BC13 及約 15-25 seem Cl2 蝕刻 2000 埃 TiN黏附/障 壁層,蝕刻時間為約60秒。可使用其他偏壓功率、流速及 蝕刻持續時間。在灰化PR之實施例中,CNT蝕刻可包含約 45-60 seem BCI3,約 15-25 seem Cl2及約 15-25 seem氬氣, 使用約125-175瓦偏壓功率,歷時約55-65秒。在不灰化PR 之實施例中,可使用相同條件,但使用較長蝕刻時間(例 如約60-70秒)。在任一情況下,CNT蝕刻期間可使用60-70°C之夾盤溫度。CNT乾式蝕刻之例示性範圍包含約100 瓦至250瓦偏壓,約45°C至85°C夾盤溫度及約2:1至5:1 BC13 : Cl2及約5:1 Ar:Cl2至無氬氣之氣體比率範圍。蝕刻 時間可與CNT厚度成比例。 若蝕刻之前不灰化PR,則可使用灰化進行蝕刻後清理。 舉例而言,可增加灰化製程之偏壓及/或方向性組份,且 可降低灰化製程期間的氧氣壓力。兩種特徵均可有助於減 少CNT材料之底切。可使用任何例示性灰化工具,諸如得 自 International, San Jose, CA之 Iridia灰化器。 在一些實施例中,灰化製程可包含兩個步驟(例如,在 144311.doc •29- 201027671 去除第三高壓氧氣步驟時)。下表7中提供第一灰化步驟之 例示性加工條件。下表8中提供第二灰化步驟之例示性加 工條件。可使用其他流速、壓力、RF功率及/或時間。 表7:例示性第一灰化步驟製程參數 製程參數 寬範圍 窄範圍 CF4 流速(seem) 10-50 20-30 N2H2 流速(seem) 80-120 90-110 H2O2 流速(seem) 200-350 260-290 壓力(毫托) 600-800 650-750 基板偏壓RF功率(瓦) 0 0 電漿RF功率(瓦) 350-450 400-430 時間(秒) 20-120 50-70 表8:例示性第二灰化步驟製程參數 製程參數 寬範圍 窄範圍 〇2 流速(seem) 350-450 380-420 壓力(毫托) 200-600 380-440 基板偏置RF功率(瓦) 50-200 90-120 電漿RF功率(瓦) 350-450 400-430 時間(秒) 20-120 50-70 偏壓功率可自0增加以進行正常加工。 若在CNT蝕刻之 前執行PR灰化,則CNT蝕刻後不使用灰化。灰化時間與所 用光阻劑厚度成比例。可在任何例示性清理工具(諸如得 自 Semitool, Kalispell,Montana 之 Raider工具)中執行 CNT姓 刻後清理,無論CNT蝕刻之前執行PR灰化與否。例示性 CNT蝕刻後清理可包含使用超稀硫酸(例如約1.5-1.8 wt%) 144311.doc -30- 201027671 約60秒及使用超稀jjf(例如約0.4-0.6 wt%)60秒。可使用或 不使用超高頻音波。 在圖2A之實施例中,在mim 205下形成二極體206。一 般技術者應瞭解,或者可在MIM 205上形成二極體206, 諸如圖2B所說明之記憶體單元2〇〇b中。 根據本發明之第三例示性實施例,形成微電子結構包含 形成包含保護CNT材料在介電填充步驟期間免於降解之介 電側壁概層的記憶體單元。介電側壁襯層及其使用與標準 罾半導體工具相容。 圖3A為根據本發明提供之例示性記憶體單元結構3〇〇a 的橫截面正視圖。詳言之’記憶體單元結構3〇〇A包含安置 於CNT膜經襯層覆蓋且安置於底部電極與頂部電極之間的 MIM裝置下之二極體。 如圖3A所示,記憶體單元結構3〇〇A包含在基板(未示)上 形成之第一導體3〇2。第一導體3〇2可包含第一金屬層 ❹ 303諸如贾、〇\1、八1、八11或其他金屬層,以及在第一金 屬層303上形成之第一障壁/黏附層304,諸如TiN、W、 WN Mo、TaN或類似層。一般而言,可提供複數個第一 導體302 彼此隔離(例如藉由在各第一導體之間採 用Si〇2或其他介電材料隔離)。 可在第一導體302上形成垂直P-I-N(或N-I-P)二極體 306夕舉例而言’二極體3〇6可包含多晶半導體(例如多晶 夕a日鍺矽-鍺合金等)二極體。二極體3 06可包含:重 度摻雜之n+半導體材料層3G6n ;純質或輕微摻雜之半導體 144311.doc -31 - 201027671 材料層306i ;及重度摻雜之p+半導體材料層3〇6p。或者, 二極體306層306n、306i及306p之垂直次序可顛倒。 在一些實施例中,可在二極體306上形成視情況存在之 矽化物區306s。如美國專利第7,176,064號(以全文引用的 方式併入本文中,達成所有目的)所述,形成矽化物之材 料(諸如鈦及銘)在退火期間與沈積之矽反應形成矽化物 層。梦化欽及碎化始之晶格間距接近梦,且似乎該等碎化 物層可在沈積之矽結晶時用作鄰近沈積之矽的「結晶模 板」或「種子」(例如’在退火期間矽化物層改良二極體參 306之晶體結構)。從而提供較低電阻率之石夕。對於石夕-錯合 金及/或鍺二極體可達成類似結果。在使用矽化物區3〇6以吏 一極體306結晶之一些實施例中,可在該結晶後移除矽化 物區306s ’以使最終結構中不保留矽區3〇6s。 可在二極體306上形成TiN或其他黏附/障壁層或層堆疊 307 °在—些實施例中’黏附/障壁層307可包括包含第一 黏附/障壁層307a、金屬層307b(諸如W層)及另一黏附/障壁 層307c(諸如TiN層)的層堆疊3〇7 β © 在使用層堆疊307之情況下,層307&及3〇71)可用作可充 當化學機械平坦化(「CMP」)終止層及/或蝕刻終止層之金 屬硬遮罩。該等技術揭示於例如2006年5月31日申請之美 國專利申請案第 11/444,936號「Conductive Hard Mask To Protect Patterned Features During Trench Etch」中,該專 利申。3案以全文引用的方式併入本文中,達成所有目的。 舉例而S ’二極艘306及層307a及307b可經圖案化及蝕刻 144311.doc -32- 201027671 以形成柱,且可在該等柱之間形成介電填充材料3 11。隨 後可諸如藉由CMP或反蝕刻使堆疊平坦化,以共同暴露間 隙填充物311與層307b。隨後可在層307b上形成層307c。 或者,層307c可與二極體306及層307a及307b—起圖案化 及蝕刻。在一些實施例中,可去除層307c,且CNT層308 可與層307b(例如W)直接連接。 之後,可使用任何例示性CNT形成製程(如前所述)在黏 附/障壁層或層堆疊307上形成含碳奈米管308a之CNT層 3 08。在本發明之一些實施例中,可在形成CNT層308之前 在黏附/障壁層307上形成視情況存在之氮化硼層(未示)。 在本發明之一些實施例中,沈積/形成CNT層308(及如上所 述之任何退火步驟)之後,可在CNT層308上形成襯層 309 ° 襯層309可包括碳襯層、BN襯層,或可含有如上所述形 成之其他類似襯層材料。襯層309可在約20埃與約250埃、 更通常約5埃與約800埃之間。可使用其他厚度。 在說明性實施例中,襯層309包含:(1)安置於CNT層308 上且與其接觸之第一部分309a ;及(2)安置於CNT層308中 之一或多個碳奈米管308a中及/或其周圍的第二部分 309b。在本發明之例示性實施例中,襯層309可穿透及/或 封閉CNT層308中之一或多個孔。 沈積/形成襯層309之後,在襯層309上形成第二黏附/障 壁層310,諸如TiN、W、WN、Mo、TaN或其類似物。 黏附層307可充當包含CNT層308及視情況存在之襯層 144311.doc -33 - 201027671 309之MIM裝置305的底部電極,且黏附層310可充當頂部 電極。因此,就圖3A而言’以下部分將黏附/障壁層3〇7稱 作「底部電極307」。類似地,黏附/障壁層31〇稱作圖3A之 MIM 3 05之「頂部電極310」。 可使用較低能量沈積技術’諸如化學氣相沈積、原子層 沈積、CVD與ALD之組合及/或電子束蒸鍍,沈積頂部電 極310。亦可形成另一硬遮罩及/或cmp終止層314(如所 示)。 在形成可包含黏附層(未示)及導電層316之頂部導體312 ❹ 之前,可例如用約1.2微米至約1.4微米 '更通常約〇1微米 至約1.5微米光阻劑,使用標準光微影技術圖案化堆疊。 隨後蝕刻該堆疊。若執行蝕刻製程產生上述柱,則蝕刻可 施加於層308、309、310及可能存在之3〇八及314。舉例而 言,層314、310可用作(:>^層3〇8及襯層3〇9之硬遮罩及/或 CMP終止層。 在一些實施例中,可使用不同於第二黏附層/障壁層3ι〇 蝕刻步驟之蝕刻步驟(例如在同一腔室中連續蝕刻)來蝕刻〇 CNT層308及襯層309。舉例而言,如先前參考第二實施例 所述,可在低偏壓條件下使用電漿蝕刻器及使用氣氣化學 法繼而氣氣··氬氣化學法來姓刻堆疊(例如可使用氣氣化學’ 法餘刻膜,且可使用氣氣·氬氣化學法㈣CNT材料)。-在其他實施例中’可使用單—姓刻步驟(例如對於則與 CNT材料,使用諸如表4中之氯氣化學法、諸如表$令之氧 氣化學法或諸如表6中之氣氣.氬氣化學法)。已觀察到此類 144311.doc •34· 201027671 經姓刻之膜堆蟹的CNT材料308具有近乎垂直之側壁且幾 乎無底切。在一些實施例中,CNT層308可能經過度蝕 刻,使得可能蝕刻下層介電間隙填充材料。 蝕刻MIM層堆疊305之後,可在介電間隙填充之前清理 該堆疊。清理之後,可沈積間隙填充物311,。沈積介電材 料之標準PECVD技術可能採用沈積初期所產生之氧電漿組 份。此初始氧電漿可能損害CNT層308,導致底切及電效 能不良。為避免暴露於此氧電漿,可用不同沈積化學法 (例如無高氧組份)形成介電襯層3 1 8,以在剩餘間隙填充介 電質311’(例如Si〇2)沈積時保護CNT層308及襯層309。在 一例示性實施例中,可使用氮化矽介電襯層3 18,繼而標 準PECVD Si〇2介電填充物311,。化學計量之氮化矽為
Si3N4,但本文使用「SiN」指化學計量以及非化學計量之 氮化石夕。 在圖3A之實施例中,在間隙填充部分3丨Γ(例如剩餘介 ❹ 電間隙填充物)沈積之前,在頂部電極/襯層/CNT特徵(或 頂部電極/襯層/CNT/TiN特徵)上等形沈積介電襯層318。 介電襯層318較佳覆蓋CNT層308及襯層309之外側壁且使 其與介電填充物311'隔離。在一些實施例中,介電襯層318 可包括約200埃至約500埃SiN。然而’該結構視情況可包 括其他層厚度及/或其他材料,諸如SixCyNz&SixNy〇z(具有 低Ο含量)等,其中x、丫及2為產生穩定化合物之非〇數字。 在CNT層3 08經過度蝕刻使得可能蝕刻下層介電間隙填充 材料之實施例中,填充襯層318可延伸在CNT層108下。 144311.doc -35· 201027671 隨後所界定之頂部電極/襯層/CNT(或頂部電極/襯層/ CNT/TiN)特徵用Si〇2或其他介電填充物31Γ隔離,且平坦 化,以共同暴露頂部電極310與間隙填充物311%在第二黏 附/障壁層310或層314(若使用層314作為硬遮罩)上形成第 二導體312,且與層308、309及310 —起蝕刻。第二導體 312可包含如圖1及圖2所示之障壁/黏附層(諸如TiN、TaN 或類似層)及金屬層316(諸如W或其他導電層)。與圖i及圖 2相比,圖3描述在蝕刻堆疊之前沈積於黏附/障壁層31〇上 之鎢層314,使得亦蝕刻層314。層314可充當金屬硬遮 罩,以輔助蝕刻其下方之層。在層314與3 16均可為鎢的情 況下,其應彼此充分黏附。視情況,可使用Si〇2硬遮罩。 在一例示性實施例中,可使用表9中所列之製程參數形 成SiN介電襯層318。可使用其他功率、溫度、壓力、厚度 及/或流速。 表9 : SiN介電襯層製程參數 製程參數 寬範圍 窄範 SiH4 流速(seem) 0.1-2.0 0.4-0.7 ' NH3 流速(seem) 2-10 ------- 3-5 凡流速(seem) 0.3-4 1.2-1.8 ' 溫度(°c) 300-500 350-450 — 低頻偏壓功率(kW) 0-1 0.4-0.6 高頻偏壓功率(kW) 0-1 ----- 0.4-0.6 厚度(埃) 200-500 — 280-330 144311.doc •36· 201027671 襯層膜厚度隨時間線性增加。較佳地,介電襯層3丨8沈 積之後,剩餘較厚介電填充物311'可立即沈積(例如用同一 工具)。例示性Si〇2介電填充條件列於表1〇中。可使用其 他功率、溫度、壓力、厚度及/或流速。 表10 :例示性Si〇2介電填充製程參數 製程參數 寬範圍 窄範圍 SiH(流速(seem) 0.1-2.0 0.2-0.4 N20 流速(seem) 5-15 9-10 N2 流速(seem) 0-5 1-2 溫度(°C) 300-500 350-450 低頻偏壓功率(kW) 0 0 高頻偏壓功率(kW) 0.5-1.8 1-1.2 厚度(埃) 50-5000 2000-3000 間隙填充膜厚度隨時間線性增加。S i Ο 2介電填充物3 11, 可為任何厚度,且可使用標準Si02 PECVD法。 ❿ 使用例不性較薄SiN襯層318較佳產生連續膜且足以防護 來自PECVD Si〇2沈積之氧電漿,而無與較厚SiN膜相關之 應力。另外’宜在形成導體312之前使用標準氧化物化學 法及漿液化學機械拋光薄SiN襯層318,而不必在拋光途中 換成SiN特定CMP漿液及襯墊。 實驗資料表明使用介電襯層31 8使裝置產率最高,其中 正向電流在約10·5安培(ampere)至約1〇_4安培之範圍内。另 外,使用SiN襯層318為個別裝置提供最大操作循環。此 144311.doc •37· 201027671 外’數據表明在介電填充期間使用薄SiN襯層318作為防止 CNT材料降解的保護性障壁可改良電效能。 在圖3A之實施例中,二極體306在MIM 305下形成。一 般技術者應瞭解,或者二極體306可在MIM 305上形成, 諸如圖3B所說明之記憶體單元300B中。 如圖3B所示,微電子結構300B可包含位於CNT層308及 襯層309上之二極體306,從而使其他層部分重排。詳言 之’如圖3A所示,CNT層308可沈積於黏附/障壁層307e 上’或如圖3B所示’直接沈積於下部導體3 〇2上。來自下 ® 部導體302之鎢可催化輔助CNT層308形成。隨後可在CNT 層308上形成襯層309。可在襯層309上形成黏附/障壁層 310 ’繼而形成可能包含矽化物區3〇6s之二極體3〇6。可在 二極體306(有或無矽化物區3〇6s)上形成黏附/障壁層307。 圖3B描述於層307上之層3 14(諸如鎢),且層314可用作 較佳亦由鎢製成之第二導體312之金屬層316的金屬硬遮罩 及/或黏附層。如上所述,此堆疊可經圖案化且蝕刻為 柱’且可在該柱及隔離第一導體3〇2之介電填充物311上等 ® 形沈積介電襯層318。在此情況下,襯層318可沿第一導體 302與第二導體312之間的整個堆疊高度向上延伸。 根據本發明之第四例示性實施例,形成微電子結構包含 形成包含記憶體單元之單塊三維記憶體陣列,該等記憶體 單元包括底部電極與頂部電極之間安置有碳為基礎之記憶 體元件的MIM裝置。碳為基礎之記憶體元件可在CNT材料 上包括視情況存在之碳襯層或Bn襯層。可使用較低能量 144311.doc •38- 201027671 沈積技術,諸如化學氣相沈積、原子層沈積、CVD與ALD 之組合及/或電子束蒸鍍,沈積mim中之頂部電極。 圖4展示根據本發明之第四例示性實施例形成的例示性 δ己憶體單元之§己憶體陣列4 0 0的一部分。記憶體陣列4 〇 〇可 包含:可分別用作字線或位元線之第一導體41〇、41〇,;柱 420、420,(柱420、420'各自包含記憶體單元);及可分別用 作位元線或字線之第二導體430。第一導體410、410·描述 為實質上垂直於第二導體430。記憶體陣列400可包含一或 多個記憶體層級。第一記憶體層級440可包含第一導體 410、柱420及第二導體4·3〇之組合,而第二記憶體層級450 可包含第二導體430、柱420,及第一導體410'。 此類記憶體層級之製造詳細描述於以引用的方式併入本 文中之申請案中。 本發明之實施例證實尤其適用於形成單塊三維記憶體陣 列。單塊三維記憶體陣列為在諸如晶圓之單一基板上形成 多個記憶體層級而無介入基板的陣列。形成一個記憶體層 級之層直接沈積或生長在已存在之層級之層上。相比之 下’如Leedy之美國專利第5,915,167號,藉由在獨立基板 上形成記憶體層級且將該等記憶體層級在頂部彼此黏附, 建構堆疊之記憶體。雖然在黏接之前,可薄化基板或自記 憶體層級移除基板’但由於記憶體層級最初在獨立基板上 形成’所以該等記憶體並非真正之單塊三維記憶體陣列。 相關記憶體描述於2004年9月29日申請之題為 「Nonvolatile Memory Cell Without A Dielectric Antifuse 144311.doc -39- 201027671
Having High-And Low-Impedance States」的 Herner等人之 美國專利申請案第l〇/955,549號(「’549申請案」)(檔案號 為SD-MA-086-a-l)中,該專利申請案以全文引用的方式併 入本文中,達成所有目的。'549申請案描述一種單塊三維 記憶體陣列,其包含垂直取向之p-i-n二極體’如圖2之二 極體206。在形成時,'549申請案之p-i-n二極體之多晶矽 呈高電阻狀態。施加程式化電壓永久改變多晶矽之性質, 使其呈低電阻β咸信此改變係由多晶矽中有序度增加引 起,如2005年6月8日申請之題為「Nonvolatile Memory Cell Operating By Increasing Order In Polycrystalline Semiconductor Material」的Herner等人之美國專利申請案 第11/148,530號(「'530申請案」)(檔案號為SD-MA-086-a-4)中更充分描述,該專利申請案以全文引用的方式併入本 文中,達成所有目的。此電阻變化為穩定的且易於偵測, 因此可記錄數據狀態,使該裝置作為記憶體單元操作。在 基板上形成第一記憶體層級,且可在第一記憶體層級上形 成其他記憶體層級。此等記憶體可受益於本發明實施例之 方法及結構的使用。 另一相關記憶體描述於Herner等人之美國專利第 7,285,464號(「’464專利」)中’該專利以全文引用的方式 併入本文中,達成所有目的。如’464專利所述,宜降低p_ i-n二極體之高度。較短二極體需要較低程式化電壓且減小 鄰近二極體之間間隙的縱橫比。極高縱橫比之間隙難以填 充至無空隙程度。純質區之厚度較佳為至少600埃以減少 144311.doc • 40- 201027671 二極體反向偏壓中之漏電。形成貧矽純質層在重11摻雜層 上(兩者由矽-鍺之薄純質覆蓋層間隔)的二極體將使摻雜分 布之變遷更急劇,因此降低整體二極體高度。 詳言之,關於製造類似記憶體層級之詳細資訊提供於先 前併入本文中之1549申請案及,464專利中。關於製造相關 。己隐體之更多資訊提供於Herner等人之美國專利第 6,952,030號「a High_Density 仏…也邮以麵】Mem〇ry ❹ Cel1」争’該專利為本發明之受讓人所擁有且以全文引用 的方式併入本文中,達成所有目的。為避免模糊本發明, 將不在本說明書中重申此詳細說明,但意欲包括此等或其 他併入之專利或申請案之教示。應瞭解,上述實例為非限 制性實例,且本文所提供之詳細說明可在結果屬於本發明 之範疇内之程度上修改、省略或增加。 以上描述揭示本發明之例示性實施例。在本發明之範疇 内的對上文揭示之設備及方法的修改易於為一般技術者顯 ❹ 而易見。因此,儘管結合例示性實施例揭示本發明’但應 瞭解其他實施例亦可在由以下申請專利範圍所界定之本發 明之精神及範疇内。 【圖式簡單說明】 圖1描述本發明之例示性記憶體單元的橫截面正視示专、 圖。 圖2A及2B描述本發明之替代例示性記憶體單元的正視 橫截面。 圖3A及3B描述本發明之其他例示性記憶體單元的正視 I44311.doc -41- 201027671 橫截面。 圖4為本發明提供之單塊三維記憶體陣列之例示性記憶 體層級的透視圖。 【主要元件符號說明】 100 微電子結構/記憶體元件 102 第一導體 1 04 第一金屬層 105 MIM結構/MIM裝置 106 黏附層 108 電阻率可切換材料層/碳為基礎之材料層 /CNT 層 108a 碳奈米管 109a 安置於CNT層108上且與其接觸之第一部分 109b 安置於CNT層108中之一或多個碳奈米管 108a中及/或其周圍的第二部分 110 黏附/障壁層/頂部電極 111 Si02或其他介電填充物 112 第二導體 113 氮化硼層 114 障壁/黏附層 116 金屬層 200A 記憶體單元結構 200B 記憶體單元 202 第一導體 144311.doc -42- 201027671 203 第一金屬層 204 第一障壁/黏附層 205 MIM裝置/MIM 206 二極體 206η 重度摻雜之n+半導體材料層 206i 純質或輕微摻雜之半導體材料層 206ρ 重度摻雜之P+半導體材料層 207 黏附/障壁層/底部電極 w 208 CNT層/CNT材料 208a 碳奈米管 209a 安置於CNT層208上且與其接觸之第一部分 209b 安置於CNT層208中之一或多個碳奈米管 208a中及/或其周圍的第二部分 210 黏附/障壁層/頂部電極 211 Si02或其他介電填充物/間隙填充物 ▲ 212 第二導體 213 氮化硼層 214 障壁/黏附層 216 金屬層 300A 記憶體單元結構 300B 記憶體單元 302 第一導體/下部導體 303 第一金屬層 304 第一障壁/黏附層 144311.doc -43- 201027671 305 MIM裝置/MIM層堆疊/MIM 306 二極體 306η 重度摻雜之半導體材料層 306i 純質或輕微摻雜之半導體材料層 306ρ 重度摻雜之P+半導體材料層 306s 矽化物區 307 黏附/障壁層/層堆疊/底部電極 307a 第一黏附/障壁層 307b 金屬層 307c 黏附/障壁層 308 CNT層/CNT材料 308a 碳奈米管 309a 安置於CNT層3〇8上且與其接觸之第一部分 309b 安置於CNT層308中之一或多個碳奈米管 3〇8a中及/或其周圍的第二部分 310 第二黏附/障壁層/頂部電極 311 介電填充材料/間隙填充物/介電填充物 311' 間隙填充物/間隙填充介電質/介電填充物/間 隙填充部分 312 頂部導體/第二導體 314 硬遮罩/CMP終止層 316 導電層/金屬層 318 介電襯層/填充襯層 400 記憶體陣列 144311.doc -44- 201027671 410 第一 導 體 410' 第一 導 體 420 柱 420, 柱 430 第二 導 體 440 第一 記 憶 體 層級 450 第二 記 憶 體 層級
144311.doc -45-

Claims (1)

  1. 201027671 七、申請專利範圍: 1. 一種形成微電子結構之方法,該方法包括: 形成碳奈米管(「CNT」)層;及 在該CNT層上形成氮化硼層(「BN襯層」),其中該BN 襯層包括: (1) 安置於該CNT層上且與其接觸之第一部分,·及/或 (2) 安置於該CNT層中之一或多個碳奈米管中及/或 其周圍的第二部分。 _ 2.如請求項1之方法,其中該BN襯層包括氮化硼、碳氮化 棚、氮化硼炔及摻雜氮化硼中之一或多者。 3. 如請求項1之方法,其中該bn襯層包括在約5埃 (angstrom)與約8〇〇埃之間的厚度。 4. 如請求項1之方法,其中形成該bn襯層包括藉由電漿增 強之化學氣相沈積、物理氣相沈積及化學氣相沈積中之 一或多者形成該BN襯層。 ©5.如請求項1之方法,其中形成該bn襯層包括在約25。(:與 約900°C之間的溫度下形成該BN襯層。 6.如請求項!之方法,其中形成該bn襯層包括使用形成氣 體’該形成氣體包括硼酸、三氧化二硼、三溴化硼、三 氟化硼、硫化硼及硼烷中之一或多者。 7.如請求項1之方法,其進一步包括在該CNT層下形成氮化 删層。 8.如請求項1之方法,其中形成該CNT層包括使用化學氣相 沈積生長技術、料漿喷塗技術或旋塗技術。 144311.doc 201027671 9. 10. 11. 12. 13. 14. 15. 16. 17. 18. 19. 20. 如請求項1之方法 埃之間的厚度。 其中该CNT層具有在約10埃與約1000 曰:求们之方法,其中該CNT層包括石墨烯、石墨、非 曰曰形%、碳化矽及碳化硼中之一或多者。 如請求項1之方法,其進一步包括: 在該CNT層下形成底部電極且使其與該CNT層接觸;及 在該BN襯層上形成頂部電極且使其與該BN襯層接 觸0 如清求項1之方法’其進-步包括形成與該CNT層耦接之 導引元件。 /求項12之方法,其中該微電子結構為記憶體裝置。 如請求項12之方法,其中該導引元件包括二極體。 如請求項14之方法,其中該二極體包括半導體二極體。 一種記憶體單元,其係由如請求項丨之方法形成。 一種記憶體層級’其係由如請求項丨之方法形成。 一種三維記憶體❹卜其係由如請求項1之方法形成。 一種微電子結構,其包括: 碳奈米管(「CNT」)層;及 氮化硼層(「BN襯層」),其包括: (1)安置於該CNT層上且與其接觸之第一部分;及/或 ⑺安置於該CNT層中之一或多個碳奈米管中及/或 其周圍的第二部分。 如請求項19之微電子結構’其中綱襯層包括氮化硼、 碳氮化硼、氮化硼炔及摻雜氮化硼中任一者。 144311.doc -2 - 201027671 21. 如請求項19之微電子結構,其中該BN襯層包括在約5埃 與約800埃之間的厚度。 22. 如請求項19之微電子結構,其進一步包括在該CNT層下 之氮化硼層。 23. 如請求項19之微電子結構,其中該CNT層具有在約10埃 與約1000埃之間的厚度。 24. 如請求項19之微電子結構,其中該CNT層包括石墨烯、 石墨、非晶形碳、碳化矽及碳化硼中之一或多者。 25. 如請求項19之微電子結構,其進一步包括與該CNT層耦 接之導引元件。 26. 如請求項25之微電子結構,其中該微電子結構為記憶體 裝置。 27. 如請求項25之微電子結構,其中該導引元件包括二極 體。 28·如請求項27之微電子結構,其中該二極體包括半導體二 極體。 29.如請求項19之微電子結構,其進一步包括: 安置於該CNT層下且與其接觸之底部電極;及 安置於該BN襯層上且與其接觸之頂部電極。 3 0.如請求項29之微電子結構,其進一步包括: 與金屬-絕緣體-金屬(MIM)結構耦接且接觸之導引元 件, 其中該MIM包括該底部電極、該CNT層、該BN襯層及 該頂部電極。 144311.doc
TW098137028A 2008-10-30 2009-10-30 Electronic devices including carbon nano-tube films having boron nitride-based liners, and methods of forming the same TW201027671A (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US10990508P 2008-10-30 2008-10-30
US12/408,419 US20100108976A1 (en) 2008-10-30 2009-03-20 Electronic devices including carbon-based films, and methods of forming such devices

Publications (1)

Publication Number Publication Date
TW201027671A true TW201027671A (en) 2010-07-16

Family

ID=42130290

Family Applications (3)

Application Number Title Priority Date Filing Date
TW098137034A TW201027672A (en) 2008-10-30 2009-10-30 Electronic devices including carbon nano-tube films having carbon-based liners, and methods of forming the same
TW098137025A TW201027670A (en) 2008-10-30 2009-10-30 Electronic devices including carbon-based films, and methods of forming such devices
TW098137028A TW201027671A (en) 2008-10-30 2009-10-30 Electronic devices including carbon nano-tube films having boron nitride-based liners, and methods of forming the same

Family Applications Before (2)

Application Number Title Priority Date Filing Date
TW098137034A TW201027672A (en) 2008-10-30 2009-10-30 Electronic devices including carbon nano-tube films having carbon-based liners, and methods of forming the same
TW098137025A TW201027670A (en) 2008-10-30 2009-10-30 Electronic devices including carbon-based films, and methods of forming such devices

Country Status (3)

Country Link
US (1) US20100108976A1 (zh)
TW (3) TW201027672A (zh)
WO (3) WO2010056521A1 (zh)

Families Citing this family (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8133793B2 (en) * 2008-05-16 2012-03-13 Sandisk 3D Llc Carbon nano-film reversible resistance-switchable elements and methods of forming the same
US8183121B2 (en) 2009-03-31 2012-05-22 Sandisk 3D Llc Carbon-based films, and methods of forming the same, having dielectric filler material and exhibiting reduced thermal resistance
US8551855B2 (en) * 2009-10-23 2013-10-08 Sandisk 3D Llc Memory cell that includes a carbon-based reversible resistance switching element compatible with a steering element, and methods of forming the same
US8481396B2 (en) * 2009-10-23 2013-07-09 Sandisk 3D Llc Memory cell that includes a carbon-based reversible resistance switching element compatible with a steering element, and methods of forming the same
US8551850B2 (en) 2009-12-07 2013-10-08 Sandisk 3D Llc Methods of forming a reversible resistance-switching metal-insulator-metal structure
US8389375B2 (en) * 2010-02-11 2013-03-05 Sandisk 3D Llc Memory cell formed using a recess and methods for forming the same
US8237146B2 (en) * 2010-02-24 2012-08-07 Sandisk 3D Llc Memory cell with silicon-containing carbon switching layer and methods for forming the same
US20110210306A1 (en) * 2010-02-26 2011-09-01 Yubao Li Memory cell that includes a carbon-based memory element and methods of forming the same
US8471360B2 (en) 2010-04-14 2013-06-25 Sandisk 3D Llc Memory cell with carbon switching material having a reduced cross-sectional area and methods for forming the same
US8436447B2 (en) * 2010-04-23 2013-05-07 Sandisk 3D Llc Memory cell that includes a carbon-based memory element and methods of forming the same
US20110278529A1 (en) * 2010-05-14 2011-11-17 Huiwen Xu Memory employing diamond-like carbon resistivity-switchable material and methods of forming the same
JP2012019191A (ja) * 2010-06-10 2012-01-26 Toshiba Corp 不揮発性記憶装置の製造方法
US9583538B2 (en) 2013-02-28 2017-02-28 Kabushiki Kaisha Toshiba Semiconductor memory device having crossing interconnects separated by stacked films
US9406888B2 (en) * 2013-08-07 2016-08-02 GlobalFoundries, Inc. Carbon nanotube device
US20150171321A1 (en) * 2013-12-13 2015-06-18 Micron Technology, Inc. Methods of forming metal on inhomogeneous surfaces and structures incorporating metal on inhomogeneous surfaces
US9923139B2 (en) * 2016-03-11 2018-03-20 Micron Technology, Inc. Conductive hard mask for memory device formation
US10355206B2 (en) * 2017-02-06 2019-07-16 Nantero, Inc. Sealed resistive change elements
US20180267296A1 (en) * 2017-03-20 2018-09-20 Delphi Technologies, Inc. Electrically conductive polymer film
US10714536B2 (en) 2018-10-23 2020-07-14 Taiwan Semiconductor Manufacturing Co., Ltd. Method to form memory cells separated by a void-free dielectric structure
US11264474B1 (en) * 2020-08-18 2022-03-01 Nanya Technology Corporation Semiconductor device with boron nitride layer and method for fabricating the same
KR20230048187A (ko) * 2021-10-01 2023-04-11 삼성전자주식회사 가변 저항 메모리 장치

Family Cites Families (76)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5629666A (en) * 1994-05-23 1997-05-13 Kabushiki Kaisha Toshiba Power resistor, method of manufacturing the same, and power circuit breaker
US5915167A (en) * 1997-04-04 1999-06-22 Elm Technology Corporation Three dimensional structure memory
JP2002518280A (ja) * 1998-06-19 2002-06-25 ザ・リサーチ・ファウンデーション・オブ・ステイト・ユニバーシティ・オブ・ニューヨーク 整列した自立炭素ナノチューブおよびその合成
US6333016B1 (en) * 1999-06-02 2001-12-25 The Board Of Regents Of The University Of Oklahoma Method of producing carbon nanotubes
US6420092B1 (en) * 1999-07-14 2002-07-16 Cheng-Jer Yang Low dielectric constant nanotube
US20050148271A1 (en) * 2000-02-25 2005-07-07 Si Diamond Technology, Inc. Nanotubes cold cathode
KR100376768B1 (ko) * 2000-08-23 2003-03-19 한국과학기술연구원 전자, 스핀 및 광소자 응용을 위한 탄소나노튜브의 선택적 수평성장 방법
US7563715B2 (en) * 2005-12-05 2009-07-21 Asm International N.V. Method of producing thin films
US20030222560A1 (en) * 2001-05-22 2003-12-04 Roach David Herbert Catalytically grown carbon fiber field emitters and field emitter cathodes made therefrom
US6919592B2 (en) * 2001-07-25 2005-07-19 Nantero, Inc. Electromechanical memory array using nanotube ribbons and method for making same
US6992323B2 (en) * 2001-08-13 2006-01-31 Advanced Micro Devices, Inc. Memory cell
US7390726B1 (en) * 2001-10-02 2008-06-24 Actel Corporation Switching ratio and on-state resistance of an antifuse programmed below 5 mA and having a Ta or TaN barrier metal layer
US6566700B2 (en) * 2001-10-11 2003-05-20 Ovonyx, Inc. Carbon-containing interfacial layer for phase-change memory
US6885021B2 (en) * 2001-12-31 2005-04-26 Ovonyx, Inc. Adhesion layer for a polymer memory device and method therefor
JP4404961B2 (ja) * 2002-01-08 2010-01-27 双葉電子工業株式会社 カーボンナノ繊維の製造方法。
US20030211724A1 (en) * 2002-05-10 2003-11-13 Texas Instruments Incorporated Providing electrical conductivity between an active region and a conductive layer in a semiconductor device using carbon nanotubes
JP2005534515A (ja) * 2002-08-01 2005-11-17 ステイト オブ オレゴン アクティング バイ アンド スルー ザ ステイト ボード オブ ハイヤー エデュケーション オン ビハーフ オブ ポートランド ステイト ユニバーシティー ナノスケール構造物を所定位置に合成する方法
US6825529B2 (en) * 2002-12-12 2004-11-30 International Business Machines Corporation Stress inducing spacers
US7176064B2 (en) * 2003-12-03 2007-02-13 Sandisk 3D Llc Memory cell comprising a semiconductor junction diode crystallized adjacent to a silicide
US8637366B2 (en) * 2002-12-19 2014-01-28 Sandisk 3D Llc Nonvolatile memory cell without a dielectric antifuse having high- and low-impedance states
US20050226067A1 (en) * 2002-12-19 2005-10-13 Matrix Semiconductor, Inc. Nonvolatile memory cell operating by increasing order in polycrystalline semiconductor material
JP2006511965A (ja) * 2002-12-19 2006-04-06 マトリックス セミコンダクター インコーポレイテッド 高密度不揮発性メモリを製作するための改良された方法
US7285464B2 (en) * 2002-12-19 2007-10-23 Sandisk 3D Llc Nonvolatile memory cell comprising a reduced height vertical diode
US7560136B2 (en) * 2003-01-13 2009-07-14 Nantero, Inc. Methods of using thin metal layers to make carbon nanotube films, layers, fabrics, ribbons, elements and articles
US7399388B2 (en) * 2003-07-25 2008-07-15 Applied Materials, Inc. Sequential gas flow oxide deposition technique
KR100561491B1 (ko) * 2003-11-10 2006-03-20 일진다이아몬드(주) 코팅막이 형성된 전계방출소자 및 그것의 제조방법
US7618300B2 (en) * 2003-12-24 2009-11-17 Duke University Method of synthesizing small-diameter carbon nanotubes with electron field emission properties
WO2005093840A1 (ja) * 2004-03-26 2005-10-06 Central Research Institute Of Electric Power Industry ショットキー接合型半導体装置の製造方法
US6969651B1 (en) * 2004-03-26 2005-11-29 Lsi Logic Corporation Layout design and process to form nanotube cell for nanotube memory applications
US7288784B2 (en) * 2004-08-19 2007-10-30 Micron Technology, Inc. Structure for amorphous carbon based non-volatile memory
US7345296B2 (en) * 2004-09-16 2008-03-18 Atomate Corporation Nanotube transistor and rectifying devices
US20060097342A1 (en) * 2004-11-08 2006-05-11 Ward Parkinson Programmable matrix array with phase-change material
US7084062B1 (en) * 2005-01-12 2006-08-01 Advanced Micro Devices, Inc. Use of Ta-capped metal line to improve formation of memory element films
US7224033B2 (en) * 2005-02-15 2007-05-29 International Business Machines Corporation Structure and method for manufacturing strained FINFET
DE102005018096B3 (de) * 2005-04-19 2007-01-11 Infineon Technologies Ag Herstellungsverfahren für ein nichtflüchtiges Speicherelement basierend auf zwei stabilen Widerstandszuständen in organischen Molekülen
US7732342B2 (en) * 2005-05-26 2010-06-08 Applied Materials, Inc. Method to increase the compressive stress of PECVD silicon nitride films
US7361586B2 (en) * 2005-07-01 2008-04-22 Spansion Llc Preamorphization to minimize void formation
US7473637B2 (en) * 2005-07-20 2009-01-06 Micron Technology, Inc. ALD formed titanium nitride films
US7615432B2 (en) * 2005-11-02 2009-11-10 Samsung Electronics Co., Ltd. HDP/PECVD methods of fabricating stress nitride structures for field effect transistors
DE102005056262A1 (de) * 2005-11-25 2007-05-31 Infineon Technologies Ag Verfahren zum Herstellen einer Schichtanordnung, Verfahren zum Herstellen eines elektrischen Bauelementes, Schichtanordnung und elektrisches Bauelement
US7385839B2 (en) * 2005-12-01 2008-06-10 International Business Machines Corporation Memory devices using carbon nanotube (CNT) technologies
US7767515B2 (en) * 2006-02-27 2010-08-03 Synopsys, Inc. Managing integrated circuit stress using stress adjustment trenches
KR100703984B1 (ko) * 2006-03-22 2007-04-09 삼성전자주식회사 반도체 집적 회로 장치의 제조 방법 및 그 구조
US7646622B2 (en) * 2006-03-23 2010-01-12 Toshiba America Research, Inc. Memory based computation systems and methods of using the same
US7763552B2 (en) * 2006-04-28 2010-07-27 Hewlett-Packard Development Company, L.P. Method of interconnect formation using focused beams
US7514370B2 (en) * 2006-05-19 2009-04-07 International Business Machines Corporation Compressive nitride film and method of manufacturing thereof
US7575984B2 (en) * 2006-05-31 2009-08-18 Sandisk 3D Llc Conductive hard mask to protect patterned features during trench etch
US20080026523A1 (en) * 2006-07-28 2008-01-31 Chartered Semiconductor Manufacturing, Ltd And International Business Machines Corporation (Ibm) Structure and method to implement dual stressor layers with improved silicide control
US8030637B2 (en) * 2006-08-25 2011-10-04 Qimonda Ag Memory element using reversible switching between SP2 and SP3 hybridized carbon
JP2008053494A (ja) * 2006-08-25 2008-03-06 Elpida Memory Inc 半導体装置及びその製造方法
EP1892722A1 (en) * 2006-08-25 2008-02-27 Infineon Technologies AG Information storage elements and methods of manufacture thereof
US20080102278A1 (en) * 2006-10-27 2008-05-01 Franz Kreupl Carbon filament memory and method for fabrication
US7902086B2 (en) * 2006-12-08 2011-03-08 Spansion Llc Prevention of oxidation of carrier ions to improve memory retention properties of polymer memory cell
KR100851548B1 (ko) * 2007-01-23 2008-08-11 삼성전자주식회사 상변화 기억 소자 및 그 형성 방법
US7790560B2 (en) * 2007-03-12 2010-09-07 Board Of Regents Of The Nevada System Of Higher Education Construction of flash memory chips and circuits from ordered nanoparticles
US8158968B2 (en) * 2007-03-21 2012-04-17 Intel Corporation Methods of forming carbon nanotubes architectures and composites with high electrical and thermal conductivities and structures formed thereby
US7667999B2 (en) * 2007-03-27 2010-02-23 Sandisk 3D Llc Method to program a memory cell comprising a carbon nanotube fabric and a steering element
US20080237733A1 (en) * 2007-03-27 2008-10-02 International Business Machines Corporation Structure and method to enhance channel stress by using optimized sti stress and nitride capping layer stress
US7982209B2 (en) * 2007-03-27 2011-07-19 Sandisk 3D Llc Memory cell comprising a carbon nanotube fabric element and a steering element
KR100888617B1 (ko) * 2007-06-15 2009-03-17 삼성전자주식회사 상변화 메모리 장치 및 그 형성 방법
WO2009012067A1 (en) * 2007-07-13 2009-01-22 Applied Materials, Inc. Boron derived materials deposition method
US8236623B2 (en) * 2007-12-31 2012-08-07 Sandisk 3D Llc Memory cell that employs a selectively fabricated carbon nano-tube reversible resistance-switching element and methods of forming the same
US20090166610A1 (en) * 2007-12-31 2009-07-02 April Schricker Memory cell with planarized carbon nanotube layer and methods of forming the same
US8558220B2 (en) * 2007-12-31 2013-10-15 Sandisk 3D Llc Memory cell that employs a selectively fabricated carbon nano-tube reversible resistance-switching element formed over a bottom conductor and methods of forming the same
US7768016B2 (en) * 2008-02-11 2010-08-03 Qimonda Ag Carbon diode array for resistivity changing memories
US8269208B2 (en) * 2008-03-07 2012-09-18 Ovonyx, Inc. Memory device
US8148269B2 (en) * 2008-04-04 2012-04-03 Applied Materials, Inc. Boron nitride and boron-nitride derived materials deposition method
CN102067292B (zh) * 2008-04-11 2013-08-14 桑迪士克3D有限责任公司 用于蚀刻在非易失性存储器中使用的碳纳米管膜的方法
US8133793B2 (en) * 2008-05-16 2012-03-13 Sandisk 3D Llc Carbon nano-film reversible resistance-switchable elements and methods of forming the same
US8476686B2 (en) * 2008-07-09 2013-07-02 Infineon Technologies Ag Memory device and method for making same
US8309407B2 (en) * 2008-07-15 2012-11-13 Sandisk 3D Llc Electronic devices including carbon-based films having sidewall liners, and methods of forming such devices
US20100032639A1 (en) * 2008-08-07 2010-02-11 Sandisk 3D Llc Memory cell that includes a carbon-based memory element and methods of forming the same
EP2340562A2 (en) * 2008-10-23 2011-07-06 Sandisk 3D LLC Carbon-based memory elements exhibiting reduced delamination and methods of forming the same
KR20100052080A (ko) * 2008-11-10 2010-05-19 주식회사 하이닉스반도체 저항성 메모리 소자 및 그 제조 방법
US8183121B2 (en) * 2009-03-31 2012-05-22 Sandisk 3D Llc Carbon-based films, and methods of forming the same, having dielectric filler material and exhibiting reduced thermal resistance
US8471360B2 (en) * 2010-04-14 2013-06-25 Sandisk 3D Llc Memory cell with carbon switching material having a reduced cross-sectional area and methods for forming the same

Also Published As

Publication number Publication date
TW201027672A (en) 2010-07-16
WO2010059362A1 (en) 2010-05-27
US20100108976A1 (en) 2010-05-06
TW201027670A (en) 2010-07-16
WO2010059368A1 (en) 2010-05-27
WO2010056521A1 (en) 2010-05-20

Similar Documents

Publication Publication Date Title
TW201027671A (en) Electronic devices including carbon nano-tube films having boron nitride-based liners, and methods of forming the same
US8421050B2 (en) Electronic devices including carbon nano-tube films having carbon-based liners, and methods of forming the same
US8835892B2 (en) Electronic devices including carbon nano-tube films having boron nitride-based liners, and methods of forming the same
EP2263252B1 (en) Methods for etching carbon nano-tube films for use in non-volatile memories
US8467224B2 (en) Damascene integration methods for graphitic films in three-dimensional memories and memories formed therefrom
US8569730B2 (en) Carbon-based interface layer for a memory device and methods of forming the same
US8309407B2 (en) Electronic devices including carbon-based films having sidewall liners, and methods of forming such devices
EP2539936B1 (en) Methods for forming a memory cell with silicon-containing carbon switching layer
TW201021161A (en) Carbon-based resistivity-switching materials and methods of forming the same
JP5238775B2 (ja) カーボンナノチューブ配線の製造方法
TW201017759A (en) A memory cell that includes a carbon-based memory element and methods of forming the same
CN102939655B (zh) 具有缩减横截面积的碳切换材料的存储器单元及其形成方法
TW201208160A (en) Memory employing diamond-like carbon resistivity-switchable material and methods of forming the same
JP2011517122A (ja) 下部導体上に形成され選択的に形成されたカーボンナノチューブの可逆抵抗スイッチング素子を使用したメモリセルおよびその形成方法
TW201007837A (en) Carbon-based resistivity-switching materials and methods of forming the same
TW201203641A (en) A memory cell that includes a carbon-based memory element and methods of forming the same
TW201011865A (en) Integration methods for carbon films in two-and three-dimensional memories and memories formed therefrom
JP2011238696A (ja) 抵抗変化素子及びその製造方法、並びに半導体装置及びその製造方法
JP2012142442A (ja) 半導体構造およびその製造方法
TW201007942A (en) Carbon-based interface layer for a memory device and methods of forming the same