TW200926381A - Method for producing substrate - Google Patents

Method for producing substrate Download PDF

Info

Publication number
TW200926381A
TW200926381A TW097140818A TW97140818A TW200926381A TW 200926381 A TW200926381 A TW 200926381A TW 097140818 A TW097140818 A TW 097140818A TW 97140818 A TW97140818 A TW 97140818A TW 200926381 A TW200926381 A TW 200926381A
Authority
TW
Taiwan
Prior art keywords
substrate
electrode
semiconductor substrate
pad
forming
Prior art date
Application number
TW097140818A
Other languages
English (en)
Inventor
Hideaki Sakaguchi
Original Assignee
Shinko Electric Ind Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shinko Electric Ind Co filed Critical Shinko Electric Ind Co
Publication of TW200926381A publication Critical patent/TW200926381A/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76898Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics formed through a semiconductor substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L24/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/10Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers
    • H01L25/105Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers the devices being of a type provided for in group H01L27/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14618Containers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14683Processes or apparatus peculiar to the manufacture or treatment of these devices or parts thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L2224/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • H01L2224/2401Structure
    • H01L2224/24011Deposited, e.g. MCM-D type
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L2224/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • H01L2224/2405Shape
    • H01L2224/24051Conformal with the semiconductor or solid-state device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
    • H01L2224/76Apparatus for connecting with build-up interconnects
    • H01L2224/7615Means for depositing
    • H01L2224/76151Means for direct writing
    • H01L2224/76155Jetting means, e.g. ink jet
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L2224/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1017All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement the lowermost container comprising a device support
    • H01L2225/1023All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement the lowermost container comprising a device support the support being an insulating substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1047Details of electrical connections between containers
    • H01L2225/1058Bump or bump-like electrical connections, e.g. balls, pillars, posts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1076Shape of the containers
    • H01L2225/1088Arrangements to limit the height of the assembly
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/82Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by forming build-up interconnects at chip-level, e.g. for high density interconnects [HDI]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01022Titanium [Ti]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01024Chromium [Cr]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1532Connection portion the connection portion being formed on the die mounting surface of the substrate
    • H01L2924/1533Connection portion the connection portion being formed on the die mounting surface of the substrate the connection portion being formed both on the die mounting surface of the substrate and outside the die mounting surface of the substrate
    • H01L2924/15331Connection portion the connection portion being formed on the die mounting surface of the substrate the connection portion being formed both on the die mounting surface of the substrate and outside the die mounting surface of the substrate being a ball array, e.g. BGA

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • Manufacturing & Machinery (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Solid State Image Pick-Up Elements (AREA)

Description

200926381 六、發明說明: 【發明所屬之技術領域】 , 树明係有關於一種基板之製造方法,該基板包括一在〜 •半導體基板之-侧面上所形成且同時與該半導體基板絶緣 之焊墊及一在該半導體基板面對該焊墊之部分中所形成且 同與該半導體基板絕緣之貫穿電極,該貫穿電極之一端土 係連接至該焊墊。 ❹ 【先前技術】 關於習知技藝基板’有—種基板裝配有—在—半導體基板 上所形成之半導體裝置(例如,CM〇s感測器、記憶體等)、 -在該半導體基板之—侧面上所形成且電性連接至該半導 體裝置之焊塾及一穿過該半導體基板面對該焊墊之部分的 貝穿電極’該貫穿電極之__端部係電性連接至該焊塾,以及 有-種基板(見圖1)裝配有_在該半導體基板之一侧面上 © 所形成且電性連接至一半導體晶片之焊塾及一穿過該半導 體基板面對該焊墊之部分的貫穿電極,該貫穿電極之一端部 係連接至該焊墊。 圖1係一習知技藝基板之剖面圖。 _ 參考圖1,該習知技藝基板200包括一半導體基板201、 氧化膜202及203、一貫穿電極204及一焊藝205。該半導 體基板201係一板狀基板,以及形成一通孔。例如,可 以使用矽基板做為該半導體基板2〇1。 97140818 4 200926381 該氧化膜2G2係提供成覆蓋該半導體基板201之表面 201A及其背面201B。該氧化膜額係提供成覆蓋該半導體 ^ 基板201對應於該通孔207侧之部分的侧面上。 • 該貫穿電極2(34係提供於上面形成有該氧化膜203之該通 孔207中。該焊塾205係提供於該貫穿電極2〇4之上端部上 及該半導體基板201之表面隨上所形成之該氧化膜2〇2 上。该焊墊205電性連接至該貫穿電極2〇4。該焊塾2〇5係 ❹一電性連接至一半導體晶片(未顯示)之焊墊。 圖2至8係顯示-習知技藝基板之製造程序的視圖。在圖 2至8中’相同於該習知技藝基板㈣之元件有相同符號。 參考圖2至8,描述一用以製造一習知技藝基板之方法。 首先,在圖2所示之程序中,形成氧化膜2〇2,以便覆蓋一 半導體基板201之兩侧2〇iA及201B。接下來,在圖3所示 之程序中,在該半導體基板2〇1之背面2〇ib上所提供之該 〇 氧化膜202中形成一開口部202A。該開口部202A係形成用 以暴露該半導體基板201對應於該通孔207之形成區域的部 分之背面201B。 接下來,在圖4所示之程序中,以蝕刻形成一穿過該半導 體基板201之通孔207,其中使用内部形成有該開口部2〇2a 之该氧化膜202做為罩幕。然後,在圖5所示之製程中,熱 氧化該半導體基板201對應於該通孔207侧之部分,以在該 半導體基板201對應於該通孔207側之部分上形成氧化膜 97140818 5 200926381 203。 接下來,在圖6所示之程序中,在該氧化膜2〇2位於該通 孔207上面之部分上形成一焊墊205。然後,在圖7所示之 程序中’以蝕刻(乾式蝕刻或濕式蝕刻)移除該焊墊2〇5與該 ‘ 通孔207間之氧化膜202。 再者’在圖8所示之程序中’藉由以一導電材料填滿圖7 所示之開口部202A及該通孔207,以形成一貫穿電極2〇4, ❹ 藉此製造一基板200(例如,參考專利文件1) ^ [專利文件 1] JP-A-No. 2004-95849 然而,依照用以製造該基板200之習知技藝方法,在該半 導體基板201對應於該通孔207侧之部分上形成該氧化膜 203後’以蝕刻移除在該焊墊205與該通孔207間所配置之 氧化膜202。因此’在該氧化膜202位於該焊墊205與該通 孔207間之部分上會出現一蚀刻剩餘物(殘餘物)(在此情況 ❹ 中,增加該貫穿電極204與該焊墊205間之電阻值),以及 蝕刻到不需被蝕刻之該氧化膜203,而使該氧化膜203之厚 度變薄(在此情況中,在該半導體基板201與該貫穿電極2〇4 間造成缺陷絕緣)。於是’會有降低該基板2〇〇之產量的問 題。 【發明内容】 因此’有鑑於上述問題而發展出本發明,以及本發明之一 目的係提供一種基板之製造方法,該方法可改善基板之產 97140818 6 200926381 量。 依據本發明之第一態樣,提供一種基板之製造方法,該基 板包括一半導體基板、一在該半導體基板之一側面上所提供 觚 且與該半導體基板絕緣之焊墊及一配置成穿過該半導體基 板面對該焊墊之部分的貫穿電極,該貫穿電極之一端部係連 接至該焊墊且與該半導體基板絕緣, 該方法包括下列步驟: @ 形成一金屬膜於該半導體基板上,該金屬膜係該焊墊之基 材; 形成一通孔於該半導體基板面對該金屬膜之對應於該焊 墊之形成區域的部分之部分中; 形成一貫穿電極於該通孔中; 形成一貫穿部於該半導體基板中,由該貫穿部暴露出該貫 穿電極之侧面; 〇 形成一絕緣材料,以便至少填滿該貫穿部;以及 在形成該絕緣材料之步驟後,藉由圖案化該金屬膜,形成 該焊墊。 依據本發明之第二態樣,提供如該第一態樣所述之基板之 製造方法,其中, 在該貫穿電極形成步驟中,以電解電鍍法形成該貫穿電 極,該電解電鍍法使用該金屬膜做為饋電層。 依據本發明之第三態樣,提供如該第一或第二態樣所述之 97140818 7 200926381 基板之製造方法,其中, 提供複數個該貫穿電極,以及 在該貫穿部形成步驟中’形成該貫穿部,以便暴露出至少 兩個或更多貫穿電極之側面。 依據本發明之第四態樣,提供如該第一至第三態樣中任何 一態樣所述之基板之製造方法,其中, 在該絕緣材料形成步驟中,填滿該貫穿部,以及形成該絕 ❹ 緣材料,以便覆蓋該半導體基板之相對於該侧面的另一側面 上。 依據本發明之第五態樣,提供如該第一至第四態樣中任何 一態樣所述之基板之製造方法,其中, 在該絕緣材料形成步驟中,以印刷法形成該絕緣材料。 依據本發明之第六態樣’提供如該第一至第五態樣中任何 一態樣所述之基板之製造方法,其中, Ο 在該貫穿電極形成步驟中,形成該貫穿電極,以便該貫穿 電極之一在未連接至該焊墊之側上的端部從該半導體兵板 之該另一側面突出。 依據本發明之第七態樣,提供如該第一至第六態樣中任何 一態樣所述之基板之製造方法,進一步包括下列步驟. 在該金屬膜形成步驟前’形成一在該半導體基板之—側 上電性連接至該焊墊的半導體裝置。 依據本發明’在一半導體基板上形成一成為— 坪恐之基材
97140818 S 200926381 的金屬膜,之後,在該半導體基板面對該金屬膜之對應於該 焊墊之形成區域的部分之部分中形成一通孔;接下來,在該 、 通孔中形成一貫穿電極;然後,在該半導體基板中形成一用 以暴露該貫穿電極之侧面的貫穿部;之後,形成一絕緣材 ’ 料’讀至少填滿該貫穿部;以及此後,藉由圖案化該金屬 膜,以形成-焊墊。因此’在該焊墊與該貫穿電極間沒有插 入絕緣材料(亦即,該貫穿電極與該焊墊間之電阻值沒有增 ❹加),以及同時,變成可充分確保該貫穿電極之側面與該半 導體基板間所配置之該絕緣材料的厚度(亦即,可充分確保 該貫穿電極與該半導體基板間之絕緣特性)。於是,可改善 基板之產量。 依據本發明,可改善基板之產量。 【實施方式】 接下來,參考圖式以描述本發明之具體例。 〇 (具體例1) 圖9係依據本發明之具體例丨的一基板之剖面圖。 參考圖9,依據具體例丨之一基板1〇包括一半導體裝置 • I5、絕緣構件16及22、一貫穿電極Π、一周邊連接端18、 • 一半透明構件19及一佈線圖案21。並且,在本具體例中, 下面敘述係根據其中使用CM0S感測器做為該半導體裝置15 的例子。 該半導體裝置15包括一半導體基板25、一裝置主體27 97140818 9 200926381 及一電極塾?p β。該半導體基板2 5係一薄化基板。 以使时騎⑼料導縣板25。在使可 半導體基板25, g a 基板做為該 如2_。情況中,該半導體基板25之厚度可以是例 上該^裝置置主Γ7係形成於該半導體基板25之表面⑽側 " 體27包括一在該半導體基板25上所形成之
散層(未顯示)、概個在該料縣板25上所堆疊之_ 層(未顯示)、連接至該舰層且形成於複數個絕緣層上 之介層(未顯示)及電性連接至該等介層且形成於複數個絕 緣層上之佈線(未顯示)。該裝置主體27具有—從外面接收 光之受光部27A。 該電極墊28電性連接至在該裝置主體27上所形成之該等 介層及佈線(未顯示)。該電極墊28連接至該佈線圖案2卜 該電極墊28經由該佈線圖t 21電性連接至該貫穿電極 17。例如,可以使用鋁做為該電極墊28之材料。 該絕緣構件16係提供成覆蓋該半導體基板25之背面2兕 及側面25C。該絕緣構件16之上表面16A與該半導體基板 25之表面25A大約齊平。該絕緣構件16具有一穿過該絕緣 構件16對應於一稍後所述之焊墊32(該佈線圖案21之組件 中之一)的形成區域之部分的通孔31。該絕緣構件16係一 使該半導體基板25與該通孔31中所配置之該貫穿電極ιγ 絕緣之構件。在該半導體基板25之背面25B上所配置之該 97140818 10 200926381 、邑緣構件16的厚度可以是例如1()^例如,可以使用具 熱硬化特性之環氧樹脂做為該絕緣構件16之材料。 ‘ ^穿電極17係提供於該絕緣構件16 t所形成之通孔 • 31中。該貫穿電極17之上端連接至該焊墊32。該貫穿雷極 17之山下端側與該絕緣構㈣之下側⑽大約齊;。該周邊 連接^ 18係提供於該貫穿電極17之下端上。 17經由該騎連接端18電性連接至在—安裝基板^例 ❹如…母板)上所提供之焊墊13。該貫穿電極17之侧面與 該半導體基板25之你丨tft μ 之側面25C間之空隙A可以是例如40μιη。 例如,可以使用銅做為該貫穿電極Π之材料。此外’該貫 穿電極17之直徑可以是例如4_。 該周邊連接端18係提供於該貫穿電極17之下端上。該 邊連制18係—μ 連接在縣板ίο切提供之= 電極π至在該安裝基板12上所提供之焊塾ΐ3的端。例如, ❹可以使用一凸塊(例如,焊接凸塊)做為該周邊連接端18。 該半透明構件19係提供成覆蓋該裝置主體π之受光部 27Α的上麵。該半剌構㈣係—心保護射光部⑽ 之構件例如,可以使用石夕樹脂做為該半透明構件Μ。在 使用石夕樹脂做為該半透賴件19之情況中,該半透明構件 19之厚度可以是例如1〇μπι至1〇〇⑽。 該佈線圖案21具有浑㈣及33以及佈線34。該焊塾犯 係提供於該絕緣構件16之上表面m上及該貫穿電極Η 97140818 200926381 之上端上。該焊塾32連接至該貫穿電極π之上端。該焊墊 32係與該佈線34整合成曰社00 ^垃 登口成體。該焊墊32經由該佈線34電 性連接至該焊墊33。 电 •該焊墊33係提供於該電極㈣上。該焊墊33連接至該 電極塾28。該焊塾33係與該佈線34整合成一體且經由該 佈線34電性連接至該焊墊32。該佈線別係提供於該裝置 主體27上’以便使該焊墊&與_墊33彼此電性連接。 ❹例如,可以使用銅做為上述佈線圖案21之材料。 β亥絕緣構件22係配置成覆蓋該佈線圖案21之上表面及侧 面該裝置主體27在不包括該受光部27八之部分上的上表 面及側面及該絕緣構件16之上表面。該絕緣構件22具有一 用以暴路出該半透明構件19之開口部%。該開口部%將 光從外面傳送至該受光部27Α。例如,可以使用具有熱硬化 特性之環氧樹脂做為該絕緣構件22。 〇 圖1G至25係顯示用以製造依據本發明之具體例!的基板 之程序的視圖。目26係圖18所示之結構的平面圖。在圖 10至26中’相同於依據具體例1之基板10的元件有相同 元件符號。 參考圖10至26,描述用以製造依據具體例1之基板10 的方法。首先’在圖10所示之程序中,以一眾所皆知方法 在一具有要形成該基板1〇之複數個基板形成區域B的半導 體基板41之表面41A侧上形成一半導體裝置15(在本具體 97140818 12 200926381 感測器)(半導體裝置形成步驟)。例如, 了乂使时阳圓做為該半導體基板41 ❹
該半導體基板41之情況中,該半導體2用石夕晶圓做為 例如725叫。在猶後所述之圖13所干土之厚度可以是 基板41變薄,以及如果在切割位置^中使該半導體 41 ’則將產生複數個半導體基板的(參=辭導體基板 接下來,在圖U所示之程序中,形成 以便覆蓋該受光部27A之上表面。例如,可以使用 為該半透明構件19。在使用石夕樹脂做為該半透明構件19曰^ 情況中,可以例如印刷法、喷墨法等形成該半透明構件U 在此情況中,該半透明構件19之厚度可以是例如 。 ΙΟΟμιη。 ⑽至 ❹ 然後,在圖12所示之程序中,形成一成為該佈線圖案 21(參考圖9)之基材的金屬膜43’以便它覆蓋該半導體袭置 15及該半導體基板41之表面41Α(金屬膜形成步驟)。詳而 言之,例如,以濺鍍法形成一種子層(未顯示),以便覆蓋該 半導體裂置15及該半導體基板41之表面41Α,接下來,葬 由使該種子層成為饋電層之電解電鍍法以沉澱在該種子^ 上成長一電鍍膜(未顯示),藉此形成該金屬膜43 ^例如, 可以使用銅層、銅/鈦層或銅/鉻層(例如,〇 1μιη厚)做為上 述種子層。此外,例如,可以使用鍍銅膜(例如,3帅至 厚)做為上述電鍍膜。 97140818 13 200926381 接下來,在圖13所示之程序中,使圖12所示之半導體基 板41變薄。詳而言之,藉由從圖12所示之半導體基板41 的背面41B側研磨及/或拋光該半導體基板41,以使該半導 體基板41變薄。該薄化半導體基板41之厚度可以是例如 200μπι。 然後,在圖14所示之程序中,在該薄化半導體基板41 之责面41Β上形成一具有開口部45Α之光阻膜45。同時, ❹該開口部45Α係形成用以暴露出該半導體基板41對應於該 通孔31(參考圖9)之形成區域的部分之背面4ΐΒ。 接下來,在圖15所示之程序中,藉由以使該光阻膜45 成為罩幕之非等向性蝕刻(例如,乾式蝕刻)來蝕刻該半導體 基板41之暴露於該開口部45Α的部分,直到暴露出該金屬 膜43為止,以形成該通孔31 (通孔形成步驟)。 然後,在圖16所示之程序中,在該通孔31中形成該貫穿 ❹電極17(貫穿電極形成步驟)。詳而言之,藉由使用該金屬 層43做為饋電層之電解電鍍法以沉澱在該通孔31中成長一 電鍍膜(例如,鍍銅膜),藉此形成該貫穿電極17。此外, 可以導電膠形成該貫穿電極17。 因此,因為藉由在圖案化該金屬膜43前,形成該貫穿電 極17,可在複數個基板形成區域Β中形成該等貫穿電極17 時,使用該金屬膜43做為饋電層,所以可在複數個基板形 成區域Β中所提供之複數個通孔31中同時形成貫穿電極 97140818 14 200926381 17 ° 並且,因為在該金屬膜43對應於該焊墊32之基材的、 與該貫穿電才亟17之上端間沒有插入該絕緣構件,所以 •可防止該貫穿電極17與該焊塾32間之電阻值的增加。戍 此,可改善該基板10之產量。 因 在該貫穿電極形成步驟中,形成該貫穿電極17,以便= 貫穿電極17之下端從該半導體基板41之背面突出。磙 ❹ 因此,藉由形成該貫穿電極17,以便該貫穿電極17之 端從該半導體基板41之背面41B突出,可在該絕緣構件^ 附著至該半導體基板41之背面41B的情況中,使一周邊連 接端18連接至該貫穿電極17之下端。 該貝穿電極17之突出f:E可以是例如大約等於在該半導 體基板41之背面41B上所形成之該絕緣構件16的厚度。詳 而言之,在該半導體基板41之背面41B上所形成之該絕緣 ❹構件16的厚度可以是例如1〇μιη的情況中,該貫穿電極17 之犬·出量Ε可以是例如1 〇μπι。 接下來,在圖17所示之程序中,移除在圖16所示之結構 上所提供之光阻膜45。然後,在圖18所示之程序中,在該 半導體基板41之背面41Β上形成一具有開口部47Α之光阻 膜47’該開口部47Α暴露出該半導體基板41對應於一稍後 所述之貫穿部49(參考圖19)的形成區域之部分的背面 41B(關於在平面圖中觀看圖17所示之結構的視圖,參考圖26)。 97140818 15 200926381 隨後’在《 19所示之程序中,藉由以制該光阻膜^ 做為罩幕之轉向性㈣來酬該半導縣板4卜直到暴 露出該金屬膜對應於該烊塾32之部分的下側為止,以形成 .該貫穿部49(貫穿部形成步驟)。該貫穿部49係-可讓絕緣 f料(該絕緣構件16之基材)填滿以在該半導體基板41與該 貝穿電極17間形成絕緣之部分。亦即,該貫穿部49係該絕 緣構件16之部分所配置之區域。最好,形成該貫穿部49, ❹則更暴露在該基板形成區域B上所提供之至少兩個或 貫穿電極17的側面。 因此,相較於形成複數個只暴露出單一貫穿電極17之側 面的貫穿部的情況,藉由形成該貫穿部49,以便暴露出在 及基板形成區域B上所提供之至少兩個或更多貫穿電極P 的侧面,該絕緣材料(該絕緣構件16之基材)可進一步輕易 填滿該貝穿部49 ’其中可以-絕緣材料準確地填滿該貫穿 〇 部49(該絕緣構件16之基材)。 接下來’在圖20所示之程序中,移除在圖19所示之結構 上所提供之光阻膜47。然後,在圖21所示之程序中,例如, 以印刷法填滿該貫穿部49,同時,在暴露㈣貫穿電極17 之下端的狀態中(詳而言之,例如,在該貫穿電極17之下端 側與該絕緣構件16之下们6B大約齊平之狀態中),該絕緣 材帜該絕緣構件16之基材)係配置成覆蓋該半導體基板41 之背面41B。之後,藉由硬化該絕緣材料,以形成該絕緣構 97140818 16 200926381 件16(絕緣材料形成步驟)。此外’可以喷墨法或旋塗法形 成該絕緣構件。 因此’藉由形成該絕緣構件16來使該貫穿電極丨7與該半 . 導體基板41間絕緣,而沒有使該貫穿電極17與該半導體基 板41間所配置之絕緣構件16的厚度薄化之問題,其中可^ 分確保在該貫穿電極Π貞該半導體基板41㈤之絕緣特性。 例如,可以使用熱硬化型環氧樹脂做為上述絕緣材料。在 ❹此情況中’可以藉由加熱該絕緣材料來硬化該絕緣材料,以 便該絕緣材料之溫度變成約150。(:。 然後’在圖22戶斤示之程序中,在圖21所示之結構的上表 面侧上形成該絕緣構件22 ’該絕緣構件22具有暴露出該金 屬膜43位於該半透_件19 ±之部分及暴㈣該金屬Χ膜 43對應於除了該佈線圖案21的形成區域之外的其 部分的開π部36。例如’可以使用熱硬化型環氧樹脂做為 © 該絕緣構件22。 接下來,在圖23所示之程序中,以使該絕緣構件22成為 罩幕之蝕刻(例如,乾式蝕刻)移除該金屬膜43暴露於圖找 所示之開口部36的部分,藉此圖案化該金屬膜43(焊塾形 成步驟)。於是,移除在該半透明構件19上所形成之金屬膜 43,同時,形成一具有該等焊墊犯及犯及佈線34之饰線 圖案2卜此外’在此階段中’ 0為在相鄰基板形成區域β 中所形成之佈線圖案21係、整合的,所以在相鄰基板形成區 97140818 200926381 域Β中所形成之焊墊32係電性連接的 因此,在該半導體基板41上形成做為該焊塾 該金屬膜43,之後,在該半導體Α 土材的 ^年反41之面對該金展 對應於該焊墊32之形成區域的部分之部分 通 31。接下來,在該通孔31中形成該貫穿電極二i ❹ Ο 該tif基板41中形成用以暴露4該貫穿電極Π之侧面的 =貝牙部49。之後’藉由以—絕緣材料至少填充該貫 ’以形成該絕緣構件16。以後,藉由圖案化該金屬。, 形成該_32,射沒有找料⑽與 、 Π絕緣材料之情況(亦即,該貫穿電極I?與該二 之電阻值沒有增加)。同時,變成可充分確保該貫穿電』 =側面與該半導體基板41間所配置之該絕緣材料的厚度 (亦即’可充分確保該貫穿電極17與該半導體基㈣間之 絕緣特性)。於是,可改善該基板1G之產量。 接:來’在圖24所示之程序中,在該貫穿電㈣之下端 ^周邊連接端18。因此,在複數個基板形成區域B 刀_成同等於該基板1〇(參考圖9)之結構。例如,可以 使用/凸塊(例如’焊接凸塊)做為該周邊連接端18。 割^4^" &所示之程序中,#由沿著該洲位置W 不之結構,以個別化複數個基板1〇。 Μ 製造依據本具體例之基板的方法,在該半導體基板 上形成做為該焊墊32之基材的該金屬膜43,之後,在該 97140818 200926381 半導體基板41之面對該金屬膜43對應於該焊墊32 成 區域的部分之部分中形成該通孔31。接下來,在該通孔幻 中形成該貫穿電極17»然後,在該半導體基板41中形成用 • 以暴露出該貫穿電極Π之侧面的該貫穿部49。之後,藉由 以-絕緣材料至少填充該貫穿部49,以形成該絕緣構件 16。以後,藉由圖案化該金屬臈铛,形成該焊墊扣,其中 沒有在該焊墊32與該貫穿電極17間插入該絕緣材料之情況 ❹(亦即,該貫穿電極Π與該焊墊32間之電阻值沒有增加)。 同時,變成可充分確保該貫穿電極17之侧面與該半導體基 板41間所配置之該絕緣材料的厚度(亦即,可充分確保該貫 穿電極17與該半導體基板41 @之絕緣特性)。因此,可改 善該基板10之產量。 並且’在本具體例中,描述形成該貫穿部49以暴露出在 該基板所形成之該基板形成區域B上所提供之複數個貫穿 Ο電極π _面之情況做為例子。然而,可形成複數個只暴 露出單—貫穿電極17之侧面的貫穿部,之後,可以-絕緣 材料填滿這些複數個貫穿部。 (具體例2) ® 27係顯示依據本發明之具_ 2的-基板之剖面圖。 在圖27中,相同於依據具體例i之基板㈣元件有相同符 號。 參考圖27,除了提供-半導體裝置61及一絕緣構件62 97140818 200926381 來取代在依據具體例1之基板10上所提供之半導體基板15 及絕緣構件22之外,亦如_基板1Q來構成依據具體例2 之基板6〇,以及將在該基板10上所提供之半透明構件19 排除在元件之外。 該半導體裝置61包括一半導體基板25、一裝置主體阳 及-電極塾66。該裝置主體65係形成於該半導體基板^ 之表面25A上。該裝置主體65包括一在該半導體基板25 ❹上所形成之擴散層(未顯示)、複數個在該半導體基板25上 所堆疊之絕緣層(未i貝示)、電性連接至該擴散層且形成於複 數個堆疊絕緣層上之介層(未顯示)及電性連接至該等介層 且形成於複數個堆疊絕緣層上之佈線(未顯示)。 該電極墊66電性連接至在該裝置主體阳中所形成之介層 及佈線(未顯示)。該電極墊66連接至該焊墊33。於是,該 電極墊66經由該焊墊33及佈線34電性連接至被連接至該 ❹胃穿電極17的該焊墊32。例如,可以使用銘做為該電極塾 66之材料。例如,可以使用一記憶體半導體裝置做為上述 半導體裝置61。 該絕緣構件62係提供於該絕緣構件16之上表面16A上, 以便該絕緣構件62覆蓋該佈線圖案21及該半導體裝置 61 (不包括該焊墊32之上表面32A的一部分)。該絕緣構件 62具有-用以暴露出該焊塾32之上表面32A的一部分之開 口部68 °例如’可以使用—熱硬化型環氧樹脂做為該絕緣 97140818 20 200926381 構件62之材料。並且’該開口部68之直徑可以是例如4〇_。 因此,因為在該絕緣構件62上提供用以暴露出該焊墊32 之上表面32A的一部分之該開口部68,所以在該基板6〇之 上面配置另一基板(詳而言之,一稍後所述之基板7〇(參考 圖28)),以及在該基板60上所提供之焊墊32可以電性連 接至在該基板上所提供之一焊塾。 可以類似於具體例1所述之基板1〇的方法製造上述依據 ❹具體例2之基板60,以及可產生相似於用以製造依據具體 例1之基板10的方法之效果。 圖28係顯示依據本發明之具體例2的一修改形式之一基 板的剖面圖。在圖28中,相同於依據具體例2之基板6〇 的元件有相同符號。 參考圖28 ’除了提供一絕緣構件7丨以取代在依據具體例 2之基板60上所提供之絕緣構件62之外,亦如同該基板6〇 © 構成依據具體例2之修改形式的基板7Q,以及將在該基板 60上所提供之周邊連接端18排除在元件之外。 該絕緣構件71係提供於該絕緣構件16之上表面16A上, 以便該絕緣構件71覆蓋該佈線圖案21及該半導體裝置 61。例如,可以使用一熱硬化型環氧樹脂做為該絕緣構件 71之材料。 可以類似於具體例1所述之基板1〇的方法製造上述依據 具體例2之修改形式的基板7〇,以及可產生相似於用以製 97140818 21 200926381 造依據具體例1之基板10的方法之效果。 圖29係顯示一基板堆疊體75之剖面圖,其中堆㈣27 及® 28所示之基板。在圖29中,相同於圖27及圖28所示 之基板60及70的元件有相同符號。 參考圖29 ’該基板堆疊體75包括基板6〇及7〇以及一導 電構件76。構成該基板堆疊體75,以便在該基板6〇上配置 該基板70,以及在該基板6〇上所提供之該焊墊犯以該導 ❹電構件76電性連接至在該基板7〇上所提供之該貫穿電極 17的下端。 因此,在該基板60上堆疊該基板7〇,以及可以使該等基 板60及70彼此電性連接。此外,在該基板堆疊體75上所 Φς供之該基板60與該基板70間配置一不具有周邊連接端 18之基板60’以及可以該導電構件76使在不具有該周邊連 接端18之該基板60的上下方向上所配置之該等基板6〇及 ❹ 70彼此電性連接。 (具體例3) 圖30係依據本發明之具體例3的一基板之剖面圖。 參考圖30,依據具體例3之一基板80包括一半導體基板 91、一貫穿電極92、一絕緣構件93、一絕緣膜95、一佈線 圖案96、防焊層97、防擴散膜99及103以及一周邊連接墊 10卜 該半導體基板91係一薄化基板及具有一在内部容納有複 97140818 22 200926381 數個貫穿電極92之貫穿部lu 框形形狀。該貫穿部u卜㈣丨μ貫穿部111之平面圖係 以及同時〉、兩個或更多貫穿電極92, 、疋其巾配置—部分使該 體基板間絕緣之該絕 穿電極92與該+導 92^i^«A 8Π 的間隔。在該貫穿電極 92之直仅為80_之情況中,該貫穿部⑴之寬度可 可以使_做為該半導體基板91。 Ο 2m 半嶋㈣之㈣,該半㈣ 基板91之厚度可以是例如200μιη。 ,電極92係提供於内部形成有該絕緣構件⑽之該貫 部1U上。該貫穿電極92之上端側與該半導體基板91 之表面91Α大約齊平。該貫穿電極92之上端連接至一稍後 所述之料115(該佈_案96之元件中之—)。該貫穿電 極92之下端從該半導體基板91之背面_突出。該貫穿電 極92之下端侧與該絕緣構件93之下侧大約齊平。該貫 穿電極92之下端連接至一周邊連接墊1〇1。 該絕緣構件9 3填滿内部配置有該貫穿電極9 2之該貫穿部 ill及同時係提供成覆蓋該半導體基板91之背面giB。該絕 緣構件93在該貫穿部111中所提供之部分上的上表面93Α 與該半導體基板91之表面91Α大約齊平。此外,談絕緣構 件93之下側93Β與該貫穿電極92之下端侧大約齊平。該絕 緣構件93係一使該半導體基板91、該貫穿電極92及該周 邊連接塾101絕緣之構件。該絕緣構件93在該半導體基板 97140818 23 200926381 91之背面91B上所提供之部分的厚度可以是例如⑽。例 如,可以使用具有熱硬化特性之環氧樹脂、㈣胺樹脂、珍 樹脂等做為該絕緣構件93之材料。 , 該絕緣膜95係提供於該半導體基板91之表面91A上,以 便覆蓋該絕緣構件93之上表面93A的一部分。該絕緣膜卯 具有一開口部113,以暴露出該貫穿電極92之上端側及該 絕緣構件93對應於該稍後所述之焊墊115的形成區域之部 ❹分的上表面93A。該開口部113之直徑可以是例如。 並且,例如,可以使用一以CVD法等所形成之熱氧化臈或氧 化膜做為該絕緣膜95。在使用熱氧化膜或氧化膜做為該絕 緣膜95之情況中,該絕緣膜95之厚度可以是例如1〇卿'。 該佈線圖案96包括焊墊115及116以及佈線117。該^焊 墊115係提供於該絕緣膜95上所形成之開口部ιΐ3上。/該 焊塾115連接至該貫穿電極92之上端。該科出係^ ©佈線117整合成一體。該焊墊115經由該佈線117電性連接 至該焊墊116。 該4塾116係提供於該絕緣膜95上。該焊塾116係與今 佈線117整合成一體。該焊墊116經由該佈線117電性連接 •至該焊塾115。該焊塾116具有一上面形成有-防擴散膜99 之連接面116A。該焊墊116經由在該連接面1164上所形成 之s亥防擴散膜99電性連接至一電子零件81。 該佈線117係提供於該絕緣膜95上。該佈線11?係與該 97140818 24 200926381 等焊墊115及116整合成一體只 风體及一起電性連接該等焊墊115 及 116。 齡,可以使用鈦/銅堆叠骐做為上述佈線圖案96。在使 •用該鈦/銅堆疊膜做為該佈線圖案96之情況中’可以藉由以 例如濺鑛法相繼堆疊-鈦層(例如,厚)及—銅層(例 如0. Ιμιη厚)及步堆疊_以電錢法所形成之鑛銅層(例 如,5. Ομίπ厚)至該銅層上及圖案化該鈦/銅堆疊膜 ,以形成 ❹ 該佈線圖案96。 該防焊層97係提供於該絕緣膜95上,以便覆蓋該佈線圖 案96(不包括該連接面116Α)。該防焊層97具有一開口部 97Α,以暴露該連接面Π6Α。該防焊層97在該佈線117上 所配置之部分的厚度可以是例如1〇μιη。 該防擴散膜99係提供成覆蓋該連接面η6Α。該防擴散膜 99係一連接至該電子零件81 (例如,半導體晶片)之膜。例 ❹如,可以使用鎳/金堆疊膜做為該防擴散膜99,其中在該連 接面116Α上相繼堆疊一鎳層(例如,3. 〇μιη厚)及一金層(例 如,0. 05μιη 厚)。 該周邊連接墊101係配置成從該貫穿電極92之下端延伸 至該絕緣構件93之下側93Β。該周邊連接墊1〇1連接至該 貫穿電極92。該周邊連接墊1〇1經由該貫穿電極92電性連 接至該佈線圖案96。該周邊連接墊1〇1係一經由該防擴散 膜103及一周邊連接端84電性連接至在一安裝基板82(例 97140818 25 200926381 如主機板等等)上所提供之焊墊83的焊墊。 該防擴散膜103係提供成覆蓋該周邊連接塾1〇1之侧面及 下側。_擴散膜103係一連接該周邊連接端84(例如,焊 球)之膜。 圖31至47侧讀造依據本發明之具體例 3的基板之程 序的視圖。在圖31至47中,相同於依據具體例3之基板 80的元件有相同符號。 ❹參考® 31至47,描述用以製造依據具體例3之基板8〇 的方法。首先,在圖31所示之程序中,在一具有要形成該 基板80之複數個基板形成區域G的半導體基板121之表面 121A上形成該絕緣膜95。例如,可以使用矽晶圓做為該半 導體基板12卜在使用矽晶圓做為該半導體基板121之情況 中,該半導體基板121之厚度可以是例如725μιη。該半導體 基板121係一藉由在稍後所述之圖犯所示之程序中經歷薄 ©化及之後在1| 47所示之程序中沿著切割位置η切割而成為 複數個半導體基板91(參考圓3〇)之基板。例如,可以使用 以CVD法所形成之氧化膜及以熱氧化法所形成之熱氧化膜 • 做為該絕緣膜95。在使用該氧化膜或該熱氧化膜做為該絕 • 緣膜95之情況中,該絕緣膜95之厚度可以是例如1·0μιη。 接下來,在圖32所示之程序中,使圖31所示之半導體基 板121變薄。詳而言之,藉由從圖31所示之半導體基板ι21 的背面121Β側研磨及/或拋光該半導體基板121,以使該半 97140818 26 200926381 導體基板121變薄。在變薄後,該半導體基板121之厚度可 以是例如200μιη。 然後’在圖33所示之程序中’在該絕緣膜95中形成一用 以暴露出該半導體基板121之表面121Α的開口部113。詳 而言之,藉由例如形成一具有一用以暴露出該絕緣膜95對 應於該開口部113之形成區域的部分之開口部的光阻膜(未 顯示)於該絕緣膜95上,之後使用該光阻膜做為罩幕來蝕刻 該絕緣膜95,直到暴露出該半導體基板121之表面ΐ2ιΑ為 止,以形成該開口部113。此外,在形成該開口部113後, 移除該光阻膜。 接下來,在圖34所示之程序中,在該絕緣祺95上形成一 做為該佈線圖案96之基材的金屬膜123,以便它覆蓋該絕 緣膜95對應於該開口部113之侧面的部分之侧面及該半導 體基板121從該開口告ρ113所暴露之部分的表面⑵ 膜形成步驟)。 例如’可以使用鈦/銅堆叠膜做為該金屬膜123。在此情 況中,藉由以例如麟法相繼堆疊一鈦層(例如,〇如厚月) 及一銅層(例如,G如厚),以便它覆蓋圖33所示之结構 =層之後藉由使該銅層成為饋電層之電解電鍍法以沉 膜=銅層上成長—鐘細(例如,5 _厚),以成該金屬 接下來’在圖35所示之程序中,在該半導體基板i2i之 97140818 27 200926381 :Ί21Β上形成一具有一開口部124a之光阻膜似。此 ^開# 124A係形成用以暴露出該半導體基板121對 應於該貫穿電極92之形成位置的部分之背面121B。該光阻 膜124之厚度可以大約等於該半導體基板91之背面_上 所提供之該絕緣構件93(參考圖3())的厚度。詳而言之,在 該絕緣構件93之厚度為1()μιη之情況中,該光阻膜⑼之 厚度可以是例如1 Ομιη。 ❹
然後,在圖36所示之程序中,因為以使該光阻膜124成 為罩幕之”向性_來侧該半導體基板121,所以形成 一通孔126 ’以暴露出該金屬膜123成為該焊墊115之基材 的部分(該金屬膜123在該開口部113中所提供之部分)(通 孔形成步驟)。該通孔126之直徑可以大約等於該貫穿電極 92之直徑。在該貫穿電極92之直徑為8〇_之情況中,該 通孔126之直控可以是例如8〇μΐρ。 接下來,在圖37所示之程序中,藉由使該金屬膜123成 為饋電狀電解電繼在該金屬m 123之下側上以沉殿成 長一用以填滿該開口部124A及該通孔126之電鍍膜(例如, 鍍銅膜),其中形成連接至該金屬膜123成為該焊墊115之 基材的部分之該貫穿電極92(貫穿電極形成步驟)。 因此’藉由在圖案化該金屬膜123前,形成該貫穿電極 92 ’變成可在複數個基板形成區域g中形成該貫穿電極92 使用該金屬膜123做為該饋電層’其中可在複數個其板 97140818 28 200926381 形成區域G中所提供之複數個通孔126中同時形成貫穿電極 92 ° 並且’因為在該金屬膜123對應於該焊墊115之基材的部 • 分與該貫穿電極92之上端間沒有插入絕緣材料,所以變成 可防止該貫穿電極92與該焊墊115間之電阻值的增加。因 此,可改善該基板8〇之產量。 該貫穿電極92之直徑是例如80μιη。並且,該貫穿電極 ❹92從該半導體基板121之f面mB的突出量可以是例如 ΙΟμιη 〇 然後,在圖38所示之程序中,移除圖37所示之不需要的 光阻膜124。在圖39所示之程序中,在該半導體基板121 之背面121Β上形成—光阻膜127,該光阻膜127具有—開 口部127Α ’以暴露出該半導體基板121對應於至少兩個或 更多貝穿電極92之形成區域的部分之背面丨2ιβ。 ❹ 接下來,在圖40所示之程序中,藉由使用該光阻膜127 做為罩幕來餘刻該半導體基板121,暴露出該金屬膜⑵做 為》亥烊墊115之基材的部分之一部分及該絕緣膜之一部 分,同時形成一用以暴露出至少兩個或更多貫穿電極92之 侧面的貫穿部111(貫穿部形成步驟)。 因此,相較於形成該貫穿部以只暴露出單一貫穿電極92 之侧面的情況’藉由形成該貫穿部lu,以便暴露出至少兩 個或更夕貝穿電極92之側面,變成可以一絕緣材料(該絕緣 97140818 29 200926381 構件93之基材)輕易填滿該貫穿部111。因此,可以一 材料(該絕緣構件93之基材)準棉填滿該貫穿部111邑緣 該貫穿電極之直徑為80μιη之情況t,該貫穿部⑴在 F可以是例如120_。 <寬度 此外’在圖39所示之程序中,可以形成一具有複 應於單—貫穿電極92之形成區域的開π部之光阻固對 不)。並且,在圖4〇戶斤示之程序中,使用該光阻膜做為来顯 ❹可以提供複數個用以暴露出單-貫穿電極92之側面的#穿 然後,在圖41所示之程序中,移除圖4〇所示之光陡 127。接下來,在圖42所示之程序中,例如,以印刷法賤 該貫穿部1U,同時在暴露出該貫穿電極92之下端的狀= (詳而έ之,該貫穿電極92之下端侧與該絕緣構件扣<1、 側93Β大約齊平)中,將一絕緣材料(該絕緣構件93之基卞 ❹配置成覆蓋該半導體基板121之背面121Β。之後,^ ) 化該絕緣材料,以形成該絕緣構件93(絕緣材料形成步驟^ 因此,藉由形成使該貫穿電極92與該半導體基板丨21衾 緣之該絕緣構件93,不會有使該貫穿電極92與該半導體= 板121間所配置之該絕緣構件93的厚度變薄之情況,其= 可充分確保該貫穿電極92與該半導體基板121間之絕緣 性。 、特 例如,可以使用熱硬化環氧樹脂、聚醯胺樹脂、矽樹脂等 97140818 30 200926381 絕緣材料(該絕緣構件93之基材)。在使用該熱硬化 中衣氧樹月日做為該絕緣材料(該絕緣構件⑽之基材)之情況 例如,可以加熱硬化該絕緣材料,以便溫度 150°C。 ^ « 接下來,在圖43所示之程序中,藉由圖案化圖42所示之 金屬膜123 ’形成包括焊塾115及116以及佈線117之該佈 線圖案96 (焊墊形成步驟)。詳而言之,例如,形成一光阻 ❹膜(未顯不),以便只覆蓋該金屬膜123對應於該佈線圖案 之形成區域的部分。之後,以使用該光阻膜做為罩幕之 蝕刻(例如,乾式蝕刻)移除該金屬膜123之不需要部分,其 中形成該佈線圖案96。在形成該佈線圖案96後,移除該光 阻膜。 然後,在圖44所示之程序中,以眾所皆知之方法在圏43 所不之結構上形成具有一用以暴露出該焊墊116之連接面 ❹116八的開口部97A之防焊層97。在該佈線117上所形成之 該防烊層97的厚度可以是例如 ΙΟμπι 〇 接下來,在圖45所示之程序中,在該貫穿電極92之下端 • 上及在該絕緣構件93之下側93Β上形成該周邊連接塾 ι〇1。詳而言之,可以例如半主動法(sem卜active meth()(0 形成該周邊連接墊101。例如,可以使用鋼做為該周邊連接 塾101之材料。該周邊連接墊1〇1之厚度可以是例如5μιη。 然後’在圖46所示之程序中,以例如非電解電鑛法同時 97140818 31 200926381 /成用X覆蓋該焊墊116之連接面丨16A的該防擴散膜99 及用以覆蓋該周邊連接塾101之該防擴散臈103。因此,在 料導體基板121對應於該基板形成區域G之部分上形成一 .等同該基板8〇之結構。例如,可以使用鎳/金堆疊膜做為該 等防擴散膜99及1G3,其中相繼堆疊-軸(例如,3 〇μιη 厚)及一金膜(例如,0. 05μπι厚)。
Ik後在圖47所示之程序中,藉由沿著切割位置η切割 〇 圖46所示之結構’以個別化複數個基板80。 以用以製造依據本具體例之基板的方法,在該半導體基板 121上形成做為該焊墊115之基材的該金屬膜123。之後, 在面對該金屬膜123之對應於該焊墊115之形成區域的部分 之半導體基板121巾職該通孔126。接下來,在該通孔126 中形成該貫穿電極92。然後,在該夺導體基板121中形成 用以暴露出該貫穿電極92之侧面的該貫穿部U1。之後, ❹形成用以至少填滿該貫穿部111之該絕緣構件93。以後, 藉由圖案化該金屬膜123,形成該焊墊115,其中該絕緣材 料未插入該焊塾115與該貫穿電極92間(亦即,該貫穿電極 92與該焊墊115間之電阻值沒有增加),同時可充分確保在 該貫穿電極92之侧面與該半導體基板121間所配置之該絕 緣材料的厚度(亦即’可確保充分絕緣特性)。因此,可改善 該基板80之產量。 如以上所述’詳細描述本發明之較佳具體例。然而,本發 97140818 32 200926381 明並非侷限於這樣的特定具體例。在所附申請專利範圍所述 之本發明的範圍内,本發明可以經歷各種修改及變更。 本發明可應用於一種用以製造基板之方法,該基板包括一 在一半導體基板之一侧面上所形成且同時與該半導體基板 ' 絕緣之焊墊及一在該半導體基板之面對該焊墊的部分中所 形成且同時與該半導體基板絕緣之貫穿電極,該貫穿電極之 一端部連接至該焊墊。 © 【圖式簡單說明】 圖1係顯示一習知技藝基板之剖面圖; 圖2係顯示製造該習知技藝基板之程序的視圖(第一部 分); 圖3係顯示製造該習知技藝基板之程序的視圖(第二部 分); 圖4係顯示製造該習知技藝基板之程序的視圖(第三部 Ο 分); 圖5係顯示製造該習知技藝基板之程序的視圖(第四部 分); 圖6係顯示製造該習知技藝基板之程序的視圖(第五部 分); 圖7係顯示製造該習知技藝基板之程序的視圖(第六部 分); 圖8係顯示製造該習知技藝基板之程序的視圖(第七部 97140818 33 200926381 分); 圖9係顯示依據本發明之具體例1的一基板之剖面圖; 圖10係顯示製造依據本發明之具體例1的基板之程序的 視圖(第一部分); 圖11係顯示製造依據本發明之具體例1的基板之程序的 視圖(第二部分); 圖12係顯示製造依據本發明之具體例1的基板之程序的 ❹ 視圖(第三部分); 圖13係顯示製造依據本發明之具體例1的基板之程序的 視圖(第四部分); 圖14係顯示製造依據本發明之具體例1的基板之程序的 視圖(第五部分); 圖15係顯示製造依據本發明之具體例1的基板之程序的 視圖(第六部分), ❹ 圖16係顯示製造依據本發明之具體例1的基板之程序的 視圖(第七部分); 圖17係顯示製造依據本發明之具體例1的基板之程序的 視圖(第八部分); 圖18係顯示製造依據本發明之具體例1的基板之程序的 視圖(第九部分); 圖19係顯示製造依據本發明之具體例1的基板之程序的 視圖(第十部分); 97140818 34 200926381 圖20係顯示製造依據本發明之具體例1的基板之程序的 視圖(第十一部分); 圖21係顯示製造依據本發明之具體例1的基板之程序的 視圖(第十二部分); • 圖22係顯示製造依據本發明之具體例1的基板之程序的 視圖(第十三部分); 圖23係顯示製造依據本發明之具體例1的基板之程序的 φ 視圖(第十四部分); 圖24係顯示製造依據本發明之具體例1的基板之程序的 視圖(第十五部分); 圖25係顯示製造依據本發明之具體例1的基板之程序的 視圖(第十六部分), 圖26係顯示圖18所示之結構的平面圖; 圖27係顯示依據本發明之具體例2的一基板之剖面圖; ❹ 圖28係顯示依據本發明之具體例2的一修改形式之一基 板的剖面圖; 圖29係顯示一基板堆疊體之剖面圖,其中堆疊圖27及圖 28所示之基板; 圖30係顯示依據本發明之具體例3的一基板之剖面圖; 圖31係顯示製造依據本發明之具體例3的基板之程序的 視圖(第一部分); 圖32係顯示製造依據本發明之具體例3的基板之程序的 97140818 35 200926381 視圖(第二部分); 圖33係顯示製造依據本發明之具體例3的基板之程序的 視圖(第三部分); 圖34係顯示製造依據本發明之具體例3的基板之程序的 ' 視圖(第四部分); 圖35係顯示製造依據本發明之具體例3的基板之程序的 視圖(第五部分); 0 圖36係顯示製造依據本發明之具體例3的基板之程序的 視圖(第六部分); 圖37係顯示製造依據本發明之具體例3的基板之程序的 視圖(第七部分); 圖38係顯示製造依據本發明之具體例3的基板之程序的 視圖(第八部分); 圖39係顯示製造依據本發明之具體例3的基板之程序的 ❹ 視圖(第九部分); 圖40係顯示製造依據本發明之具體例3的基板之程序的 視圖(第十部分); 圖41係顯示製造依據本發明之具體例3的基板之程序的 視圖(第十一部分); 圖42係顯示製造依據本發明之具體例3的基板之程序的 視圖(第十二部分); 圖43係顯示製造依據本發明之具體例3的基板之程序的 97140818 36 200926381 視圖(第十三部分); 圖44係顯示製造依據本發明之具體例3的基板之程序的 視圖(第十四部分); 圖45係顯示製造依據本發明之具體例3的基板之程序的 視圖(第十五部分); 圖46係顯示製造依據本發明之具體例3的基板之程序的 視圖(第十六部分);以及 圖47係顯示製造依據本發明之具體例3的基板之程序的 視圖(第十七部分)。 【主要元件符號說明】 10 基板 12 安裝基板 13 焊墊 15 半導體裝置 16 絕緣構件 16A 上表面 16B 下侧 17 貫穿電極 18 周邊連接端 19 半透明構件 21 佈線圖案 22 絕緣構件 97140818 37 200926381
25 半導體基板 25A 表面 25B 背面 25C 側面 27 裝置主體 27A 受光部 28 電極墊 31 通孔 32 焊墊 32A 上表面 33 焊墊 34 佈線 36 開口部 41 半導體基板 41A 表面 41B 背面 41C 侧面 43 金屬膜 45 光阻膜 45A 開口部 47 光阻膜 47A 開口部 97140818 38 200926381 49 貫穿部 60 基板 61 半導體裝置 62 絕緣構件 * 65 裝置主體 66 電極墊 68 開口部 〇 70 基板 71 絕緣構件 75 基板堆疊體 76 導電構件 80 基板 81 電子零件 82 安裝基板 〇 83 焊墊 84 周邊連接端 91 半導體基板 91Α 表面 91Β 背面 92 貫穿電極 93 絕緣構件 93Α 上表面 97140818 39 200926381
❹ 93B 下侧 95 絕緣膜 96 佈線圖案 97 防焊層 97A 開口部 99 防擴散膜 101 周邊連接墊 103 防擴散膜 111 貫穿部 113 開口部 115 焊墊 116 焊墊 116A 連接面 117 佈線 121 半導體基板 121A 表面 121B 背面 123 金屬膜 124 光阻膜 124A 開口部 126 通孔 127 光阻膜 97140818 200926381
127A 200 201
' 201A
' 201B
202 202A 〇 203 204
205 207 A Β
C
❹ E
F
G
H 開口部 基板 半導體基板 表面 背面 氧化膜 開口部 氧化膜 貫穿電極 焊墊 通孔 空隙 基板形成區域 切割位置 突出量 寬度 基板形成區域 切割位置 97140818

Claims (1)

  1. 200926381 七、申請專利範圍: 1· 一種基板之製造方法,該基板包括—半導體基板、一在 =導體基板之i面上所提供且與該半導縣板絕緣之 知及-配置成穿過該半導體基板面對該焊墊之部分的貫 穿電極’該貫穿電極之—端料連接至該焊墊且與該半導體 基板絕緣, 該方法包括下列步驟: ❹形成-金屬膜於該半導體基板上,該金屬膜辆焊塾 材; 形成-通孔於财導縣板巾賴該金相對應於該焊 塾形成區域部分之一部分上; 形成一貫穿電極於該通孔中; ^/成貫穿部於該半導體基板中,由該貫穿部暴露出該貫 穿電極之側面; © 形成一絕緣材料,以便至少填滿該貫穿部;以及 在形成該絕緣材料之步驟後,藉由圖案化該金屬膜,形成 該焊墊。 2·如申請專利範圍第1項之基板之製造方法,其中, 在該貫穿電極形成步驟中,以電解電鍍法形成該貫穿電 極,該電解電鍍法係使用該金屬膜做為饋電層。 3·如申請專利範圍第1項之基板之製造方法,其中, 提供複數個該貫穿電極,以及 97140818 42 200926381 在該貫穿部形成步驟中,形成該貫穿部,以便暴露出至少 兩個或更多貫穿電極之側面。 4. 如申請專利範圍第1項之基板之製造方法,其中, 在該絕緣材料形成步驟中,填滿該貫穿部,以及形成該絕 ' 緣材料,以便覆蓋該半導體基板之相對於該側面的另一側面 上。 5. 如申請專利範圍第1項之基板之製造方法,其中, ϋ 在該絕緣材料形成步驟中,以印刷法形成該絕緣材料。 6. 如申請專利範圍第1項之基板之製造方法,其中, 在該貫穿電極形成步驟中,形成該貫穿電極,以便該貫穿 電極之一在未連接至該焊墊之侧上的端部從該半導體基板 之該另一侧面突出。 7. 如申請專利範圍第1項之基板之製造方法,進一步包括 下列步驟: ❹ 在該金屬膜形成步驟前,形成一在該半導體基板之一侧面 上電性連接至該焊墊的半導體裝置。 97140818 43
TW097140818A 2007-10-25 2008-10-24 Method for producing substrate TW200926381A (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2007277438A JP5237607B2 (ja) 2007-10-25 2007-10-25 基板の製造方法

Publications (1)

Publication Number Publication Date
TW200926381A true TW200926381A (en) 2009-06-16

Family

ID=40262148

Family Applications (1)

Application Number Title Priority Date Filing Date
TW097140818A TW200926381A (en) 2007-10-25 2008-10-24 Method for producing substrate

Country Status (4)

Country Link
US (1) US7867894B2 (zh)
EP (1) EP2053651B1 (zh)
JP (1) JP5237607B2 (zh)
TW (1) TW200926381A (zh)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GR20080100491A (el) * 2008-07-23 2010-02-24 Διονυσιος Χαραλαμπους Χοϊδας Συσκευη κινητης τηλεφωνιας με ενσωματωμενη διαταξη επαληθευσης των ενδειξεων του ταξιμετρου ενος μισθωμενου οχηματος
JP5578808B2 (ja) * 2009-05-15 2014-08-27 新光電気工業株式会社 半導体パッケージ
JP5644242B2 (ja) 2009-09-09 2014-12-24 大日本印刷株式会社 貫通電極基板及びその製造方法
JP2011187771A (ja) * 2010-03-10 2011-09-22 Omron Corp 電極部の構造
EP2482310B1 (en) * 2011-01-27 2020-09-23 Sensirion AG Through vias in a sensor chip
JP5821284B2 (ja) * 2011-05-30 2015-11-24 セイコーエプソン株式会社 配線基板、赤外線センサー及び貫通電極形成方法
JP6031746B2 (ja) * 2011-11-01 2016-11-24 セイコーエプソン株式会社 半導体装置の製造方法、半導体装置及び電子機器
US9653401B2 (en) * 2012-04-11 2017-05-16 Nanya Technology Corporation Method for forming buried conductive line and structure of buried conductive line
EP2871152B1 (en) 2013-11-06 2017-05-24 Sensirion AG Sensor device
EP3001186B1 (en) 2014-09-26 2018-06-06 Sensirion AG Sensor chip
EP3032227B1 (en) 2014-12-08 2020-10-21 Sensirion AG Flow sensor package
JP2016029731A (ja) * 2015-10-02 2016-03-03 セイコーエプソン株式会社 回路基板及びセンサー

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3648585B2 (ja) * 1997-05-27 2005-05-18 カシオ計算機株式会社 半導体装置及びその製造方法
US6943056B2 (en) * 2002-04-16 2005-09-13 Renesas Technology Corp. Semiconductor device manufacturing method and electronic equipment using same
JP2004095849A (ja) 2002-08-30 2004-03-25 Fujikura Ltd 貫通電極付き半導体基板の製造方法、貫通電極付き半導体デバイスの製造方法
US6790775B2 (en) * 2002-10-31 2004-09-14 Hewlett-Packard Development Company, L.P. Method of forming a through-substrate interconnect
JP2005026582A (ja) * 2003-07-04 2005-01-27 Olympus Corp 半導体装置及びその半導体装置の製造方法
JP4524156B2 (ja) * 2004-08-30 2010-08-11 新光電気工業株式会社 半導体装置及びその製造方法
JP4528100B2 (ja) * 2004-11-25 2010-08-18 新光電気工業株式会社 半導体装置及びその製造方法
US7307348B2 (en) * 2005-12-07 2007-12-11 Micron Technology, Inc. Semiconductor components having through wire interconnects (TWI)
KR100753528B1 (ko) * 2006-01-04 2007-08-30 삼성전자주식회사 웨이퍼 레벨 패키지 및 이의 제조 방법
US7659612B2 (en) * 2006-04-24 2010-02-09 Micron Technology, Inc. Semiconductor components having encapsulated through wire interconnects (TWI)
US8034702B2 (en) * 2007-08-16 2011-10-11 Micron Technology, Inc. Methods of forming through substrate interconnects

Also Published As

Publication number Publication date
EP2053651A3 (en) 2011-11-16
JP2009105311A (ja) 2009-05-14
JP5237607B2 (ja) 2013-07-17
EP2053651B1 (en) 2013-03-06
US20090117738A1 (en) 2009-05-07
EP2053651A2 (en) 2009-04-29
US7867894B2 (en) 2011-01-11

Similar Documents

Publication Publication Date Title
TW200926381A (en) Method for producing substrate
JP4551321B2 (ja) 電子部品実装構造及びその製造方法
TWI358973B (zh)
TWI331797B (en) Surface structure of a packaging substrate and a fabricating method thereof
TWI223419B (en) Semiconductor device and method of manufacturing the same
JP5193503B2 (ja) 貫通電極付き基板及びその製造方法
TW201108905A (en) Wiring substrate and method of manufacturing the same
TWI248141B (en) Semiconductor device and manufacturing method therefor
TW201108894A (en) Method of manufacturing wiring substrate
TW201023322A (en) Wiring substrate and the method of manufacturing the same
TW201018347A (en) Wiring board capable of having built-in functional element and method for manufacturing the same
TW200950006A (en) Circuit board process
TW200405486A (en) Method for producing wiring substrate
JP2004186187A (ja) 半導体装置およびその製造方法
JP2016152260A (ja) 電子装置
JP3760731B2 (ja) バンプ付き配線回路基板及びその製造方法
TWI294760B (zh)
TWI295499B (en) Chip structure and fabricating process thereof
CN108666285A (zh) 半导体装置及其制造方法
TW201025529A (en) Substrate structure and manufacturing method thereof
TW201138043A (en) Circuit board structure, packaging structure and method for making the same
TW200917365A (en) Method of manufacturing semiconductor device
TW200810066A (en) Wiring substrate and manufacturing method thereof, and semiconductor device
TW200920216A (en) Wiring board
TW200847363A (en) Structure of pachaging substrate and package structure thereof having chip embedded therein