TW200838136A - Pulse extension circuits for extending pulse signals - Google Patents

Pulse extension circuits for extending pulse signals Download PDF

Info

Publication number
TW200838136A
TW200838136A TW096108648A TW96108648A TW200838136A TW 200838136 A TW200838136 A TW 200838136A TW 096108648 A TW096108648 A TW 096108648A TW 96108648 A TW96108648 A TW 96108648A TW 200838136 A TW200838136 A TW 200838136A
Authority
TW
Taiwan
Prior art keywords
signal
pulse
unit
reset
output
Prior art date
Application number
TW096108648A
Other languages
English (en)
Other versions
TWI333332B (en
Inventor
Chia-Hsin Tung
Liang-Kuei Hsu
Original Assignee
Novatek Microelectronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Novatek Microelectronics Corp filed Critical Novatek Microelectronics Corp
Priority to TW096108648A priority Critical patent/TWI333332B/zh
Priority to US11/740,872 priority patent/US7420398B1/en
Publication of TW200838136A publication Critical patent/TW200838136A/zh
Application granted granted Critical
Publication of TWI333332B publication Critical patent/TWI333332B/zh

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/01Shaping pulses
    • H03K5/04Shaping pulses by increasing duration; by decreasing duration
    • H03K5/05Shaping pulses by increasing duration; by decreasing duration by the use of clock signals or other time reference signals

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Manipulation Of Pulses (AREA)

Description

200838136 九、發明說明: 【發明所屬之技術領域】 本發明係指-種用來延長—脈波訊號之脈波延長電路,尤指— 種藉由-啟動峨及—結束訊號,控觀長脈波訊號之脈波延長 電路。 【先前技術】 習知脈波延長電路是一種用來延長脈波訊號的電路,其係利用 串接的正反器〈Flip_F丨。p〉電路來延長輸人的脈波訊號。然而,若 ,入的脈,訊號過短時,例如比觸發正反器的時脈訊號之週期短 日守’正反0無法根據時脈訊號取制此過短的脈波訊號,也因此 無法產生所需的延長脈波訊號。 、請參考第為習知脈波延長電路1〇之示意圖。脈 波延長電路10包含D型正反器D1〜Dn及-或閘11〇。每_ D型 正反器^含-時脈輸入端CK、一資料輸入端D、一輸出端q以及 重置端rb〇d型正反器D1〜Dn係以串接方式相連接,亦即每 一 D型正反器之資料輸人端D祕至前—D型正反器之輸出端 Q。其中’ D型正反料輸人端D用來接收—脈波訊號 一 E而D型正反裔Dn之輸出端Q則直接|禺接至或閘u〇。 此外’每一 D型正反器之時脈輸入端CK用來接收-時脈訊號 CLK ’當時脈輸入端CK所接收之時脈訊號clk為負緣 (DescendingEdge)時,取樣資料輸入端D的訊號,並將取樣結 5 200838136 會晋而Q輸出。重置端M用來接收一重置訊號rs,以根據 人右nS的邏輯位準,重置對應的D型正反器。或閘110包 來接Z E及D型正反器D1〜Dn之輸出端Q,用 i正反器Dl〜Dn之輸出訊號及脈波訊號IN PULSE, 而輸出端op_來輸出或閘m的或運算結果。— 因此,當脈波訊號ιν—_ε輸入至脈波延長電路ι〇時,每 糊输爾GI^貞轉,娜㈣輸入端 的喊,並由輸出端Q輸出取樣結果至或間ιι〇。請參考第2 圖’弟2 _脈波延長電路1G之訊糾序示賴。在第2圖中, 應至D型正反器—輸出糊^ ,-延長脈波訊號EXTJ)ulse對應於_以輸出 =所輸_號,_ TG、Tl.,._w祕日械訊號咖 之負緣。脈波訊賴-PULSE於時㈣與T1間輸人至D型正反 mT^D,此時,D型正反㈣尚未被時脈訊號财 之負緣觸發’使得峨TD1維持起始位準,即低位準。接著,於 ,D型正反⑽被時脈訊號似之負緣觸發,取樣資料 輸入知D的職’使得峨TD1由低辦料高訊 _E於時點丁2與-間結束,因此,於時點T3時,= 反請之浦輸人端D的取樣結果為低辦,則訊號了 位準轉為低鱗。換句話說,在時點T1至τ3間,d型正1 所輸出之訊號TD1為高位準。以此類推,d型正反器防鳴分 200838136 縣樣前- D。型正反器所輸出之訊號。因此,由第2圖可知,每 -二反⑽輸出之訊號較前一 D型正反器所輸出之訊號延遲 一=週,_»波峨及訊號Tm :讀行或,即只魏細^ρ_及職價〜伽 中有-喊為局位準’則或閘110所輸出之延長脈波訊號 EXT—PULSE亦為高鱗。耻,延她核號财p觀所延 長的訊號長度約為n個時脈訊號CLK之週期。也就是說,脈波延 長電路10所欲延長的訊號長度可由D型正反器的個數來決定。 然而,當脈波訊號過短時,例如一脈波訊號其開始與結束係介 和圖之_ TO與T1間時,❹型正反細無法取樣到時 脈如虎,導致習知脈波延長電路1G失去制。由上可知,習知技 術係直接延長輸人之脈波訊號,但雜人之脈波訊號過短時,可 能會無法產生所需的延長訊號。 【發明内容】 種用來延長脈波訊號之 因此’本發明之主要目的即在於提供一 脈波延長電路。 本發明揭露-種絲延長-脈波訊號之脈波延長電路,包含有 一輸=單it ’用來接收該脈波訊號;—邊緣偵測單元,轉接於該 ,入單7L,絲根據該脈波訊號’產生—啟動訊號卜脈波起始 早70,雛於該邊緣侧單元,用來輸出—控制訊號,並根據該 啟動訊號及-第-重置訊號’調整該控制訊號之位準脈波長 200838136 . 度控制單元,耦接於該脈波起始單元,用來根據該控制訊號、該 第一重置訊號及一第二重置訊號,輸出一結束訊號;一重置單元, 耦接於該邊緣偵測單元、該脈波起始單元及該脈波長度控制單 疋,用來根據該啟動訊號、該結束訊號及一清除啟動訊號,輸出 該第一重置訊號及該第二重置訊號,用以重置該脈波起始單元及 该脈波長度控制單元;以及一輸出單元,耦接於該輸入單元及該 脈波起始單元,用來根據該脈波訊號及該控制訊號,延長該脈波 訊號之訊號週期。 【實施方式】 請參考第3圖,第3圖為本發明脈波延長電路3〇之功能方塊 圖。脈波延長電路30包含一輸入單元、一邊_測單元32〇、 一脈波起始單元330、一脈波長度控制單元34〇、一重置單元35〇 以及-輸出單元360。輸入單元310包含-濾波單元37〇,用來接 收-脈波峨IMPULSE,錢⑽波峨既亂犯之雜訊, i以產生一脈波訊號F—PULSE。邊緣偵測單元32〇搞接於輸入單元 31〇用來根據脈波訊號F_PULSE,產生—啟動訊號str。脈波 起始早7L 330搞接於邊緣偵測單元32〇 ’用來輸出一控制訊號 CTRL ’並根據啟動訊號STR及重置單元35〇所輸出之一第一重 置訊號RSTJ ’切換控制訊號CTRL之位準。脈波長度控制單元 输於脈波起始單元33〇,用來根據控偷號ctrl及重 所輸出之第-重置訊號RSTj及—第二重置訊號财2 , ,輸出一結束訊號STP,以控制所需延長的訊號長度。重置單元35〇 8 200838136 減於脈波起始單元330及脈波長度控制單元,用來根據啟動 5K^STR、結束訊號STP及一清除啟動訊號RST,輸出第一重置 σ孔號RST_1及第一重置5孔號rst_2 ’以重置脈波起始單元330及 脈波長度控鮮元3价輸岭元360 _於輸人單元训及脈波 起始單元330,用來根據脈波訊號F_pULSE及控制訊號ctrl, 延長脈波訊號INJPULSE。 在脈波延長電路30中,輸入單元310接收到脈波訊號 IN—PULSE後,濾、波單元37〇濾除脈波訊號取―pULSE之雜訊。 邊緣偵測單元320根據濾波後之脈波訊號1?—pULSE,產生啟動訊 號STR。接著,脈波起始單元33〇根據啟動訊號str,將所產生 之控制訊號CTRL驗轉換至高雜轉。藏長度控制單元 34〇根據高邏輯位準之控制訊號CTRL及時脈訊號CLK,輸出結 束訊號stp。脈波起始單元33〇可根據重置單元35〇所輸出之第 -重置訊餘STJ,將控制訊號CTRL之位準轉換至低邏輯位準。 最後,根據脈波訊號F—PULSE及控制訊號CTRL,輸出單元360 輸出一延長脈波訊號ext_pulse。 因此,脈波延長電路30係根據脈波訊號IN一PULSE產生啟動 訊號STR ’用以起始延長脈波訊號Εχτ—肌浞,及根據所需延長 的訊號長度’產生結束訊號STP,用以結束延長脈波訊號 EXT—PULSE。如此—來,本發明可避免習知技術因輸入之脈波訊 號太短,導致電路失效的情形發生。關於脈波延長電路3〇之實現, 請見以下說明 9 200838136 首先,請參考第4圖,第4圖為第3圖中輸入單元_之較佳 實施例示意圖。在輸入單元31〇中,濾波單元37〇為一延遲電路, 其包含有-輸入端372、-延遲器374、一及閘376及一輸出端 378。輸入端372用來接收脈波訊號舰犯。延遲器374耗接 於輸入端372 ’用來延遲脈波訊號取_舰犯。及間376触於輸 入端372與延遲器374 ’用來輸出根據脈波訊號取puLSE及延 遲_輸出之結果’產生-及運算結果。輸出端謂輕接於及 ,76與邊緣偵測單元汹之間,用來將及閘π所產生之及運 算結果輸出至邊緣侧單元32G。,錢波單元,中,脈波 訊號INJ>_經由延遲器374延遲—預設時間後,與原始脈波 減IMPULSE -起傳送至及w m執行及運算,最後將及運算 、:果卩脈波喊F—PULSE ’輸出至邊緣偵測單元no及輸出單 ^36(^如本領域具通常知識者所熟知,當所有輸入皆為高位準 才及運算、、、。果即為雜準。因此’ ^輸人單元3⑴所接收之訊 ί為雜訊’由於雜訊與其延遲訊號的及運算結果為0,因此,輸入 ::斤輸出之。臟可遽除雜訊之影響,避免影響後續之操作。 當然,濾、波單元370亦可利用任何具相同功 阻電容〈RC〉電路等。 电 ^ /考第5圖,第5圖為第3圖中邊緣偵測單元32〇之較佳 =列:圖。。邊緣偵測單元32〇包含有一輸入端奶、一延遲器 垃祕反相為323、一及閘324及一輪出端325。輸入端321 ^ 單元310 ’用來接收輸入單元3Π)所輸出之脈波訊號 200838136 F—PULSE。延遲器322耦接於輸入端321,用來將脈波訊號 F—PULSE延遲一預設時間。反相器323耦接於延遲器322,用來 對延遲裔322所輸出之訊號進行反相運算。及閘324耦接於輸入 端321與反相器323,用來對脈波訊號Fj>ulse與反相器323之 輸出結果執行及運算,以產生—及運算結果,即啟動訊號STR。 輸出端325耦接於及閘324與脈波長度起始單元33〇,用來將及閘 324所輸出之及運算結果輸出至脈波起始單元33〇。 請參考第6目,第6圖為第3圖中脈波起始單元33〇之較佳實 施例示意圖。脈波起始單元33〇為一栓鎖器u 332、一致能雜、-論臟_蝴338。^^2 爐於-高位準訊號lb。致能端334 _於邊緣制單元32〇, 用來接收邊緣_單元32〇所產生之啟動訊號STR。輸出端说 用來根據啟動訊號STR及一結束訊號STp,輸出一控制訊號 CTRL。重置端338為一反相輸入端,用來根據第一重置訊號 RST—卜重置栓鎖器u。因此,在脈波起始單元33()中,當检鎖 器L1之致能端334接收到高位準之啟動訊號str日夺,检鎖器u 取樣輸入端332之高位準訊號lb,使得控制訊號ctrl之辦轉 換成高位準,並由輸_ 336輸出取樣結果至脈波長度控制單元 340及輸出單元360。另-方面’當重置端现所接收之第一重置 訊號RST—〗為高位料,栓· L1會被重置,使得控制訊號咖 之位準由高邏輯辦轉換純邏触準。也就是說,脈波起始單 元33〇可根據邊緣偵測單元32〇輸出之啟_虎細皮長户 200838136 •控制單幻40輸出之結束訊!虎STP,產生相關於所需·脈波訊 號之長度的控制訊號CTRL。 口月參考第7圖’第7圖為第3圖中脈波長度控制單元34〇之較 佳實施例示意圖。脈波長度控制單元340包含有一第一正反器FF1 及一第二正反器FF2。第一正反器FF1包含-輸入端34卜一時脈 輸入端如、一輸出端343及一重置端344。輸入端341柄接於脈 波起始單元330,用來接收控制訊號CTRL。時脈輸入端342用來 接收時脈訊號CLK。輸出端343用來根據時脈訊號clk及控制訊 號CTRL,輸出一致能訊號En。重置端344為一反相輸入端,用 來根據重置單元350所輸出之第-重置訊號RSTJ,重置第-正 反益FF1。第二正反器FF2包含一輸入端345、一時脈輸入端撕、 致月biW 347、一輸出端348及一重置端349。輸入端345耦接於 高位準訊號ib。時脈輪入端346用來接收^^號clk。致能端 347用來接收第-正反器FF1所輸出之致能訊號En。輸出端州 、用來根據致能訊號En及時脈訊號CLK,輸出結束訊號STp。重置 端349為-反相輸入端,用來根據重置單元35〇所輸出之第二重 置喊RST—2’重置結束訊號STp。在脈波長度控制單元中, 第-正反器FF1根據時脈訊號CLK之負緣觸發,取樣輸入端341 之訊號,並將取樣結果輸出至第二正反器即2的致能端347。同 樣地’第二正反器呢亦根據時脈訊號CLK之負緣觸發,取樣輸 人端345之訊號,並透過輸出端348輸出取樣結果。同時,第二 正反器FF2另根據致能端347之邏輯狀態,栓鎖(Latch)輸出端 12 200838136 ’ 348之輸出訊號。因此,當第二正反器FF2之致能端347接收到 由第一正反器FF1輸出高位準之致能訊號En時,第二正反器FF2 始可根據時脈訊號CLK之負緣觸發,取樣輸入端345之訊號,以 透過輸出端348輸出結束訊號STP。第6圖所示僅為脈波長度控 制單疋340之較佳實施例,本領域具通常知識者亦可利用任何具 有相同功能的電路實現,如計數器〈c〇unter〉。 (' 睛參考第8圖,第8圖為第3圖中重置單元350之較佳實施例
不思圖。重置單元35〇包含一第一反相器35卜一第二反相器352、 一第一及閘353及一第二及閘354。第一反相器351耦接於脈波長 度控制單元340,用來輸出結束訊號STP之反相結果。第二反相 态352耦接於邊緣偵測單元32(),用來輸出啟動訊號str之反相 結果。第一及閘353包含有一第一輸入端3531、一第二輸入端3532 及一輸出端3533,用以產生結束訊號STP之反相結果與清除啟動 汛號RST的及運算結果,以輸出第一重置訊號^^丁」。第二及閘 354包含有一第一輸入端3541、一第二輸入端3542,及一輸出端 3543,用以產生啟動訊號STR之反相結果與清除啟動訊號RST的 及運算結果,以輸出第二重置訊號RST—2。因此,在重置單元350 中,清除啟動訊號RST正常情況下皆維持在高邏輯位準,當脈波 長度控制單元340輸出高位準之結束訊號stp時,第一及閘353 輸出低邏輯位準之及運算結果至脈波起始單元33〇及脈波長度控 制單元340之第一正反器FF1,以重置控制訊號cTRL及致能訊 號En。同理可知,當邊緣偵測單元320輸出高位準之啟動訊號STR 13 200838136 、4及閘354輪出—低邏輯位準之及運算結果至脈波長度控 制單τη 340之第二正反器FF2,以重置結束訊號sTp。除此之外, 值得注意的是’當要麵啟滅個脈波延長電路3()時,可將清除 啟動及號RSTtg換為—低邏輯位準狀態’使得第—重置訊號 RST_1及第二重置訊號RST—2轉換為低邏輯位準,以重新清除 啟動整個系統。 _ °月參考第9圖’第9圖為第3圖中輸出單元勤之較佳實施例 不思圖。輸出早70 360為一或閘361,用以透過一第一輸入端362, ,收輸入單元310所輸出之脈波訊號FJ>ULSE,透過一第二輸入 端363接收脈波起始單兀33〇所輸出之控制喊,以及透 過-輸出端364,輸出延長脈波峨Εχτ—puLSE。因此,輸出單 元360可根據脈波訊號F_puLSE及控制訊號ctrl之或運算結 果’輸出延長脈波訊號EXT_PULSE,即只要脈波訊號F—肌兕 及控制訊號CTRL中有一訊號為高位準,則輸出單元36〇所輸出 之延長脈波訊號EXT一PULSE亦為高位準。 請參考第10圖,第10圖為本發明脈波延長電路3〇之訊號時 序示意圖。時點το、T1·..分別對應於時脈訊號clk之負緣。由 前可知,當-脈波訊號IN—PULSE輸入本發明脈波延長電路3〇 時’由輸入單元310濾除脈波訊號取―舰犯之雜訊後,輸出脈 波訊號F—PULSE。接著,邊緣偵測單元32〇根據脈波訊號f— 產生啟動訊號STR,輸入至脈波起始單元.。脈波起始單元现 接收到啟動訊號STRI4,將控制訊號CTRL轉換成高邏輯位準。 200838136 當脈波長度控制單元34〇接收到高邏輯辦之控制訊號
CTRL 日寸脈波長度控制單元34〇之第一正反器FF1根據時脈訊號 之負賴發(時點T1),產生高位準之致能訊號Ειι,致能〈Enable〉 脈波長度&制單it 340之第二正反器Fp2。因此,脈波長度控制 單兀340之第二正反器呢在時點T2,可根據時脈訊號clk之 負緣觸發,輸出結束訊號⑽至重置單元35()。同時,重置單元 350根據回位準之結束訊號STp,重置高位準之控制訊號虹及 致能訊號En。目此,«驗狀脈舰號FJPULSE與控制訊 號CTRL ’輸出單元36〇可產生所需的延長脈波訊號 EXT—PULSE。另外’當下一脈波訊號輸入時〈時點丁2至丁3間〉, 重置單元350根據邊緣偵測單元32〇產生之下一啟動訊號孤, 重置高位準之結束職STP,以重新產生下—延長脈波訊號 EXT—PULSE。姐;|,本實_所輸人之脈舰號既肌犯其 開始與結束係介於軸TG與T1間n皮罐既pulse比時 脈訊號CLK之職短。在此情形下,若藉由先前細之脈波延長 電路ίο,將無法產生所需的延長脈波訊號EXT—PULSE。 值得注意的是,本發明脈波延長電路3〇所產生的延長脈波訊 號之訊號長度係蚊雜伽號^皿之罐長度。目此,本領 域具通常知識者可根據所需的脈波長度,改變脈波長度控制單元 340之電路,以產生所需的延長脈波訊號。 综上所述,本發明脈波延長電路係藉由輸入之脈波訊號產生— 啟動訊號,啟動脈波延長電路,並根據所需延長的訊號長度,產 15 200838136 生-結束滅,結束脈波延錢路,喊生所需的延長 因此’本發明可避免習知技_直接延長輸入之脈波,導致以 之脈波訊號職時,f路失_情形發生。 以上所述僅縣翻之錄實_,凡依本發日种請專利範 圍所做之均㈣化與料,皆應屬本發明之涵蓋範圍。 【圖式簡單說明】 第1圖為習知脈波延長電路之示意圖。 第2圖為習知脈波延長電路之訊號時序示意圖。 第3圖為本發明脈波延長電路之功能方塊圖。 第4圖為第3圖中輸入單元之較佳實施例示意圖。 第5圖為第3圖中邊緣偵測單元之較佳實施例示意圖。 第6圖為第3圖中脈波起始單元之較佳實施例示意圖。 第7圖為第3圖中脈波長度控制單元之較佳實施例示意圖。 第8圖為第3圖中重置單元之較佳實施例示意圖。 第9圖為第3圖中輸出單元之較佳實施例示意圖。 第10圖為本發明脈波延長電路之訊號時序示意圖。
【主要元件符號說明】 〜Dn、FF1、FF2 L1 ck、342、346 CLK 正反器 栓鎖器 時脈輸入端 時脈訊號 16 200838136 RB、338、344、349 RS、RST一;l、RST—2 D、IP^nVi、321、332 3532、354卜 3542 Q、OP、325、336、343 IN—PULSE、F—PULSE , TD1 〜TDn EXT PULSE En STR CTRL STP lb RST 10、30 110 、 361 310 320 323、351、352 330 334 、 347 340 重置端 重置訊號 341、345、362、363、372、3531、 輸入端 348、364、378、3533、3543 輸出端 脈波訊號 訊號 延長脈波訊號 致能訊號 啟動訊號 控制訊號 結束訊號 高位準訊號 清除啟動訊號 脈波延長電路 或閘 輸入單元 邊緣偵測单元 反相器 脈波起始單元 致能端 脈波長度控制單元 17 200838136 350 重置單元 360 輸出單元 370 濾波單元 374、322 延遲器 376、324、353、354 及閘 18

Claims (1)

  1. 200838136 十、申請專利範圍: 1· -種用來延長-脈波訊號之脈波延長電路,包含有·· 一輸入單元,用來接收該脈波訊號; 一邊緣偵測單元,耦接於該輸入單亓 册I八早7L,用來根據該脈波訊號, 產生一啟動訊號; -脈波起始單元,減於該邊緣_單元,用來輸出—控制訊 號,並根據該啟動訊號及一第—重置訊號’調整該控制訊 號之位準; —脈波長度控鮮元脈波起始單元,用絲據該控 制訊號、該第-重置訊號及一第二重置訊號,輪出一結束 訊號; 重置單S ’接於该邊緣伽j單元、該脈波起始單元及該脈 波長度控鮮d來根據該啟動峨、雜束訊號及一 清除啟動訊號,輸出該第一重置訊號及該第二重置訊號, 用以重置该脈波起始單元及該脈波長度控制單元;以及 一輪出單元,耦接於該輪入單元及該脈波起始單元,用來根據 該脈波訊號及該控制訊號,延長該脈波訊號之訊號週期。 =睛求項1所述之脈波延長電路,其中該輸人單元包含一滤波 單元,用來濾除該脈波訊號之雜訊。 如π求項2所述之脈波延長電路,其中該濾、波單元係一延遲電 路。 19 200838136 , 4·如請求項3所述之脈波延長電路,其中該濾波單元包含有: 一輸入端,用來接收該脈波訊號; 一延遲益,耦接於該輸入端,用來延遲該脈波訊號; 一及閘,耦接於該輸入端與該延遲器,用來輸出一及運算結 果;以及 一輸出端,耦接於該及閘與該邊緣偵測單元之間,用來將該及 運算結果輸出至該邊緣偵測單元。 5·如請求項2所述之脈波延長祕,其巾誠波單元係為一電阻 電容〈RC〉電路。 6·如請求項1所述之脈波延長電路,其中該邊緣偵測單元包含有: 一輸入端,耦接於該輸入單元; -延遲器,接於該輸人端,时輯該脈波訊號; -反相器,輕接於麵勒,用來輸出—反相運算結果; 及閘,耦接於該輸入端與該反相器,用來輸出一錢算結 果;以及 -輸出端’ _於該及閘及該脈波起始單元,用來將該及運算 結果輸出至該脈波起始單元。 7.如請_丨所述之脈波延長電路,其中該脈波起始單元係為一 栓鎖裔〈Latch〉,該栓鎖器包含·· 、 • 一輸入端,轉接於一高位準訊號; . '致能端,接該邊緣偵測料,用來接收該啟動訊號; 20 200838136 __敝__ ’ 嶋控制單元包 〜第一正反器〈Flip-Flop〉,包含: 訊號—第一輸入端,搞接於鎌波起始單元,用來接收該控制 第一時脈輸入端,用來接收一時脈訊號; 第輸出端,用來根據該時脈訊號及該控制訊號,輸出 一致能訊號;以及 —第-口重置端,输於該重置單元,用來接收該第一重置 訊號’以重置該栓鎖器;以及 〜第二正反器,包含: 一第二輸入端,耦接於一高位準訊號; 一第一日寸脈輸入端,用來接收該時脈訊號; 一致能端’用來接收該致能訊號; -第-輸㈣’絲根據紐能訊號及該時脈訊號,輸出 該結束訊號;以及 一第一重置端,耦接於該重置單元,用來接收該第二重置 訊號,以重置該栓鎖器。 21 200838136 9. 如請求^所述之脈波延魏路,財概波長度控制 以一計數器〈Counter〉實現。 ’、 10. 如請求項1所述之脈波延長電路,其中該輸出單元係一 該或閘包含: -第-輸人端,_於該輸人單元,用來接收該脈波訊號; -第二輸入端,祕於該脈波起始單元,用來接收該控制訊 號;以及 -輸出端,用來輸出該脈波訊號與該控制訊號之一或運算釺 果。 〜 11·如請求項1所述之脈波延長電路,其中該重置單元包含: -第-反相^,耦接於該脈波長度控解元,用來輸出該結束 訊號之反相結果; -第二反相器於該邊緣偵測單元,絲輸出該啟動訊號 之反相結果; 一第一及閘,包含有: 一第一輸入端,輕接於該第一反相器; 一第二輸入端,用來接收該清除啟動訊號;以及 一輸出端,辆接於該脈波起始單元及該脈波長度控制單 元,用來輸ϋ鄕-反相n喃出之反相縣與該清除 啟動訊號之一及運算結果為該第一重置訊號;以及 —第二及閘,包含有: —第一輸入端,耦接於該第二反相器; 22 200838136 . 一第二輸入端,用來接收該清除啟動訊號;以及 一輸出端,耦接於該脈波長度控制單元,用來輸出該第二 反相器所輸出之反相結果與該清除啟動訊號之一及運 算結果為該第二重置訊號。 十一、圖式: 23
TW096108648A 2007-03-13 2007-03-13 Pulse extension circuits for extending pulse signals TWI333332B (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW096108648A TWI333332B (en) 2007-03-13 2007-03-13 Pulse extension circuits for extending pulse signals
US11/740,872 US7420398B1 (en) 2007-03-13 2007-04-26 Pulse extension circuits for extending pulse signals

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW096108648A TWI333332B (en) 2007-03-13 2007-03-13 Pulse extension circuits for extending pulse signals

Publications (2)

Publication Number Publication Date
TW200838136A true TW200838136A (en) 2008-09-16
TWI333332B TWI333332B (en) 2010-11-11

Family

ID=39718396

Family Applications (1)

Application Number Title Priority Date Filing Date
TW096108648A TWI333332B (en) 2007-03-13 2007-03-13 Pulse extension circuits for extending pulse signals

Country Status (2)

Country Link
US (1) US7420398B1 (zh)
TW (1) TWI333332B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111211774A (zh) * 2018-11-21 2020-05-29 英业达科技有限公司 除弹跳电路

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI504148B (zh) * 2012-10-23 2015-10-11 Mstar Semiconductor Inc 記憶體系統
US11621702B2 (en) 2021-03-18 2023-04-04 Microchip Technology Incorporated Automatic protection against runt pulses
WO2022197345A1 (en) * 2021-03-18 2022-09-22 Microchip Technology Incorporated Automatic protection against runt pulses

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5682113A (en) * 1995-09-27 1997-10-28 Lg Semicon Co., Ltd. Pulse extending circuit
JP3575920B2 (ja) * 1996-06-28 2004-10-13 沖電気工業株式会社 半導体集積回路
JP3763957B2 (ja) * 1998-01-27 2006-04-05 富士通株式会社 Pll装置
US6838919B1 (en) * 2002-11-19 2005-01-04 Xilinx, Inc. DCVSL pulse width controller and system
FR2848037B1 (fr) * 2002-12-02 2005-01-14 Atmel Corp Systeme et procede pour entendre une largeur d'impulsion
US7299374B2 (en) * 2005-02-03 2007-11-20 International Business Machines Corporation Clock control method and apparatus for a memory array

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111211774A (zh) * 2018-11-21 2020-05-29 英业达科技有限公司 除弹跳电路
CN111211774B (zh) * 2018-11-21 2023-12-26 英业达科技有限公司 除弹跳电路

Also Published As

Publication number Publication date
US20080226015A1 (en) 2008-09-18
US7420398B1 (en) 2008-09-02
TWI333332B (en) 2010-11-11

Similar Documents

Publication Publication Date Title
TWI565242B (zh) 具有轉態偵測器之訊號值儲存電路系統及其操作方法與電腦可讀取儲存媒體
JPS59181819A (ja) プログラム可能な遅延回路
JP5655555B2 (ja) メモリインターフェース回路、メモリインターフェース方法、および電子機器
TW200838136A (en) Pulse extension circuits for extending pulse signals
CN113608600A (zh) 具有多个时钟域和复位域的系统中数据同步的方法和设备
JPH06103829B2 (ja) クロック信号の前縁および後縁の両方でデータをサンプルできるb型フリップフロップにd型フリップフロップを変換する装置
JPH028759A (ja) 検出回路
US4198579A (en) Input circuit for portable electronic devices
CN111262583A (zh) 亚稳态检测装置和方法、adc电路
TW201123203A (en) Data access apparatus and associated method for accessing data using internally generated clock
CN101057442B (zh) 延迟控制电路及方法
EP2784938B1 (en) Synchronous input signal capture system
US7031222B1 (en) DQS postamble filtering
JP3688137B2 (ja) マイクロコンピュータ
US20080164929A1 (en) Electronic Circuit Wherein an Asynchronous Delay is Realized
CN103248343A (zh) 用于校正时钟占空比的边沿选择技术
KR20100018934A (ko) 위상 검출기 및 이를 이용하는 타임투디지털컨버터
JPS58108831A (ja) ジヨセフソン素子によるラツチ回路
JPH0392016A (ja) パリティ回路
TW383486B (en) Phase detector and digital delay line applied to delay lock loop
KR102119078B1 (ko) 출력 인에이블 신호 생성 회로
JPH01231420A (ja) パルス検出回路
SU1280627A1 (ru) Микропрограммное устройство управлени с контролем
JPS6324665Y2 (zh)
JPH076152A (ja) 外部制御信号入力回路

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees