TW200827885A - Structure of bonding substrates and its inspection method thereof - Google Patents

Structure of bonding substrates and its inspection method thereof Download PDF

Info

Publication number
TW200827885A
TW200827885A TW095148472A TW95148472A TW200827885A TW 200827885 A TW200827885 A TW 200827885A TW 095148472 A TW095148472 A TW 095148472A TW 95148472 A TW95148472 A TW 95148472A TW 200827885 A TW200827885 A TW 200827885A
Authority
TW
Taiwan
Prior art keywords
substrate
circuit
pin
signal
signal input
Prior art date
Application number
TW095148472A
Other languages
English (en)
Other versions
TWI354851B (en
Inventor
Ming-Tan Hsu
I-Cheng Shih
Original Assignee
Chunghwa Picture Tubes Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chunghwa Picture Tubes Ltd filed Critical Chunghwa Picture Tubes Ltd
Priority to TW095148472A priority Critical patent/TWI354851B/zh
Priority to US11/905,439 priority patent/US7919782B2/en
Publication of TW200827885A publication Critical patent/TW200827885A/zh
Priority to US12/775,766 priority patent/US8013334B2/en
Application granted granted Critical
Publication of TWI354851B publication Critical patent/TWI354851B/zh

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/36Assembling printed circuits with other printed circuits
    • H05K3/361Assembling flexible printed circuits with other printed circuits
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/50Testing of electric apparatus, lines, cables or components for short-circuits, continuity, leakage current or incorrect line connections
    • G01R31/52Testing for short-circuits, leakage current or ground faults
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/50Testing of electric apparatus, lines, cables or components for short-circuits, continuity, leakage current or incorrect line connections
    • G01R31/54Testing for continuity
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/50Testing of electric apparatus, lines, cables or components for short-circuits, continuity, leakage current or incorrect line connections
    • G01R31/66Testing of connections, e.g. of plugs or non-disconnectable joints
    • G01R31/70Testing of connections between components and printed circuit boards
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0266Marks, test patterns or identification means
    • H05K1/0268Marks, test patterns or identification means for electrical inspection or testing
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • H05K1/117Pads along the edge of rigid circuit boards, e.g. for pluggable connectors
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/09654Shape and layout details of conductors covering at least two types of conductors provided for in H05K2201/09218 - H05K2201/095
    • H05K2201/09663Divided layout, i.e. conductors divided in two or more parts
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/321Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by conductive adhesives
    • H05K3/323Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by conductive adhesives by applying an anisotropic conductive adhesive layer over an array of pads

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Combinations Of Printed Boards (AREA)
  • Liquid Crystal (AREA)
  • Testing Of Short-Circuits, Discontinuities, Leakage, Or Incorrect Line Connections (AREA)

Description

200827885 九、發明說明: 【發明所屬之技術領域】 本發明係關於一種二基板接合結構之引腳設計,特別是一種能夠 在二基板接合時進行電路接合品質檢測之弓丨腳設計。 【先前技術】 請參考第1圖為一習知技術之二基板上之電路接合處之 俯視透視示意圖,二基板10、50接合時,接合界面設有連接 引腳11、21,透過引腳11、21電性連接二基板1〇、50之電 路’尤其在顯示器面板如液晶顯示器 '有機發光顯示器及電漿 顯示益'等之組裝,區分為表面黏著技術(Surface Mount Technique,SMT)、捲帶自動接合(Tape Automated Bonding, TAP)、玻璃覆晶技術(Chip On Glass,COG)及薄膜覆晶技術 (Chip On Film,COF)等技術。 請參考弟2圖’說明二基板10、5〇上之電路導通原理, 基板10上之電路以一絕緣層41保護,電路末端形成引腳η, 基板50上電路之引腳21 ’以異向導電膜30 (Anisotropic Conductive Film,ACF)連接二基板1〇、50之電路,異向導電膜 30之組成為在一膠膜31中散佈許多導電粒子32,因導電粒子 32表面絕緣處理為非導體,將ACF膠膜30置於二基板引腳 11、21間接合並熱壓著,膠膜31因熱壓著,導電粒子32受 垂直方向壓力’使絕緣膜上下受力破壞因而導通二引腳11、 21而導通二基板1〇、5〇之電路。 對於一習知之捲帶自動接合及薄膜覆晶技術,因其搭載之 積體電路(Integrated Circuit, 1C)之基板材料為透光,可以直接 使用光學顯微鏡(Optical Microscope,OM)觀察其接合時引腳 5 200827885 是否對位及異向導電膜之導電粒子的變形情況判斷其接觸品 質,但若是在基材不透光就無法使用。 在習知之一技術’請參考第3圖及第4圖,將接合之一基 板上電路之引腳130中形成一細缝131,當對位準位時細縫便 被另一基板之引腳210覆蓋而不透光如第3圖,當未對位便因 細縫131未被遮蓋而透光如第4圖,而未提供接合時即時檢測 電路品質之功能。 習知之另一技術,請參考第5圖,係在基板上形成一對位
窗140(window)及參考引腳141(dummypad),對位窗140二烏 板上之電路接合處是否接合,可利用觀察對位窗14〇之上參考 引腳141是否對位即可,對接合時並未提供即時檢測電路品質 之功能。 $ 習知之技術’請參考第6圖,二基板之電路引腳21〇、15〇, 其中-引腳150之二側加高形成鍵結塾151(bQnding _,熱 ,合” _合點之鍵結塾151㈣異向導電膜之導電^ 子32數量需足夠以避免因熱壓外溢而導電不良,但上 仍未提供即時檢測電路品質之功能。 / 品質路接合的影響二基板所搭载的電路導通的 影響接人雷蹊”… 導電臈的接觸品質是 =曰接。電路时質的兩大主因,但需要於組 = J路導通之品質,對製程來說是—线點二、 板之組裝上,於面板組裝 疋在喊不益面 路品質,盔法# 再核川疋否含有亮點以確認電 垃人士善襄條件而嚴重影響《 1,-其板 接合時的監控需要作即時檢測,供研 ’ -基, 製程人員確t讀料條件 ^料㈣並除錯及 術。 品質之-重要的技 200827885 【發明内容】 為解決上述所提問題,本發明之一目的係提供一種具有即 時檢測功能之基板接合結構之引腳設計。 本發明之另一目的係提供一種即時的二基板之電路接合 品質的檢測方法。 為達上述目的,本發明之一實施例之二基板間,尤其是液 晶顯示器之顯示面板與承載驅動電路之基板之接合結構,包含 一第一基板、第一基板上之第一電路及第一電路末端之第一引 腳,與一第二基板、第二基板上之第二電路及第二電路末端之 第二引腳,其中第二引腳需與第一引腳相對設置,第二引腳包 含訊號輸入端與檢測端,且訊號輸入端與檢測端相互分離,藉 由異向導電膜連接第一引腳與訊號輸入端及檢測端。其中,異 向導電膜包含導電粒子及絕緣體,導電粒子表層以一絕緣膜處 理以保持絕緣,並分佈於異向導電膜之絕緣體中。 具有此引腳設計之二基板電路接合之檢測方法如下,輸入 訊號於第二電路上之訊號輸入端,測量檢測端之輸出訊號,比 較輸入訊號及輸出訊號。 接合時訊號輸入端之輸入訊號經由異向導電膜之導電粒 子進入第一引腳,再從第一引腳經由異向導電膜進入檢測端, 因而測量檢測端之輸出訊號即可檢驗二基板上之電路接合處 的品質。 若輸出訊號與輸入訊號相同,則表示第一引腳與訊號輸入 端完全接合;若輸出訊號明顯衰減,則表示第一引腳與訊號輸 入端接合不完全。 200827885 【實施方式】 5月參考弟7圖,苐一基板100包含一配向膜420、第一電 路(被配向膜420包覆,圖中未示)及絕緣層41〇,第一電路= 端暴露於絕緣層410外而形成第一引腳11〇,第二基板5〇〇包 含第二電路(圖中未示)與第一引腳110之相對位^ ^ 220,第二引腳220以一間隙223分割為訊號輪入端221及檢 測端222。 在二基板100、500之第一引腳110、第二引腳22〇之間 φ 置入異向導電膜300。異向導電膜300包含絕緣體31〇及導電 粒子320,因為導電粒子320表面以一絕緣臈處理而形成一絕 緣的粒子,並分佈於絕緣體310中,當受熱受壓時,導電粒子 320表層之絕緣膜因被破壞而使導電粒子320導通第一引腳 110與訊號輸入端221,及導通第一引腳110與檢測端222。 訊號輸入端221上具有一訊號輸入區域224,檢測端222 則具有一檢測區域510。因訊號輸入端221與檢測端222間為 斷路,故由檢測區域510無法測量出訊號輸入區域224之输入 訊號,為確保訊號輸入端221與檢測端222導通係透過第一引 • 腳11〇,第二引腳上的間隙223的寬度應較異向導電膜30〇之 導電粒子320之直徑大。 請參考第8圖,說明電路導通的方式,當二基板1〇〇、500 熱壓著時,異向導電膜300之絕緣體310在第一引腳110及第 二引腳220之訊號輸入端221及檢測端222間導電粒子320之 表面絕緣膜被破壞而導通,但在間隙223的位置膜膠内之導電 粒子320之表面絕緣膜並未破壞而保持絕緣,第二電路之訊號 輸入端221透過導電粒子320而與第一引腳110導通;第一引 - 腳110透過導電粒子320再與檢測端222導通。若於檢測端 — 222測量出由訊號輸入端221之輸入訊號’則表示二基板100、 8 200827885 500上之第一與第二電路導通。 參考第9圖,並請同時參考第8圖,說明檢測方法: 梦驟710,輸入一訊號於第二基板500之訊號輸入端221。 少驟720,測量第二基板500之檢測端222的輸出訊號, 輸入訊號由第二基板500上之第二電路之訊號輸入端221經由 異向導電膜300之導電粒子320進入第一基板loo之第一引腳 j 1〇,再從第一引腳110經由異向導電膜300之導電粒子320 進入第二基板5〇0上之檢測端222。 梦驟730,比較由訊號輸入端221之輸入訊號與檢測端222 之輸出訊號,若輸出訊號與輸入訊號相同,則表示第一引腳與 訊號輸入端完全接合;若輸出訊號呈現衰減失真,則表示第一 弓丨腳與訊號輸入端接合不完全。 此種設計可以廣泛地運用在二基板之電路導通,其中基板 為絕緣電路基板,如印刷電路板(Printed Circuit Board,PCB)、 塑膠板(P〗astic substrate)及玻璃基板(glass substrate),及捲帶式 軟質載板(Tape Carrier Package, TCP)等絕緣基板,不論基板透 光或不透光皆可以利用此引腳接合結構達到即時檢測之功 能,較傳統以目視方式判斷更具可信度。 應用於在顯示器之設計時,承載驅動積體電路之電路板作 為第一基板,承載顯示器電路之玻璃基板作為第二基板,甚至 於軟式面板亦可利用此引腳接合結構而具有即時檢測之功能。 惟以上所述’僅為本發明之較佳實施例,當不能以之限制 本發明的範圍。即大凡依本發明申請專利範圍所做之均等變化 及修飾,仍將不失本發明之要義所在,亦不脫離本發明之精神 及範圍,故都應視為本發明之進一步實施狀況。 200827885 【圖式簡單說明】 第1圖習知技術之兩基板接合界面之俯視圖。 第2圖習知技術之兩基板接合界面之截面圖。 第3圖習知技術之兩基板接合界面對位之剖視圖。 第4圖習知技術之兩基板接合界面未對位之剖視圖。 第5圖習知技術之兩基板接合界面對位之剖視圖。 第6圖習知技術之兩基板接合界面之截面圖。 # 第7圖本發明一實施例之兩基板接合界面之截面分解圖。 第8圖本發明一實施例之兩基板接合界面接合時之截面剖視 圖。 第9圖本發明一實施例之檢測方法流程圖。 【主要元件符號說明】
10、50 基板 η、21 引腳 30 異向導電膜 31 膠膜 32 導電粒子 41 絕緣層 130 引腳 131 細縫 150 、 210 引腳 140 對位窗 141 參考引腳 151 鍵結墊 100 、 500 基板 420 配向膜 410 絕緣層 110 第一引腳 223 間隙 220 第二引腳 10 200827885 222 檢测端 221 訊號輸入端 310 絕緣體 300 異向導電膜 224 輸入區域 320 導電粒子 710、720、730 步驟 510 檢測區域
11

Claims (1)

  1. 200827885 十、申請專利範圍: 1. -種基板電路接合結構,顧於_液晶顯示模組,包含: -第-基板,具有_第—電路,該第—電路之—端為一 一引腳,用以電性連接一外部電路; 第一基板具有一第二電路,該第二電路之一端為一 第 第 二引腳,且與該第一引腳相對設置,用以連接該第一電路,其中 違第-引腳具有-制端與_減輸人端,且該檢測端與該訊號輸入端 相互分離;以及 一異向導電膜,設置於該第一引腳及該第二引腳之間。
    2.如申請專利範圍第1項所述之基板電路接合結構,其中該第 一基板包括疼赛或塑膠板。 3·如申請專利範圍第1項所述之基板電路接合結構,其中該第 二基板包括玻璃基板、印刷電路板或塑膠板。 4·如申請專利範圍第〗項所述之基板電路接合結構,其中該檢 測端具有一檢測區域。 ”人 5·如申請專利範圍第!項所述之基板電路接合結構,其中該檢 測端與該訊號輸入端經由該異向導電膜彼此電性連接。 6.如申請專利範圍第1項所述之基板電路接合結構,其中該豈 向導電膜包含複數個導電粒子及一絕緣體,其中該些導電教子李面H 一絕緣膜處理,且分佈於該絕緣體中。 、’、 7·如申請專利範圍第1項所述之基板電路接合結構,其中兮第 一引腳及該第二引腳之材料包括銅或銦錫化合物。 12 200827885 8· —種檢測方法,適用於如申請專利範圍 構,包含: 1項所述之基板電路接合結 輸入一訊號於該第二基板之該訊 入端連接該第二電路; 量測該檢測端之輸出訊號;以及 號輸入端 其中该訊就輸 比對該輸入訊號及該輪出訊號。 9·如申請專利範
    該輸出訊餘輸人之該峨_時,表其中槪對步驟令,當 訊號輸入端完全接”當輸出訊號呈現衰腳 邊弟二基板之該訊號輸入端接合不完全。 、
    13
TW095148472A 2006-12-22 2006-12-22 Structure of bonding substrates and its inspection TWI354851B (en)

Priority Applications (3)

Application Number Priority Date Filing Date Title
TW095148472A TWI354851B (en) 2006-12-22 2006-12-22 Structure of bonding substrates and its inspection
US11/905,439 US7919782B2 (en) 2006-12-22 2007-10-01 Bonding structure of circuit substrate and instant circuit inspection method thereof
US12/775,766 US8013334B2 (en) 2006-12-22 2010-05-07 Bonding structure of circuit substrate for instant circuit inspecting

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW095148472A TWI354851B (en) 2006-12-22 2006-12-22 Structure of bonding substrates and its inspection

Publications (2)

Publication Number Publication Date
TW200827885A true TW200827885A (en) 2008-07-01
TWI354851B TWI354851B (en) 2011-12-21

Family

ID=39541549

Family Applications (1)

Application Number Title Priority Date Filing Date
TW095148472A TWI354851B (en) 2006-12-22 2006-12-22 Structure of bonding substrates and its inspection

Country Status (2)

Country Link
US (2) US7919782B2 (zh)
TW (1) TWI354851B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2014036900A1 (zh) * 2012-09-06 2014-03-13 宸鸿科技(厦门)有限公司 电性连接组件及其检测方法
CN110600512A (zh) * 2019-08-27 2019-12-20 武汉华星光电半导体显示技术有限公司 柔性显示面板
US11266021B2 (en) 2019-08-27 2022-03-01 Wuhan China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Flexible display panel

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101193757B1 (ko) * 2007-09-20 2012-10-23 소니 케미카루 앤드 인포메이션 디바이스 가부시키가이샤 이방성 도전막 및 그 제조 방법, 및 그 이방성 도전막을 이용한 접합체
US8804344B2 (en) * 2011-06-10 2014-08-12 Scott Moncrieff Injection molded control panel with in-molded decorated plastic film
US20140069696A1 (en) * 2012-09-11 2014-03-13 Apple Inc. Methods and apparatus for attaching multi-layer flex circuits to substrates
TWI598599B (zh) * 2016-02-19 2017-09-11 啟碁科技股份有限公司 雙電路板組合、電路板與模組化電路板
US9620434B1 (en) * 2016-03-07 2017-04-11 Toyota Motor Engineering & Manufacturing North America, Inc. High temperature bonding processes incorporating metal particles and bonded substrates formed therefrom
CN110198596B (zh) * 2019-05-27 2021-07-06 上海天马微电子有限公司 一种连接电路板和显示装置

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5903056A (en) 1997-04-21 1999-05-11 Lucent Technologies Inc. Conductive polymer film bonding technique
DE19910449A1 (de) 1999-03-10 2000-09-14 Zf Luftfahrttechnik Gmbh Hubschrauber
JP2000347207A (ja) 1999-06-04 2000-12-15 Nec Corp 液晶表示装置及び液晶表示装置の製造方法
JP4627843B2 (ja) * 1999-07-22 2011-02-09 株式会社半導体エネルギー研究所 半導体装置
JP2001305857A (ja) 2000-04-25 2001-11-02 Seiko Epson Corp 現像装置
KR20040075377A (ko) * 2003-02-20 2004-08-30 삼성전자주식회사 구동 아이씨 및 이를 갖는 디스플레이 장치
US6940301B2 (en) 2003-12-12 2005-09-06 Au Optronics Corporation Test pad array for contact resistance measuring of ACF bonds on a liquid crystal display panel

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2014036900A1 (zh) * 2012-09-06 2014-03-13 宸鸿科技(厦门)有限公司 电性连接组件及其检测方法
US9395401B2 (en) 2012-09-06 2016-07-19 Tpk Touch Solutions (Xiamen) Inc. Electrical connection assembly and testing method thereof
CN110600512A (zh) * 2019-08-27 2019-12-20 武汉华星光电半导体显示技术有限公司 柔性显示面板
US11266021B2 (en) 2019-08-27 2022-03-01 Wuhan China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Flexible display panel

Also Published As

Publication number Publication date
US7919782B2 (en) 2011-04-05
TWI354851B (en) 2011-12-21
US8013334B2 (en) 2011-09-06
US20100220455A1 (en) 2010-09-02
US20080149947A1 (en) 2008-06-26

Similar Documents

Publication Publication Date Title
TW200827885A (en) Structure of bonding substrates and its inspection method thereof
JP4987880B2 (ja) 異方性導電フィルムを用いた回路基板接続構造体及び接着方法、及びこれを用いた接着状態評価方法
CN100416812C (zh) 半导体装置、显示模块以及半导体装置的制造方法
US7683496B2 (en) Misalignment detection devices
WO2017063490A1 (zh) 柔性电路板、覆晶薄膜、使用其的绑定方法和显示器件
CN110416264A (zh) 显示装置的绑定方法及显示装置
WO2002021199A1 (fr) Affichage a cristaux liquides
TWI387807B (zh) 接墊結構、主動元件陣列基板以及液晶顯示面板
KR100715724B1 (ko) 프로브장치 및 그것의 제조방법 그리고 그것을 이용하는기판검사방법
TWM466446U (zh) 電性連接組件
TWM521773U (zh) 觸控面板
KR100780573B1 (ko) 플라스틱 lcd의 ito단과 연성인쇄회로기판의 olb단의 정렬 부착 구조
TW200848741A (en) An electro-optical apparatus and a circuit bonding detection device and detection method thereof
JP5026032B2 (ja) 液晶表示装置とその製造方法
JP2008224934A (ja) 電気光学装置および異方性導電層による電気的接合の検査方法
KR20220122843A (ko) 전자 장치
JPH06232523A (ja) フレキシブルプリント基板
KR20110109027A (ko) 평판 표시 장치 및 그의 제조 방법
KR101034683B1 (ko) 액정표시장치
JP2003249530A (ja) 半導体素子の実装装置及びこの装置を使用した基板の位置合わせ方法
TWI486598B (zh) 電性連接組件及其檢測方法
Govaerts et al. Assembly of ultra-thin chip packages (UTCPs) for enhanced flexibility of flexible displays
TWI311208B (en) Flat display device
TW200920212A (en) Bonding pad structure for electrical circuit
JP4484534B2 (ja) 液晶表示装置の製造方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees