TW200529159A - Apparatus and method of processing signals - Google Patents
Apparatus and method of processing signals Download PDFInfo
- Publication number
- TW200529159A TW200529159A TW093136551A TW93136551A TW200529159A TW 200529159 A TW200529159 A TW 200529159A TW 093136551 A TW093136551 A TW 093136551A TW 93136551 A TW93136551 A TW 93136551A TW 200529159 A TW200529159 A TW 200529159A
- Authority
- TW
- Taiwan
- Prior art keywords
- data
- frame
- memory
- processing unit
- write
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims description 16
- 230000015654 memory Effects 0.000 claims abstract description 117
- 239000000463 material Substances 0.000 claims description 4
- 230000008569 process Effects 0.000 claims description 2
- 239000003990 capacitor Substances 0.000 description 12
- 238000010586 diagram Methods 0.000 description 8
- 239000011257 shell material Substances 0.000 description 7
- 239000004973 liquid crystal related substance Substances 0.000 description 5
- 230000004044 response Effects 0.000 description 5
- 230000000630 rising effect Effects 0.000 description 4
- 238000006243 chemical reaction Methods 0.000 description 3
- 230000009977 dual effect Effects 0.000 description 3
- 230000005684 electric field Effects 0.000 description 3
- 230000001360 synchronised effect Effects 0.000 description 3
- 241000282376 Panthera tigris Species 0.000 description 2
- 230000008859 change Effects 0.000 description 2
- 238000013500 data storage Methods 0.000 description 2
- 239000011159 matrix material Substances 0.000 description 2
- 238000002834 transmittance Methods 0.000 description 2
- 101100094580 Arabidopsis thaliana RUG3 gene Proteins 0.000 description 1
- 101100136469 Pisum sativum PGMP gene Proteins 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 238000012937 correction Methods 0.000 description 1
- 239000010408 film Substances 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- 239000007788 liquid Substances 0.000 description 1
- 230000007774 longterm Effects 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 239000000758 substrate Substances 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/36—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
- G09G5/39—Control of the bit-mapped memory
- G09G5/395—Arrangements specially adapted for transferring the contents of the bit-mapped memory to the screen
- G09G5/397—Arrangements specially adapted for transferring the contents of two or more bit-mapped memories to the screen simultaneously, e.g. for mixing or overlay
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0252—Improving the response speed
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0261—Improving the quality of display appearance in the context of movement of objects on the screen or movement of the observer relative to the screen
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2340/00—Aspects of display data processing
- G09G2340/04—Changes in size, position or resolution of an image
- G09G2340/0407—Resolution change, inclusive of the use of different resolutions for different screen areas
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2340/00—Aspects of display data processing
- G09G2340/16—Determination of a pixel data signal depending on the signal applied in the previous frame
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2360/00—Aspects of the architecture of display systems
- G09G2360/12—Frame memory handling
- G09G2360/126—The frame memory having additional data ports, not inclusive of standard details of the output serial port of a VRAM
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
- Controls And Circuits For Display Device (AREA)
- Liquid Crystal (AREA)
Description
200529159 九、發明說明: 【發明所屬之技術領域】 本發明係關於處理信號之裝置及方法。 【先前技術】 一般而言,液晶顯示器(LCD)包括一對面板與一插入於該 對面板之間並具有介電各向異性之液晶(Lc)層,其中該對 面板包括複數個像素電極及一共同電極。像素電極係以矩 陣排列且連接至諸如薄膜電晶體(TFT)之開關元件。逐列 (row by row)經由TFT而將資料電壓供應至像素電極。共同 電極遍及於(range over)面板之整個表面之上且供應有一共 同電極。像素電極及共同電極連同安置於其間2LC層一起 形成電路圖中的LC電容器,且LC電容器以及開關元件為形 成像素之基本元件。 LCD藉由施加電壓至電極而在]^(:層中產生電場,且藉由 控制電場強度以改變入射於LC層上之光的透射率來獲得所 要影像。此時,資料電壓相對於共同電壓之極性在訊框、 列或點之單位中週期性地反向以防止由於長時間施加單向 電場等而使液晶變差。 LCD日益用於顯示運動影像且液晶之慢回應時間受到關 注。詳言之,顯示設備之尺寸及解析度的增加強烈要求改 良回應時間。 詳言之,液晶之慢回應時間使得像素需要一段時間來達 到所要亮度。用於獲得所要亮度之時間取決於用於給出所 要亮度之目標電壓與像素之整個1^(::電容器上之先前充電電 97890.doc 200529159 壓之間的差值。若電壓差較大,則像素在給定時間内不能 達到所要亮度。 為解决。亥問題,提出了動態電容補償(DCC),其用於在不 改欠液日日自身之特性的情況下改良回應時間。dcc施加高 於目標電壓之電壓至Lc電容器以減少用於達到所要亮度之 時間。 DCC在比較了連續兩個或三個訊框之間的影像資料之後 產生經調節之影像資料,且因而需要至少一訊框記憶體來 儲存一個訊框之影像資料。 然而,訊框記憶體增加了產品成本及控制板面積。 【發明内容】 本發明提供一種處理作號之梦署甘 处枱观怠表置,其包括··一訊框記憶 體’其儲存兩個訊框之資料;及—信號處理單元,其在輸 入一列資料期間將兩列資料寫人至該訊框記憶體中^自二 訊框記憶體讀取兩列資料。 寫入操作與讀取操作可交替進行。 #號處理單元可包括一寫入線路記情 °己隱體及一讀取線路記 憶體,且信號處理單元將輸入資料自外部設備寫入至寫入 線路記憶體中並將儲存資料自訊框記憶體寫人至 ^ 記憶體中。 、 峪 寫入線路記憶體寫入至訊 信號處理單元可將影像資料 框記憶體中。 資料可為先前訊框 輸入資料可為當前訊框之資料且儲存 之資料。 97890.doc 200529159 寫入線路5己憶體及讀取線路記憶體可包括F㈣或雙埠 (dual p〇rti〇n)RAM。 U虎處理單儿可將當前訊框之奇數列資料寫人至寫入線 路《己L體中且在輸入當前訊框之奇數列資料期間將儲存於 框5己憶體中之先前訊框奇數及偶數列資料寫人至讀取線 路記憶體中,且信號處理單元可將當前訊框之偶數列資料 寫入至寫入線路s己憶豸中且在輸入當前訊框之偶數列資料 期間將儲存於讀取線路記憶體中之當前訊框奇數及偶數列 資料寫入至訊框記憶體中。 一 k號處理早疋可講儲存於寫人線路記憶體巾之當前訊框 資料與儲存於讀取線路記憶體中之先前訊框資料進行比較 且可基於該比較來調節當前訊框之資料。 訊框記憶體可於一時脈中接收或輸出兩資料。 訊框記憶體可包括DDR SDRAM。 信號處理單元可轉換輸入資料之位元數及運作頻率且可 將所轉換之資料儲存於訊框記憶體中。 所轉換之資料的位元數可等於32位元。 顯示設備可包括上述裝置。 本發明提供-種處理信號之方法,其包括:自外部設備 接收輸入資料’·在輸入一列輸入資料期間將兩列輸入資料 寫入至訊框記憶體中;及在輸入-列輪入資料期間自訊框 記憶體讀取兩列儲存資料。 輸入資料可為當前訊框之資料且儲存資料可為先前訊框 之資料。 97890.doc 200529159 寫入操作及讀取操作可交替進行。 该方法可進一步包括··講者二二 資料谁"fch & . 田則矾框之資料與先前訊框之 貝枓進仃比較;及基於該比較 ^ ^ _ 來凋即當丽訊框之資料。 该方法進一步包括:轉換耠欠 、〜賁料之位元數及運作頻 率,且將所轉換之資料寫入 、 勺芏汛框記憶體中。 【實施方式】 現在,將參看附隨圖式於 ^ ^ 又甲更砰細地描述本發明, ,、中展示了本發明之較佳實施 J然而,本發明可以許多 不同形式來予以實施且不膺ϋ ^將其理解成侷限於本文所陳述 之實施例。 在圖式中’為清晰起見而誇示了層及區域之厚度。全部 圖式中相同數字係指相同元件。應瞭解,當將諸如層、區 域或基板之元件稱為”位於”另一元件”上,,時,其可直接位於 其它疋件上或亦可存在介人㈣。相對照而言,當將元件 稱為"直接位於,,另-元件"上,,時,.不存在介入元件。 ▲現在’冑參看w寸隨圖式詳細描述根據本發明之實施例的 七说處理t置及方法’以及包括信號處理裳置之顯示設備。 將參看圖1及圖2詳細描述根據本發明之一實施例的 LCD 〇 圖1為根據本發明之一實施例之LCD的方塊圖,且圖2為 根據本發明之一實施例之LCD之像素的等效電路圖。 參看圖1 ’根據一實施例之LCD包括LC面板總成300、連 接至面板總成3〇〇之閘極驅動器400及資料驅動器500、連接 至貧料驅動器500之灰度電壓發生器800,及控制上述元件 97890.doc 200529159 之信號控制器600。 在電路圖中,面板總成3〇〇包括複數個顯示信號線^至h 及Di至Dm以及連接至其且大體上以矩陣排列之複數個像 素。 顯示信號線〇1至〇„及〇1至〇„1包括傳輸閘極信號之複數 個間極糾风(亦稱為"掃描線”),及傳輸資料信號之複數 個資料線D丨至Dm。閘極線Gi至Gn大體上以列方向進行延伸 且大體上彼此平行’而資料線仏至仏大體上以行方向進行 延伸且大體上彼此平行。 每一像素包括連接至信號線〇1至(}11及1)1至1)1^之開關元 件Q,以及連接至開關元件Q2LC電容器Clc及儲存電容器 cST。若無必要則可省略儲存電容器Cst 〇 開關元件Q係提供於下面板丨〇〇上且其具有三個端子:一 控制端子,其連接至閘極線仏至叱之一;一輸入端子,其 連接至資料線〇1至〇111之一;及一輸出端子,其連接至1〇電 容器CLC與儲存電容器cST。 LC電谷器cLC包括作為其兩端子的提供於下面板1〇〇上之 像素電極190及提供於上面板2〇〇上之共同電極27〇。安置於 兩電極190與270之間的LC層3充當Lc電容器Clc之介電 貝。像素電極190連接至開關元件Q且共同電極27〇連接至共 同電壓Ve()m且覆蓋上面板2〇〇之整個表面。與圖2不同,共 同電極270可&供於下面板1〇〇上,且兩電極及可具 有桿或條之形狀。 儲存電谷器CST係由像素電極19〇與提供於下面板1〇〇上 97890.doc 200529159 之獨立導線(未圖示)的重疊部分加以界定且施加有諸如共 同電壓vc〇m之預定電壓。另外之情況,儲存電容器可由像 素電極190與其之經由絕緣體之先前閘極線Gi_i的重疊部分 加以界定。 為了彩色顯示,藉由將複數個紅、綠及藍色濾光片 之一提供於對應於像素電極19〇之一區域中,每一像素可表 示其自身色彩。圖2所示之彩色濾光片23〇係提供於上面板 200之對應區域中。或者,可將彩色濾光片23〇提供於下面 板100上之像素電極190上或其下方。 將一偏光器或多個偏光器(未圖示)附著至面板1〇〇及2〇〇 中之至少一面板以使光偏振。 再次參看圖1,灰度電壓發生器8〇〇產生與像素透射率有 關的兩組複數個灰度電壓。一組灰度電壓具有關於共同電 壓Vcom之正極性,而另一組灰度電壓具有關於共同電壓 Vcom之負極性。 閘極驅動器400連接至面板總成3〇〇之閘極線仏至^, η 將閘極信號自外部設備施加至閘極線Gi至Gn。閘極信號為 閘極開啟電壓Von與閘極關閉電壓Yoff之組合。 資料驅動器500連接至面板總成300之資料線〇1至1:^,且 自灰度電壓發生器800選擇灰度電壓以將其作為資料信號 施加至資料線DiSDm。 閘極驅動器400或資料驅動器500可包括複數個驅動器積 體電路(1C),其可直接黏著於面板總成3〇〇上或黏著於可持 性印刷電路膜上,以形成附著至面板總成3〇〇之捲帶式封穿 97890.doc •10· 200529159 (tape carrier package)。或者,閘極驅動器4〇〇或資料驅動器 500可整合於面板總成中。 化唬控制益600控制閘極驅動器4〇〇、資料驅動器5〇〇,等 等。 接著’將詳細描述LCD之運作。 自外部圖形控制器(未圖示)供應輸入影像信號R、^及b 以及控制其顯示之輸入控制信號(例如垂直同步信號 Vsync、水平同步信號Hsync、主時脈信號mclk、資料啟 用仏號DE ’專荨)至彳§號控制器6〇〇。信號控制器基於面 板總成300之運作狀態而調節輸入影像信號R、g&b,且為 貝料驅動器500提供經調節之影像信號R,、G,及B,。此外, 信號控制器600基於輸入影像信號及輸入控制信號而產生 複數個閘極控制信號C〇NT1&資料控制信號c〇NT2,且其 為閘極驅動器400提供閘極控制信號c〇NT1並為資料驅動 器500提供資料控制信號c〇NT2。 閘極控制信號CONT1包括用於指示開始掃描閘極開啟電 壓Von之掃描開始信號STV及用於控制閘極開啟電壓之 輸出時序的至少一時脈信號。 資料控制信號C0NT2包括用於通知像素列之資料傳輸的 水平同步開始信號STH ;用於指示施加資料電壓至資料線
Di至Dm的負載信號LOAD或TP ;用於使資料電壓(關於共同 電壓Vcom)之極性反向的反轉控制信號RVS ;及資料時脈信 號HCLK。 貝料驅動器500自信號控制器600接收用於像素列之一封 97890.doc 200529159 匕〜像貝料R、GIB’。貧料驅動器鳩將影像資料R,、G 及B:轉換為選自來自灰度電壓發生器_之灰度電壓的類 比貝料包壓且回應來自信號控制器6〇〇之資料控制信號 C〇N丁2而將資料電壓施加至資料線仏至。 回應來自栺唬控制器600之閘極控制信號c〇NT1,閘極驅 動裔400將閘極開啟電壓v〇n施加至閘極線&至h,藉此開 啟連接至其的開關元件Q。施加至資料線至Dm之資料電 壓係經由開啟之開關元件Q而供應至對應像素。 藉由以水平週期(亦指示為”1H”且等於水平同步信號 Hsync及資料啟用信號〇£之一週期)之單位重複此程序,在 一個訊框期間將閘極開啟電壓ν〇η連續地供應至所有閘極 線G!至Gn ’藉此將資料電壓施加至所有像素。在結束一個 訊框之後下一訊框開始時,控制施加至資料驅動器5〇〇之反 轉控制信號RVS使得資料電壓之極性反向(稱為,,訊框反 轉”)。亦可控制反轉控制信號RVS使得在一個訊框中流經資 料線之資料電壓的極性反向(例如線反轉及點反轉),或在一 封包中之資料電壓的極性反向(例如行反轉及點反轉)。 現在,將詳細描述用於上述LCD中之信號處理裝置。 圖3為根據本發明之一實施例之信號處理裝置4〇的方塊 圖。 如圖3中所示,根據本發明之一實施例之信號處理裝置40 包括信號處理單元42及連接至其的訊框記憶體44。信號處 理單元42之輸入及輸出充當信號處理裝置40之輸入及輸 出。 97890.doc -12- 200529159 “虎處理單元42包括資料轉換器邨、連接至資料轉換器 ^6之線路記憶體47,及連接至線路記憶H具有充當信 號處理雀置40之輸出之輸出的資料調節器48。 資料轉換器46自外部設備接收當前訊框之48位元影像資 料(下文中稱為,,當前影像資料”),且將48位元影像資料Gn 轉換為24位元資料。以第一預定時脈頻率(例如μ MHz)傳 輸8位元輸入衫像資料,且以第二預定時脈頻率(例如1 MHz)傳輸所轉換之24位元資料。 可以列之單位儲存複數個影像資料列之影像資料的線路 。己隱體47自=貝料轉換器46儲存24位元當前資料I並將當前 影像資机傳輸至訊框記憶體44,且接收及儲存訊框記憶 體44中所儲存之先前訊框之影像資料Gni(下文中稱為”先 前影像資料”)。 訊框記憶體44健存來自線路記憶體47之當前影像資料匕 且將先前影像資料Gn]輸出至線路記憶體47。訊框記憶體44 儲存當前影像資料Gn與先前影像資料。 資料調節器48接收當前影像資料Gn&先前影像資料Gy 並將其進行比較,且產生待傳輸至資料驅動器5〇〇之對於當 前影像資料Gn的經調節影像資料G,n。 信號處理裝置4 0之整體或僅信號處理單元4 2可倂入信號 控制器600中。 參看圖4至圖6,更詳細地描述了信號處理單元42中之影 像資料的位元數及頻率之轉換。 圖4說明了進入圖3所示之信號處理單元中之輸入信號的 97890.doc -13- 200529159 例示性波形。圖5說明了來自資料轉換器之輸出信號的例示 性波形,且圖6說明了來自線路記憶體及訊框記憶體之輸出 信號的例示性波形。 圖4展示:進入信號處理單元42之每一 48位元輸入影像資 料R、G及B包括兩個24位元子資料(data_in[47:24]及 data_in[23 :0])。資料流(data—in[47:24]及 data_in[23 :0])與輸 入時脈CLOCK1同步。圖4中所示之參考符號”2丁’’指示對應 於第一預定頻率之週期,該第一預定頻率為輸入時脈 (31^〇0^1之頻率,例如54 1^1^。 圖5展示藉由資料轉換器46來轉換之24位元資料(datal [23:0])。 藉由多工器可容易地建構資料轉換器46。舉例而言,多 工器可於輸入時脈CLOCK1之高位準選擇輸入資料流 (data_in[47:24])且於輸入時脈CLOCK1之低位準選擇輸入 資料流(data_in[23:0]),藉此產生與對應於週期”T’f之頻率 為108 MHz之時脈CLOCK2同步的資料流(datal[23:0])。 線路記憶體47接收資料流(datal [23:0])且輸出資料流 (data2[23:0])。輸入至及輸出自線路記憶體47之資料含有相 同資訊,但其具有不同變化週期。 可藉由使用FIFO(先進先出)或雙埠RAM來建構線路記憶 體47,該等FIFO或雙埠RAM具有個別輸入端子及輸出端 子,使得與不同時脈頻率同步地傳輸輸入資料及輸出資 料。建構為FIFO或雙埠RAM之線路記憶體47需要其輸出時 脈之頻率為輸入時脈CL0CK2之頻率的兩倍。 97890.doc -14- 200529159 另外之情況,可藉由兩單埠RAM及一多工器來建構線路 記憶體47。在此狀況下,輸出時脈可具有與輸入時脈 CLOCK2相等之頻率。 訊框記憶體44可包括DDR RAM(雙資料速率隨機存取記 憶體)。亦稱為DDR SDRAM(同步動態RAM)的DDR RAM於 施加至其的時脈之上升沿與下降沿讀取及寫入。相對照而 言,SDR SDRAM(單資料速率SDRAM)或SDRAM於時脈之 上升沿或下降沿讀取或寫入。因此,DDR RAM之速度為 SDRAM之速度的兩倍。換言之,藉由DDR RAM儲存給定 數目之資料所需的時間為由SDRAM儲存給定數目之資料 所需時間的一半。 參看圖6,可分別於時脈CLOCK2之上升沿及下降沿讀取 及寫入24位元資料流(data2[23:0])。由於圖5中所示之資料 流(data 1 [23:0])係以一時脈之單位進行處理,故可在8T之時 間中處理8個資料1至8,相對照而言,由於資料流 (data 1 [23:0])係以半個時脈之單位進行處理,故可在4T之時 間中處理圖6中所示之資料流(data2[23:0])的八個資料1至 8。因此,DDR SDRAM將資料處理時間減至一半,使得在 輸入一個訊框之資料期間處理兩訊框資料。 舉例而言,由於一像素需要48位元影像資料,故具有1280 \1024像素之8又0八(高度延伸圖形陣列)顯示設備需要1,280 \1,024\24=31,457,280位元影像資料用於一個訊框。若將 24位元資料供應至能儲存32位元資料之訊框記憶體,則剩 餘的用於位址之8位元資料儲存量未被使用且用於儲存 97890.doc 15 200529159 SXGA顯示設備之訊框資料的總儲存量(將由訊框記憶體提 供)等於1,280\1,024\32=41,943,040,其大於資料之總位 · 元。因此,一個128 Μ位元DDR SDRAM可為SXGA顯示設 備儲存兩訊框貢料。 同時’市售記憶體具有16位元或32位元資料匯流排。因 此,與LCD之24位元影像資料相一致地使用記憶體會降低 記憶體之效率。意即,若能儲存32位元資料之32位元記憶 體之位址僅儲存了 24位元資料,則剩餘的8位元資料儲存量 · 未被使用。因此,本發明之另一實施例將影像資料轉換為 32位元影像資料以用於有效使用記憶體。 參看圖7A至圖9,更詳細地描述了對信號處理單元42中之 影像資料的頻率與位元數之轉換。 圖7A至7C說明了圖3中所示之信號處理單元及訊框記憶 體之信號的其它例示性波形。圖8說明了來自資料轉換器之 輸出信號的其它例示性波形,且圖9說明了來自線路記憶體 及訊框記憶體之輸出信號的其它例示性波形。 籲 信號處理單元42將以54 MHz時脈頻率傳輸之48位元輸入 資料轉換為32位元資料且以81 MHz時脈頻率將32位元資料 傳輸至訊框記憶體44。 圖7A展示:圖5所示之每一 24位元資料流(datal[23:〇])包 括三個 8 位元子資料(data[23 :16]、data[15:8]及 DATa ' [7··0])。 圖7Β展示了藉由資料轉換器46自24位元影像資料 [23:〇])轉換所得之 32位元資料(data[31:24]、data[23:16]、 97890.doc -16- 200529159 — Π5··8]及data[7:G])。詳言之,f料轉換器46將於第_時 脈之三個子資料仏⑴及B1與於第:時脈之子資糾2進行 合成以產生包括四個子資料!^⑴⑻及们之第一切立元 影像資料’且資料轉換器46將第_32位元影像資料儲存於 其中所包括的臨時儲存器(未圖示)之第 一位址中。類似地, 育料轉換器46將於第二時脈之兩個子資料⑺及B2與於第 三時脈之兩個子資料RUG3進行合成以產生包括四個子 資料G2、B2、R3及G3之第二32位元影像資料,且資料轉換 器46將第二32位元影像資料儲存於臨時储存器之第二位址 中。同樣地’將於第三時脈之子資料B3與於第四時脈之三
個子資料R4、G4及B4進行合成以形成包括四個?資料幻、 R4、G4及B4之第三32位S影像資肖,且在兩時脈之時間中 將第三32位元影像資料儲存於臨時儲存器之第三位址中。 在四個日夺脈期間(或4丁),輸出自:身料轉換器46之32位元輸 出影像資料R1至B4之數目則等於輸 48位元輸入影像資料ri至B4之數目。 入至資料轉換器46之 以此方式,將輸入資
料轉換為32位元資料以將其儲存於臨時儲存器中。㈣儲 存器可包括上述FIFO或雙埠汉人]^。 . 如上所述’臨時儲#器之輸出時脈頻率等於對應於仙 的81MHz。圖7C展示:與81耻同步地自臨時儲存器輸出 三個32位元影像資料R1至B4。 圖8展示資料轉換器46之輸出資料流,其等效於圖%中所 示之影像資料。在8T之時間中所輸入之六個32位元影像資 料Γ至6·等效於圖5中所示之相同時間中的八個以位元資料 97890.doc 200529159 1至8。 線路記憶體47接收圖8中所示之資料流(data3 [3 1:0])且輸 出圖9中所示之資料流(data4[3 1:0])。亦可藉由FIFO或雙埠 RAM或藉由兩個單埠RAM及一多工器來建構線路記憶體 47。在此狀況下,輸出時脈可具有與輸入時脈CL0CK2相等 的頻率。 訊框記憶體44亦可包括DDR RAM。參看圖9,可分別於 時脈信號CLOCK3之上升沿及下降沿處讀取及寫入資料 流。由於可以半個時脈之單位執行資料流之讀取及寫入, 故資料處理時間減至一半,以致在輸入一個訊框之資料期 間處理兩訊框資料。 舉例而言,具有1,92(^1,200像素之\\0;又0八顯示設備需要 l,920xl,200x24= 55,296,000位元影像資料用於一個訊框。 由於將32位元資料供應至能儲存32位元資料之訊框記憶體 44,故有效地使用了訊框記憶體44。因此,一個128 Μ位元 DDR SDRAM可為WUXGA顯示設備儲存兩訊框資料。 上述臨時儲存器可包括於線路記憶體47中或可為線路記 憶體47自身。 將參看圖10詳細描述資料調節器讀取及寫入先前及當前 影像資料之操作。 圖10說明在輸入第N個訊框之影像資料期間信號處理單 元之操作的一實例。 假設根據此實施例之LCD包括複數個像素列,例如,m 像素列。由D(N)指示在如圖6及9中所示之位元數及時脈頻 97890.doc -18- 200529159 :之轉換後的第觀框影像資料,且由D⑽指示在第N訊框 〜像貝料間的第丨像素列影像資料(下文稱為,,第丨列資料”)。 多看圖10,偽號處理單元42在1Η期間處理所轉換之兩像 素列影像資料(下文稱為’,兩列影像資料”)。舉例而言,信號 單元42凟取或寫入用於訊框記憶體44之兩列影像資 料。 ’、、 在輸入第列資料D(N)i期間,信號處理單元42將第一列 資料d(N)1儲存於線路記憶體47中,且信號處理單元42自訊 框記憶體44讀取先前訊框之第-及第二列資料D(N-l)j D(N-l)2且將其儲存於線路記憶體中。 在輸入第二列資料D(N)2期間,信號處理單元42將D(N)1 自線路記憶體47寫入至訊框記憶體44中,且其將d(n)2儲存 ^水路。己隐體47中且將d(N)2寫入至訊框記憶體44中。同 犄,k號處理單元42在自線路記憶體47讀取WN-a及 D(N_1)2之後將其進行比較且產生經調節影像資料。 在輸入第三列資料D(N)3期間,信號處理單元42將D(N)3 儲存於線路記憶體47中並自訊框記憶體44讀取先前訊框之 第三及第㈤列資料D(N-a及d(n-i)4且將其儲存於線路記 憶體47中。此夕卜,信號處理單元仏在自料記憶體^讀取 D(N-1 )2及D(N-1 )3之後將其進行比較,且產生經調節影像資 料。 、 在輪入第四列資料D(N)4期間,信號處理單元似㈢⑼3 自線路記憶體47寫入至訊框記憶體44中,且其將d⑽儲存 於線路記憶體47中並將D(N)4寫入至訊框記憶體44中。同 97890.doc -19- 200529159 時,信號處理單元42在自線路記憶體47讀取够 D(N-1 )4之後將其進行比較並產生經調節影像資料。 信號處理單元42為來自第五像素列至第_素列之 資料重複該操作。 由於訊框記憶體44以兩訊框之單位儲存來自線路記憶體 47之影像資料,故儲存有先前影像資料及當前影像㈣之 訊框記憶體4 4中所儲存之先前訊框(而非當前訊框)影像資 料將由下一訊框之影像資料替代。 、 以此方式,信號處理單元42將D(N)寫入至訊框記憶體44 中且自訊框記憶體44讀取D(N-l)並在將D(N)與D(N_l}進行
比較之後產生經調節影像資料。因此,可藉由僅使用一Z 框記憶體來處理當前影像資料D(N)及先前影像資料 D(N-l)〇 、 如上所述,將DDR SDRAM用作訊框記憶體及轉換位元數 及時脈頻率使得能夠僅使用一訊框記憶體來儲存兩訊框資 料且減少了訊框記憶體所佔據之面積並減少了製造成本。 儘管上文詳細描述了本發明之較佳實施例,但應清楚瞭 解’呈現給熟習此項技術者之本文所教示的基本發明概念 之許多變化及/或修正將仍位於如附加申請專利範圍中所 界定之本發明精神及範疇内。 【圖式簡單說明】 圖1為根據本發明之實施例之LCD的方塊圖; 圖2為根據本發明之一實施例之LCD之像素的等效電路 圖, 97890.doc •20- 200529159 圖3為根據本發明之一實施例之信號處理設備4〇的方塊 圖; 圖4况明了進入圖3中所示之信號處理單元之輸入信號的 例示性波形; 圖5此明了來自貧料轉換器之輸出信號的例示性波形; 圖6說明了來自線路記憶體及資料輪出組塊之輸出信號 的例不性波形; 圖7A至7C說明圖3中所示之信號處理單元及訊框 之化號的其它例示性波形; 例示性波 形; 圖8說明了來自資料轉換器之輪出信號的其它 信號的 號處理 圖9說明了來自線路記憶體及訊框記憶體之輸出 其它例示性波形;且 1 圖10說明了在輸入第N個訊框之影像資料期間信 單元之操作的實例。 【主要元件符號說明】 3 液晶層 40 信號處理設備 42 信號處理單元 44 訊框記憶體 46 資料轉換器 47 線路記憶體 48 資料調節器 100 , 200 面板 97890.doc -21 - 200529159 190 像素電極 230 彩色濾光片 270 共同電極 300 液晶面板總成 400 閘極驅動器 500 貢料驅動裔 600 信號控制器 800 灰度電壓發生器 97890.doc -22-
Claims (1)
- 200529159 十、申請專利範圍: 1. -種用於處理一信號之裝置,該裝置包含. 一訊框記憶體,其儲存兩訊框之資料;及 -信號處理單元,其在輪入一列 寫入至該訊框記怜體中$ 6 、功間將兩列資料 料。 體中或自該訊框記憶體讀取兩列資 2. 如請求項丨之裝置,其 進行。 "寫入知作及s亥讀取操作係交替 3. 如請求項2之裝置, 一 記怜體及* 唬處理早兀包含-寫入線路 口己G體及一讀取線 資料白L ⑽體,且耗遽處理單元將輸入 存資料/部設備寫入至該寫入線路記憶體中,且將儲 4. 如^該訊框記憶體寫人至該讀取線路記憶體中。 寫入绝^ 3之衣置’其中該信號處理單元將影像資料自該 ♦’、、主:路記憶體寫入至該訊框記憶體中。 5. ^永項4之裝置’其中該等輸人資料為—當前訊框之資 ”,且該等儲存資料為一先前訊框之資料。 6· 如請求項 貝5之放置,其中該寫入線路記憶體及該讀取線路 記憶體包含FIF0或雙蜂ram。 •明/項6之裝置,其中該信號處理單元將該當前訊框之 奇數歹it :欠 ^ 貪料寫入至該寫入線路記憶體中,且在輸入該當 前訊樞,^+山 <该專可數列資料期間,將儲存於該訊框記憶體 中士女斗 Λ先如訊框之奇數及偶數列資料寫入至該讀取線路 記憶體φ ^ Y ’且該信號處理單元將該當前訊框之偶數列資 料寫入$斗# i 足该寫入線路記憶體中,且在輸入該當前訊框之 97890.doc 200529159 該等偶數列資料期間,將儲存於該讀取線路記憶體中之 該當前訊框之奇數及偶數列資料寫入至該訊框記憶體 中。 ’ 女哨求項7之裝置,其中該信號處理單元將儲存於該寫入 線路心It體巾之該當前訊框之該等資料與儲存於該讀取 線路a己憶體中之該先前訊框之該等資料進行比較,且基 於違比較來調節該當前訊框之該等資料。 9.如晴求項8之裝置,其中該訊框記憶體於一時脈中接收並 輸出兩個資料。 士明求項9之裝置,其中該訊框記憶體包含〇〇尺 、、月长項2之t置’其中該信號處理單元轉換該等輸入資 料之-位元數及一運作頻率,且將該等所轉換之資料儲 存於該訊框記憶體中。 12.如睛求額之裝置,其中該等所轉換資料之該位元數等 於32位元。 1 3 ·種顯示設備,其包含如請求項1之裝置。 I4· 一種處理一信號之方法,該方法包含: 自一外部設備接收輸入資料; 在輪入一列該等輸入資料期間將兩列該等輸入資料寫 入至該訊框記憶體中;及 在輪入-列該等輸入資料期間自該訊框記憶體讀取兩 列儲存資料。 15.::請求項14之方法’其中該等輪入資料為-當前訊框之 貝料,且該等儲存資料為一先前訊框之資料。 97890.doc 200529159 交替 士 3東項1 5之方法,其中該寫入操作與該讀取操作 進行。 如明求項16之方法,進一步包含: 料進 將°亥當前訊框之該等資料與該先前訊框之該等資 行比較;及 基於該比較來調節該當前訊框之該等資料。 18·如請求項17之方法,進一步包含: 轉換該等輸入資料之一位元數及一運作頻率;及 將该等所轉換之資料寫入至該訊框記憶體中。 97890.doc
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| KR1020030084534A KR100992133B1 (ko) | 2003-11-26 | 2003-11-26 | 신호 처리 장치 및 방법 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW200529159A true TW200529159A (en) | 2005-09-01 |
| TWI263193B TWI263193B (en) | 2006-10-01 |
Family
ID=34698369
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW093136551A TWI263193B (en) | 2003-11-26 | 2004-11-26 | Apparatus and method of processing signals |
Country Status (5)
| Country | Link |
|---|---|
| US (2) | US7508395B2 (zh) |
| JP (1) | JP4890756B2 (zh) |
| KR (1) | KR100992133B1 (zh) |
| CN (1) | CN100555391C (zh) |
| TW (1) | TWI263193B (zh) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI453729B (zh) * | 2007-02-09 | 2014-09-21 | Samsung Electronics Co Ltd | 使用嵌入式記憶體元件之液晶顯示器中的嚮應速度補償系統以及控制影像的圖框資料的方法 |
Families Citing this family (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR100992133B1 (ko) * | 2003-11-26 | 2010-11-04 | 삼성전자주식회사 | 신호 처리 장치 및 방법 |
| KR101127819B1 (ko) * | 2004-12-29 | 2012-03-20 | 엘지디스플레이 주식회사 | 액정표시소자의 구동방법 및 장치 |
| KR100861622B1 (ko) * | 2005-09-12 | 2008-10-07 | 삼성전기주식회사 | 3판넬 광학 장치의 데이터 변환 장치 |
| KR100804534B1 (ko) | 2006-10-30 | 2008-02-20 | 삼성에스디아이 주식회사 | 램(ram)이 효율적으로 사용되는 방전 디스플레이 패널의구동 장치 |
| KR101428714B1 (ko) * | 2006-11-23 | 2014-08-11 | 삼성디스플레이 주식회사 | 데이터 처리장치 및 이를 갖는 표시장치 |
| KR100833755B1 (ko) * | 2007-01-15 | 2008-05-29 | 삼성에스디아이 주식회사 | 원장검사 장치 및 방법 |
| KR101415564B1 (ko) * | 2007-10-29 | 2014-08-06 | 삼성디스플레이 주식회사 | 표시 장치의 구동 장치 및 방법 |
| KR20110110128A (ko) * | 2008-12-24 | 2011-10-06 | 사치오 다까하시 | 송신기, 수신기, 통신 장치, 통신 시스템, 송신 방법 및 수신 방법 |
| CN102117478B (zh) * | 2011-02-09 | 2012-10-03 | 河南科技大学 | 批量图像数据的实时处理方法及系统 |
| KR20240015197A (ko) * | 2022-07-26 | 2024-02-05 | 삼성디스플레이 주식회사 | 구동 제어부 및 이를 포함하는 표시 장치 |
Family Cites Families (20)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6331862B1 (en) * | 1988-07-06 | 2001-12-18 | Lg Philips Lcd Co., Ltd. | Image expansion display and driver |
| WO1996016346A1 (en) | 1994-11-17 | 1996-05-30 | Seiko Epson Corporation | Display device, method of driving the device and electronic equipment |
| US5838310A (en) * | 1996-05-17 | 1998-11-17 | Matsushita Electric Industrial Co., Ltd. | Chroma-key signal generator |
| JP3359270B2 (ja) | 1997-10-24 | 2002-12-24 | キヤノン株式会社 | メモリー制御装置と液晶表示装置 |
| US6486865B1 (en) * | 1998-07-03 | 2002-11-26 | Seiko Epson Corporation | Semiconductor device, image display system and electronic system |
| JP3666318B2 (ja) * | 1999-09-27 | 2005-06-29 | セイコーエプソン株式会社 | 電気光学装置及びそれを用いた電子機器並びに表示駆動ic |
| JP3659139B2 (ja) * | 1999-11-29 | 2005-06-15 | セイコーエプソン株式会社 | Ram内蔵ドライバ並びにそれを用いた表示ユニットおよび電子機器 |
| TWI280547B (en) * | 2000-02-03 | 2007-05-01 | Samsung Electronics Co Ltd | Liquid crystal display and driving method thereof |
| JP3470095B2 (ja) * | 2000-09-13 | 2003-11-25 | 株式会社アドバンスト・ディスプレイ | 液晶表示装置及びその駆動用回路装置 |
| KR100435114B1 (ko) * | 2001-12-20 | 2004-06-09 | 삼성전자주식회사 | 액정디스플레이장치 |
| KR100878231B1 (ko) | 2002-02-08 | 2009-01-13 | 삼성전자주식회사 | 액정 표시 장치 및 그 구동 방법과 프레임 메모리 |
| KR100853210B1 (ko) * | 2002-03-21 | 2008-08-20 | 삼성전자주식회사 | 색 특성 보상 기능과 응답 속도 보상 기능을 갖는 액정표시 장치 |
| KR100825103B1 (ko) * | 2002-05-16 | 2008-04-25 | 삼성전자주식회사 | 액정 표시 장치 및 그 구동 방법 |
| JP4136670B2 (ja) * | 2003-01-09 | 2008-08-20 | キヤノン株式会社 | マトリクスパネルの駆動制御装置及び駆動制御方法 |
| US7283105B2 (en) * | 2003-04-24 | 2007-10-16 | Displaytech, Inc. | Microdisplay and interface on single chip |
| JP4719429B2 (ja) | 2003-06-27 | 2011-07-06 | 株式会社 日立ディスプレイズ | 表示装置の駆動方法及び表示装置 |
| EP1515298A1 (en) * | 2003-08-21 | 2005-03-16 | VastView Technology Inc. | High-quality image liquid crystal display device with improved response speed and the driving method thereof |
| KR100992133B1 (ko) * | 2003-11-26 | 2010-11-04 | 삼성전자주식회사 | 신호 처리 장치 및 방법 |
| KR100995625B1 (ko) * | 2003-12-29 | 2010-11-19 | 엘지디스플레이 주식회사 | 액정표시장치와 그의 구동방법 |
| TWI249903B (en) * | 2005-03-16 | 2006-02-21 | Univ Tsinghua | Multi-step analog/digital converter and on-line calibration method thereof |
-
2003
- 2003-11-26 KR KR1020030084534A patent/KR100992133B1/ko not_active Expired - Fee Related
-
2004
- 2004-11-22 JP JP2004336894A patent/JP4890756B2/ja not_active Expired - Fee Related
- 2004-11-24 US US10/996,682 patent/US7508395B2/en not_active Expired - Fee Related
- 2004-11-26 CN CNB2004101037457A patent/CN100555391C/zh not_active Expired - Fee Related
- 2004-11-26 TW TW093136551A patent/TWI263193B/zh not_active IP Right Cessation
-
2009
- 2009-02-12 US US12/370,337 patent/US8144092B2/en not_active Expired - Fee Related
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI453729B (zh) * | 2007-02-09 | 2014-09-21 | Samsung Electronics Co Ltd | 使用嵌入式記憶體元件之液晶顯示器中的嚮應速度補償系統以及控制影像的圖框資料的方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| JP2005157365A (ja) | 2005-06-16 |
| US20050140686A1 (en) | 2005-06-30 |
| KR100992133B1 (ko) | 2010-11-04 |
| US8144092B2 (en) | 2012-03-27 |
| CN100555391C (zh) | 2009-10-28 |
| CN1645464A (zh) | 2005-07-27 |
| TWI263193B (en) | 2006-10-01 |
| US20090207181A1 (en) | 2009-08-20 |
| US7508395B2 (en) | 2009-03-24 |
| KR20050050884A (ko) | 2005-06-01 |
| JP4890756B2 (ja) | 2012-03-07 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN101118357B (zh) | 显示装置 | |
| US8144092B2 (en) | Apparatus and method of processing signals | |
| TW552573B (en) | Liquid crystal display and driving method thereof | |
| US9747859B2 (en) | Liquid crystal display using a gate sharing structure | |
| TWI364573B (en) | Liquid crystal display, and apparatus and method of driving liquid crystal display | |
| CN101206362B (zh) | 液晶显示装置 | |
| CN106847227B (zh) | Goa电路驱动架构 | |
| JP2011070212A (ja) | 信号処理装置及び方法とその信号処理装置を含む表示装置 | |
| US20040183768A1 (en) | Liquid crystal display device and method for driving the same | |
| KR20130039077A (ko) | 표시 장치 | |
| US9349336B2 (en) | Display device having higher aperture ratio and lower power consumption | |
| JP2008107831A (ja) | 表示装置及びその駆動方法 | |
| CN101436371B (zh) | 显示设备、驱动装置及其驱动方法 | |
| CN118298749A (zh) | 显示装置 | |
| KR20080109158A (ko) | 액정 표시장치 및 그의 구동방법 | |
| CN100410999C (zh) | 处理信号的装置和方法 | |
| CN101286307B (zh) | 信号处理方法 | |
| JP2001311933A (ja) | 液晶表示装置 | |
| JP5095183B2 (ja) | 液晶表示装置及び駆動方法 | |
| KR100968570B1 (ko) | 신호 처리 장치 | |
| KR100973808B1 (ko) | 액정 표시 장치 | |
| KR20070077667A (ko) | 구동 장치 및 이를 포함하는 액정 표시 장치 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| MM4A | Annulment or lapse of patent due to non-payment of fees |