TW200524017A - A method of manufacturing a semiconductor device - Google Patents

A method of manufacturing a semiconductor device Download PDF

Info

Publication number
TW200524017A
TW200524017A TW093127206A TW93127206A TW200524017A TW 200524017 A TW200524017 A TW 200524017A TW 093127206 A TW093127206 A TW 093127206A TW 93127206 A TW93127206 A TW 93127206A TW 200524017 A TW200524017 A TW 200524017A
Authority
TW
Taiwan
Prior art keywords
semiconductor device
semiconductor
manufacturing
electrode pads
product formation
Prior art date
Application number
TW093127206A
Other languages
English (en)
Other versions
TWI357098B (en
Inventor
Yoshihiko Yamaguchi
Atsushi Fujishima
Yusuke Ohta
Original Assignee
Renesas Tech Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Renesas Tech Corp filed Critical Renesas Tech Corp
Publication of TW200524017A publication Critical patent/TW200524017A/zh
Application granted granted Critical
Publication of TWI357098B publication Critical patent/TWI357098B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L24/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4803Insulating or insulated parts, e.g. mountings, containers, diamond heatsinks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/60Attaching or detaching leads or other conductive members, to be used for carrying current to or from the device in operation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3114Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed the device being a chip scale package, e.g. CSP
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • H01L23/3128Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation the substrate having spherical bumps for external connection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45144Gold (Au) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L2224/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L24/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01019Potassium [K]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01047Silver [Ag]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12041LED
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12042LASER
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19043Component type being a resistor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/30105Capacitance
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3011Impedance

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)

Description

200524017 九、發明說明: 【發明所屬之技術領域】 本發明係關於一種半導體裝置之製造方法者。 【先前技術】 行動電話、攜帶型資訊處理終端機器、攜帶型個人電腦 等小型電子機裔中安裝之半導體裝置,其要求薄型化、小 型化及鬲針數化。作為滿足此種要求之半導體裝置,眾所 周知有例如稱為CSP(Chip Size Package,晶片尺寸封裝)型 之半導體裝置。於此種CSP型半導體裝置中,揭示有各種 構造,並已產品化,其中之一,藉由將晶圓製程與封裝製 程一體化,並於晶圓狀態下完成封裝步驟之技術而製造的 CSPt半;體1置(以下稱為晶圓級csp型半導體裝置)為眾 所周知。此晶圓級CSP型半導體裝置之封裝平面尺寸與半 導體晶片之平面尺寸大致相同,因此與藉由對每個將半導 體a曰圓單片化後形成之半導體晶片實施封裝製程而製造的 CSP型半導體裝置(稱為晶片級csp型半導體裝置)相比,可 實現小型化以及低成本化。 晶圓級CSP型半導體裝置之構造主要包含對應於半導體 晶片之晶片層,設置於此晶片層之主面上的再佈線層(2次 佈線形成層),以及於此再佈線層上作為外部連接用端子 而設置之焊球(突起狀電極)。上述晶片層之構造為,包含 半導肢基板’於此半導體基板之主面上分別重疊絕緣層、 佈線層複數段而形成之多層佈線層(1次佈線形成層),以及 以覆蓋此多層佈線層之方式而形成的表面保護膜。於晶片 95845.doc 200524017 層,於1次佈線形成層中之最上層佈線層上形成電極焊塾 (知塾),亚於表面保護膜上形成用以露出此電極焊塾之焊 接開口。 2次佈線形成層係用以對應於安裝有半導體裝置之佈線 基板(安裝基板)的電極焊墊之排列間距,再配置排列間距 比1次佈線形成層之電極焊墊更寬的電極焊塾之層(仲介 層)。2次佈線形成層之電極焊塾電性連接於丨次佈線形成 層之電極焊墊,焊球電性且機械性連接於技 之電極焊墊。 乂嗜 另’關於晶圓級CSP型半導體裝置,例如日本專利 2002-305285號公報(專利文獻1}中有揭示。 、幵 [專利文獻1]曰本專利特開2002·305285號公報 [發明所欲解決之課題] 於晶圓級CSP型半導體裝置之製造中,使半導體晶圓單 片化,形成半導體裝置(沿劃線分割上述半導體晶圓,藉 此分別包含上述積體電路、上述複數個^電極焊塾以及 上述複數個第2電極焊塾之複數個半導體晶片)後,實施老 化測試(老化)步驟。老化測試步驟係於比顧客之使用條件 更為嚴苛之使用條件下(施有負荷之狀態),使半導體裝置 之電路動作,顧客使用時會產生缺陷,某種意義上加速產 生缺陷,於出貨至顧客前之初期階段排除不良品(用以除 去有固有缺陷以及潛在不良因素之裝置)之篩選試驗。 於老化測試步驟中,於插σ中裝置半導體裝置,介以此 插口進行半導體裝置與老化測試板之電性連接。插口與半 95845.doc 200524017 ㈣裝置《電性連接係藉由將半導體裝置之焊球壓接於插 口之連接鎖上而進行,由於壓接時之磨損等,焊球之碎屑 (部分)附著於連接銷。於老化測試步驟中,由於重複使用 稷數個插口 ’因此i個插口 (天中重複使用之使用頻率雖因 半導體裝置之生產量或插口之使用數而異,亦可達例如數 百次。即’連接銷i,對應於插口之使用頻率而累積有焊 球之碎屑。 累積於連接銷之碎屬自連接銷脫離,因某些影響而作為 異物附著於半導體裝置之安裝面(安裝時與基板相對向之 面),。又,由於麼接時之磨損等而產生的焊球碎屑亦因某 些影響而作為異物附著於半導體裝置之安裝面上。 晶圓級CSP型半導體裝置於安裝面側設置有2次佈線形 ^層(再佈線層)’於此2次佈線形成層上形成有複數根用以 電性連接1次佈線形成層之電極焊塾與2次佈線形成層之電 極焊墊之佈線(再佈線)。此複數根再佈線由形成於此等之 上層的絕緣層覆蓋,而此絕緣層係以例如2〜3[私叫左右之 極其微小之厚度形成’並且相鄰之再佈線的間隔於較窄處 僅為10[㈣左右,十分狹窄,因此於上述異物附著於半導 體裝置之安裝©之情形時,會突破絕緣層而接於再佈線, 成為相鄰之再佈線短路之問題的原因。 由於老化測試步驟中難以避免異物之附著,因此於老化 測試步驟後的最後階段必須除去異物。先前藉由手工作 業,使用真线子除去異物,因此異物去除之作業時間龐 大(20 hr/K”,作業性顯著降低。又,亦成為導致產品二 95845.doc 200524017 本增加之要因。又,由於以手工作業除去異物,因此於異 物去除中容易產生不均一,而成為產品良率降低之要因。 另,於晶圓級型半導體裝置之製造t,於老化測試步驟 後之篩選(測試)中,亦實施有評測半導體裝置是否正常動 作之電性特性的特性評測試驗。於此特性評測試驗中,亦 介以插口將半導體裝置與性能板(檢查用佈線基板)電性連 接,因此於篩選步驟令,焊球之碎屑所產生之異物亦將附 著於半導體裝置之安裝面上。 又,半導體晶圓之單片化,通常藉由切割進行。於包含 接線焊接步驟之晶片級CSP型半導體裝置之製造令,由= 係於清潔室進行將半導體晶圓單片化為複數個半導體晶片 之切割,即使於晶圓級CSP型半導體裝置中,亦於清^ 進行將半導體晶圓單片化為複數個半導體裝置之切割,、= 由於單片化後之步驟係於非 因此除上述焊球 之=:之異物,有時其他異物亦會附著於半導體裝置 本發明之目的在於提供一鍤 、捉仏種可貫現半導體裝置之低忐士 化的技術。 衣罝之低成本 種可提高半導體裝置之產 本發明之其他目的在於提供 品良率的技術。 本發明之上述以及其他目的 述及附圖,即可明瞭。【發明内容】 本專利申請所揭示之發明中 與新特徵透過本明細書之敍 ,具代表性者之概要簡要說 95845.doc 200524017 明如下。 (1)一種半導體裝置之製造方法,其包含: 於半導體晶圓之主面,形成具有電路以及複數個第2電 極焊墊之複數個產品形成區域的步驟; 於上述各產品形成區域中再配置排列間距較上述第i電 極焊墊更寬之複數個第2電極焊墊的步驟; 將上述半導體晶圓之複數個產品形成區域單片化,於第 1面側形成包含上述電路、上述複數個第丨電極焊墊及上述 複數個第2電極焊墊之複數個半導體裝置的步驟;及 將上述複數個產品形成區域單片化的步驟後,藉由清洗 除去附著於上述半導體裝置之第丨面上之異物的步驟。 (2)於上述手段(丨)中,其中 上述清洗步驟係喷射複數粉碎狀乾冰於上述半導體裝置 之第1面上而進行。 (3) 於上述手段(2)中,其中 上述粉碎狀乾冰包含O.i mm至0 3 mm之粒徑尺寸。 (4) 於上述手段(1)中,其中 進而具有將上述複數個產品形成區域單片化的步驟前, 於上述各產品形成區域之第2電極焊墊上形成凸塊之步 (5) 於上述手段(丨)中,其中 置於插口而進行老化測試之 進而具有安裝上述半導體裝 步驟。 (6) 於上述手段(5)中,其中 95845.doc -10- 200524017 ”將上述複數個產品形成區域單片化的步驟係於清潔室進 行, 上述老化測試步驟係於非清潔室進行。 (7) 於上述手段(丨)中,其中 進而具有安裝上料導體裝置於插口㈣行特性評 驗之步驟。 (8) 於上述手段(7)中,其中 將上述複數個產品形成區域單片化的步驟係於清 行; 、 上述特性篩選試驗係於非清潔室進行。 (9) 一種半導體裝置之製造方法,其包含: 準備多重佈線基板,該基板具有以分離區域分隔之複數 個產品形成區域’上述複數個產品形成區域之各個具有互 松位於相反側之第i面以及第2面,以及配置於上述第2面 上之複數個電極焊墊之步驟; 於上述複數個產品形成區域之各第丨面上安裝半導體晶 片之步驟; 形成將安裝於上述複數個產品形成區域之上述複數個半 導體晶片匯總進行樹脂封裝之樹脂封裝體之步驟,· 抑將上述樹脂封裝體以及上述多重佈線基板分割為複數個 早片,形成具有包含上述產品形成區域之配線基板、安裝 於上述配線基板之第1面上的上述半導體晶片及樹脂封裝 上述半導體晶片之樹脂封裝體的複數個半導體裝置之步 驟,及 95845.doc -11 - 200524017 藉由清洗除去附著於上述配線基板之第丨面與相反侧之 第2面上的異物之步驟。 (10) 於上述手段(9)中,其中 - 上述清洗步驟係喷射複數粉碎狀乾冰於上述半導體裝置 _ 之第1面上而進行。 (11) 於上述手段(10)中,其中 上述粉碎狀乾冰包含〇·1 111111至0.3 mm之粒徑尺寸。 (12) 於上述手段(9)中,其中 _ 進而具有將上述複數個產品形成區域單片化的步驟前, 於上述各產品形成區域之第2面之電極焊墊上形成凸塊之 步驟。 (13) 於上述手段(9)中,其中 進而具有安裝上述半導體裝置於插口而進行老化測試之 步驟。 (14) 於上述手段(9)中,其中 進而具有安裝上述半導體裝置於插口而進行特性評估試 籲 驗之步驟。 [發明功效] 本專利申請所揭示之發明中,藉由具代表性者所獲得之 功效簡要說明如下。 X · 藉由本發明,可謀求半導體裝置之低成本化。 - 藉由本發明,可謀求半導體裝置之產品良率之提高。 【實施方式】 @ 以下,參照圖式詳細說明本發明之實施形態。又,用以 95845.doc •12· 200524017 說明發明之實施形態之所有圖中,具有相同功能者賦予相 同符號,省略其重複說明。 (實施形態1) 本實施形態1中,就於晶圓級CSP型半導體裝置中使用 本發明之例加以說明。 圖1係表示本實施形態1之半導體裝置之安裝面側之構造 的模式性平面圖, 圖2係表示本實施形態1之半導體裝置之内部構造的要部 极式性剖面圖, 圖3係表示本實施形態丨之半導體裝置之安裝面側之佈線 圖案的要部模式性平面圖, 圖4係表示本實施形態1之半導體裝置的製造步驟的流程 圖, 圖5係本實施形態1之半導體裝置之製造中所使用之半導 體晶圓的模式性平面圖, 圖6至圖π係表示本實施形態1之半導體裝置之製造步驟 的模式性平面圖。 圖14係表示異物附著於半導體裝置之安裝面上之狀態的 模式性平面圖, 圖15係表示本實施形態1之半導體裝置之製造中所使用 之自動異物清洗裝置的概略構造之圖。 圖16係用以說明乾冰清洗之模式圖, 圖Π係用以說明鼓風清洗之模式圖, 圖18係用以說明噴射清洗之模式圖, 95845.doc 200524017 圖19係用以說明濕式清洗之模式圖 另 焊球 為便於觀察圖式,於圖3及圖14中,省略圖2所示之 如圖1及圖2所示,晶圓級csp型半導體裝置丨之與厚度 方向交差的平面形狀為方形,於本實施形㈣,例如為 之正方形。半導體裝置丨如圖2所示, 其構造為主要包含對應於半導體晶片之晶片層^,設置於 此晶片層^之主面(電路形成面)上之再佈線層(技佈線形 成層仙’以及作料部連接用料設置於此再佈線層^ 上之複數個焊球(突起狀電極)9。 晶片層U之構造為包含半導體基板2,於此半導體基板2 2主面上,將各絕緣層、佈線層重疊複數段而形成之多層 ^線層〇次佈線形成層)3,以及以覆蓋此多層佈線層3之方 :形成之表面保護膜5。半導體基板2例如以單結晶石夕形 次佈線形成層3之絕緣層例如以氧切膜形成]次 佈線形成層3之佈線層例如以銘㈧)、或者銘合金、或者銅 (Cu) ’或銅合金等 金屬 A气儿 年之金屬㈣成。表面保護膜5例如以重 或氮切膜等之無機絕緣膜以及有機 夕層肤形成。 極=二之主面上’作為連接部形成有例如複數個電 趙裝置:極焊㈣如沿晶…(半導 形料 佈線層藉由形成於呈上声之線形成層3之最上層之 I層之表面保護膜5覆蓋,於此表面 95845.doc -14- 200524017 保4膜5上形成有露出電極焊墊4之表面的焊接開口化。 /複數個電極焊墊4之與厚度方向交差之平面形狀均為方 Z形狀,例如為50[_]x50[/m]之四方形狀。又,複數個 弘極嬋墊4均主要以4〇〜65[μιη]&右之排列間距配置。 2次佈線形成層lb如圖2及圖3所示,構造為主要包含設 置於表面保濩膜5上之絕緣層6,延伸於此絕緣層6上之複 數個再佈線7、设置於此絕緣層6上之複數個電極焊墊以, 以及以覆盍此複數個再佈線7之方式設置於絕緣層^上 緣層8。 < 複數個再佈線7之一端側通過形成於絕緣層6之焊接開口 以以及形成於表面保護膜5上之焊接開心,與對應之複 數個電極焊塾4電性連接。複數個再佈線7之各-端側^ 反方之各他端側與對應之複數個電極焊塾7卜體形成 電性連接。 複數個電極焊墊7a於以複數個電極焊塾4包圍之區域内 配置為行驗。此複數個電極焊墊&之與厚度方向交差之 平面形狀形成為例如圓形形狀,於本實施形態丨中以例如 直k為$G.2[mm]左右之大小形成。χ,複數個電極焊塾乃 以大於電極焊墊4之排列間距配置,於本實施形^中,以 例如0.5[mm]左右之排列間距配置。 於複數個電極焊墊〜上,通過形成於絕緣層8上之焊接 開口 8a,複數個焊球9分別電性且機械性連接。焊球9例如 以Sn-Ag-Cu組成之金屬材(無鉛材料)形成。 2次佈線形成層⑽用以對應於安裝有半導體裝置之佈 95845.doc 200524017 線^反(安裝基板)之電極.焊塾之排列間距,再配置排列間 距見於1次料形成層3之電極焊墊4的電極焊墊7a之層(仲 介層)。 於2-人佈線形成層化中,為緩和安裝半導體裝置於佈線 基板之後,因與佈線基板之熱膨脹係數差而產生之應力集 中於知球9 ’ g此絕緣層6及8係以彈性率低於氮化石夕膜或 乳化石夕膜之材料形成,並進而以較表面保護膜更厚之厚度 形成。於本實施形態丨中,絕緣層6及8例如以聚醯亞胺系 之樹脂形成。 至於2次佈線形成層lb之再佈線7,藉由使用與丨次佈線 形、成層之佈線相比低電阻、低電容、低阻抗之佈線,可更 加自由地設定電極焊墊7a之配置。於本實施形態丨中,再 佈線7以例如導電率高之Cu膜形成,又,較好的是以較^欠 佈線形成層3之佈線厚之導電膜形成,進而較好的是覆蓋 再佈線7之絕緣層8使用介電常數低於1次佈線形成層3中使 用之無機層間絕緣膜之有機絕緣膜。 另,於再佈線7設置有探針檢查步驟中使用之檢查用電 極焊墊,於絕緣層8上設置有用以露出此檢查用電極焊塾 之表面的開口,以上未圖示。 於晶片層la之主面側’形成有積體電路。此積體電路主 要包含形成於半導體基板之主面的電晶體元件,以及形成 於1次佈線形成層3之佈線。 繼而,使用圖4至圖19說明本實施形態1之半導體裝置i 之製造。 95845.doc -16 - 200524017 於本實施形態1之半導體裝置丨之製造中,如圖4所示, 晶圓準借步驟<101〉〜探針檢查步驟<106>稱為前步驟 <ι〇〇>,早片化步驟<lu>〜出貨步驟<119>稱為後步驟 <110> '首先,如圖5所示,準備例如包含單結晶矽之半導體晶 圓1〇作為半導體晶圓。(圖4之晶圓準備步驟<101>)。 繼而,如圖6及圖7所示,於半導體晶圓1〇之主面(電路 形成面)上,行列狀形成具有電路以及複數個電極焊墊4之 複數個產品形成區域(晶片形成區域·裝置形成區域)12(圖4 之電路形成步驟<1〇2>)。複數個產品形成區域12藉由分離 區域(切割區域)11分隔,以互相分離之狀態配置。複數個 產品形成區域12於半導體晶圓10之主面上,主要藉由形成 包含電晶體元件、電極焊墊々之丨次佈線形成層(多層佈線 層)3、表面保護膜5、以及焊接開口 &等而形成。 繼而,於各產品形成區域12形成2次佈線形成層(再佈線 層)lb(圖4之再佈線步驟<1〇3>)。 具體為,首先,以旋轉塗布法於表面保護膜5上之全面 形成包含例如聚醯亞胺系之樹脂的絕緣層6,之後如圖8所 不’於絕緣層6上形成露出電極焊墊4之表面的焊接開口 6a ° 繼而,於包含焊接開口 6a内之絕緣層6上之全面,藉由 低壓CVD法(Chemical Vapor Deposition,化學氣相沈積)或 賤射法形成例如銅(Cu)膜作為導電膜,之後,於銅膜上形 成圖案,如圖9所示,形成再佈線7以及電極焊墊7a。 95845.doc _ 200524017 、繼而,於幻人i 、匕3再佈線7上之絕緣層6上之全面,藉由 塗布法幵彡点4 ^ ^ 匕含例如聚醯亞胺系之樹脂的絕緣層8, 如圖10所示,仏切 於絕緣層8上形成露出電極焊墊7a<表面的 焊接開口 8a。 、 、 、繼而,如r圖;Λ Ώ 10所示,於自焊接開口 8a露出之電極焊墊化 、面上以電鍍法形成例如Au膜9a。藉此,不僅形成2次 布良形成層1b,並且形成排列間距大於電極焊墊4a之排列 間距的電極焊墊7a。 19繼而’ &圖11所示,於半導體晶圓1之各產品形成區域 〈> /墊7a上形成焊球9(圖4之焊球形成步驟 、)焊球9之形成並非僅限於此,例如可於電極焊墊 塗布助熔材料,其後藉由焊球供給法將焊球供給至電 、于墊7a上,之後藉由紅外線軟熔法熔解焊球而進行。 又,焊球9之形成亦可例如於電極焊墊9B上藉由網屏印刷 法設置焊錫f材料,之後藉由紅外線㈣法料焊錫膏材 料而進行。 繼而,精由清洗除去於焊球形成步驟<1〇4>中使用之助 溶材料,之後使用探針卡進行用以電性檢查各產品形成區 域1,2之電路功能的測試(圖4之探針檢查探針檢查 係塵接探針卡之探針於設置於再佈線7之賴用電極焊墊 而進行(探針檢查<1〇6>)。 知而’如圖12及圖13所示,將半導體晶圓1G分割為複數 個單片(圖4之單片化步驟<lu>)。此分隔係沿半導體晶圓 1〇之分離區域(切割區域川’藉由例如切割半導體晶圓ι〇 95845.doc •18- 200524017 而進行。又’此分隔於0·5[μπι]以下之異物為1〇〇〇>^/cm3以 下之%境中的清潔室進行。藉由此步驟,圖1所示之本實 施形態1之半導體裝置1大致完成。 繼而,將單片化後之半導體裝置丨裝入托盤,(圖4之夾 具裝入步驟<112>),之後,於裝入托盤之狀態下,搬送半 導體裝置1至標記步驟,之後,於半導體裝置丨之安裝面 (安裝時與基板相對之面)與相反方之面上,形成例如品 名A司名、σσ種、製造批次編號等識別標誌(圖4之標記 步驟<113>)。識別標誌之形成使用喷墨標記法、直接印刷 法、以及雷射標記法等進行。 繼而,以裝入托盤之狀態搬送半導體裝置丨至老化測試 步驟’之後對於半導體裝置1施老化測試(圖4之老化測 試製程<114>)。於老化測試步驟中,將半導體裝置工安裝 於插口,介以此插口進行半導體裝£1與老化測試板之電 性連接。# 口與半導體裝^之電性連接係藉由將半導體 裝置1之焊球9壓接於插口之連接銷之處理而進行,因此由 於壓接時之磨損等,焊球9之碎屑(部分)附著於連接銷。於 老化測試步驟甲,由於重複使用複數 叉双1U插口,因此1個插 口 1天中重複使用的使用頻率因半導體裝 且i生屋百式括 口之使用數量而異,但亦可達例如數百次。即、/ " 上’對應於插Π之使用頻率而累積有焊球9之碎卩屑’。4㈣ 累積於連接銷之碎屑自連接銷脫離,如 ㈡1 4所不,田觉 些影響而作為異物28附著於半導體狀〜 U呆 一衣直i之安裝面。 由於壓接時之磨損而產生的焊純访茂+ η "。 知“屬亦因某些影響而作為 95845.doc -19- 200524017 異物附著於半導體梦署a 干衣置丨之*裝面上。又,耗本實施形 態1之晶該CSP型半導體裝置1係於清潔室進行將半導體 晶圓10單片化為複數個半導體裝置i之切割,但由於單片 化後之步驟係於非清潔室進行,因此除上述焊球9之碎屑 產生之異物,有時其他異物亦會附著於半導體裝置1之 裝面上。 繼而,實施評測半導體裝置丨是否正常動作之電性特性 的特性評測試驗,篩選半導體裝置1之特性(圖4之篩選步 驟<115>)。於此特性_試驗中,亦安裝半導體裝置^ 插口’並介以此插口進行半導體裝置旧性能板(檢查用佈 線基板)之電性連接,因此於篩選步驟中,焊球之碎層 所產生之異物亦會附著於半導體裝置之安裝面上。 繼而,藉由清洗除去附著於半導體裝置i之安裝面的異 物。異物之料藉由使關15所示之自動異物清洗裝置20 之乾冰清洗進行。自動異物清洗裝置2G將液化碳21供給至 造粒機22,於此造粒機22形成顆粒狀之乾冰23,並於粉碎 機24使此顆粒狀之乾冰23形成粉碎狀之乾冰(碎粒狀之乾 冰)25,於清洗裝置26内,自噴嘴…噴射粉碎狀之乾冰25 至安裝於固定夾具之半導體裝置k安裝面,除去附著於 半導體裝置1之安裝面上的異物28。自半導體裝置i之安裝 面除去之異物28回收至積塵單元27。半導體裝置丄自安裝 於裝載側之托盤29a依次供給至固定夹具。實施乾冰清洗 後之半導體裝置1依次收納至卸載側之托盤29b。 繼而,如圖4所示,進行半導體裝置丨之最終外觀檢查 95845.doc -20- 200524017 U7>,之後,將半導體裝置1包裝<118>,之後半導體裝 置1作為產品出貨〈119〉。 於此處,使用圖16簡單說明乾冰清洗。 自喷嘴25a噴射至產品之粉碎狀乾冰25噴沖污物(異物)後 夂形,之後氣化。污物(異物)藉由粉碎狀乾冰25喷射時之 衝擊而聽。藉由乾冰清洗之異物除錄能依據粉碎狀乾 冰25之粒徑、來自噴嘴26a之喷出壓力以及自喷嘴26&至對 象物為止之喷出距離等而變化。藉由本發明者之研究發 現,於粉碎狀乾冰之粒徑·· 〇1 mm〜〇·3 mm、喷出壓力: 〇·5〜2.0 Kg/cm,噴出距離·· 3〇 條件下,於半導體晶 圓之單片化後之後步驟中,附著於半導體裝置丨之安裝面 上之異物可於最短時間内去除乾淨。 於晶圓級CSP型半導體裝置1之製造中,於晶圓·製程(前 步驟)中’有以各種清洗方法進行異物之去除,但於後步 驟中尚無藉由清洗除去異物。尤其,以往未有於進行最終 外觀檢查<117〉之前,藉由清洗除去異物。藉由清洗去除 異物與藉由手工作業去除異物相比,可於短時間内進行, 並且異物去除之不均一性少。因此,藉由清洗進行後步驟 中之異物除去,藉此可縮短異物去除所需時間,因此可實 現半導體裝置1之低成本化。又,由於異物去除之不均一 性少,因此可提高半導體裝置1之產品良率。 於本實施形態1中,至於後步驟中之異物除去係使用乾 冰清洗。粉碎狀乾冰喷射至異物之後昇華。因此,無需異 物除去後之水洗處理或乾燥處理等步驟,因此進而可每現 95845.doc -21 - 200524017 半導體裝置1之低成本化,以及產品良率之提高。 於後步驟< 110>中之藉由清洗進行的異物去除,係於單 片化步驟<111>之後,產品出貨步驟<119>之前進行,但較 好的是於單片化步驟<111 >之後,最終外觀檢查步驟<117> 之前進行,進而更好的是於使用插口之老化測試步驟 <114〉或篩選步驟<ιΐ5〉之後,最終外觀檢查步驟<117>之 前進行。 另,除本實施形態1之乾冰清洗 物除去可使用之清洗,例如,有如圖17所示,噴氣於產品 15除去異物(污物16)之鼓風清洗,或如圖所示,喷射破 璃、塑料等穀物粒子17進行異物(污物16)去除之喷射清 洗,或如圖19所示,將產品15浸入藥液18進行異物(污物 16)之去除的濕式清洗等。此等中任何—者均可用於後步 驟中之異物去除H採諸風清洗之情料,雖可= 去浮游系異物,但難以除去突出於絕緣層8之異物。採用 噴射清洗之情形時,有切削產品表面之問題,又由於喷 射材料殘留於產品之細小部,因此需要水洗處理;= 要噴射材料之磨損管理。採用濕式清洗之情形 要進 订產品之水洗、乾燥,冑而需要進行藥液之污染心。由
此可知,於後步驟中 B 洗。 中之異物去除,車父好的是採用乾冰清 (實施形態2) 導體裝置中使用 本貫施形態2中,就於晶片級CSP型半 本發明之例加以說明。 95845.doc -22- 200524017 圖20係表示本實施形態2之半導體裝置之内部構造的模 式性剖面圖, 圖21係表示本實施形態2之半導體裝置之安裝面側之構 造的模式性平面圖, 圖22係表示本實施形態2之半導體裝置之安裝面側之佈 線圖案的要部模式性平面圖, 圖23係本實施形態2之半導體裝置之製造中使用的多重 佈線基板的模式性平面圖。 圖24係圖23之多重佈線基板的要部模式性剖面圖。 圖25係表示本實施形態2之半導體裝置之製造步驟的流 程圖。 圖26至圖30係表示本實施形態2之半導體裝置之製造步 驟的要部模式性剖面圖。 另,為便於觀察圖式,於圖22中,省略圖21所示之焊 球, 如圖20及圖21所示,本實施形態2之半導體裝置3〇成為 _ 封破構k 17亥封I構造係於稱為仲介層之佈線基板3 2之主 面(第1面)裝載有半導體晶片(半導體元件)31,並於佈線基 板32之主面與相反方之晨面(第2面,安裝面)上配置有複數 個例如球狀之焊球36作為突起狀電極。 半導體晶片31之與厚度方向交差的平面形狀為方形,於 本實施形態2中,例如成為正方形。#導體晶片31雖並非 僅限於此,但構造為主要含有半導體基板,形成於此半導 體基板之主面的複數個電晶體元件,設置於上述半導體基 95845.doc -23- 200524017 板之主面上的1次佈線形成層’以覆蓋此!次佈線形成声之 方式設置的表面保護膜等。上述卜欠佈線形成層以重疊複 數段各絕緣層、佈線層之多層佈線層構成。半導體基板例 如以早結晶石夕形成。多層佈線層之絕緣層例如以氧化石夕膜 形成。多層佈線層之佈線層例如以銘(A1)、或者銘合金、 或者銅(CU) ’或鋼合金等之金屬膜形成。表面保護膜例如 以重登乳化石夕臈或氮化石夕膜等無機絕緣膜以及有機 之多層膜形成。 半,體晶片31具有互相位㈣反方之主面(電路形成 面’弟叫以及裏面(第2面),並於半導體晶片以主面側 形成有積體電路。此積體電路主要包含形成於半導體基板 之主面的電晶體元件以及形成於1次佈線形成層之佈線。 半導體晶片31之主面上形成有例如複數個電極焊塾4消 墊)作為連接部。此複數個電極谭墊4例如沿半導體晶片^ 之各邊配置。 佈線基板32之與厚U向交差之平面敎為方形形狀, 於本貫施形態2中,例如為正方形。佈線基板㈣並非僅 限於此,但構造為包含例如核心材料,以覆蓋此核心材料 之主面之方式形成的第i保護膜32c,以及以覆蓋此核心材 料之主面與相反方之裏面的方式形成之第2保護膜咖。核 。材料例如為其主面及裏面具有佈線層(導電層)之構造。 核心材料例如以於玻璃纖維浸有環氧系、或聚酸亞胺系樹 脂之高彈性樹脂基板形成。核心材料之各佈線層例如以主 成分為CU之金屬膜形成。第1保護膜32C形成之目的主要在 95845.doc -24- 200524017 於保護形成於核心材料之主面佈線層的佈線,第2保護膜 3 2d形成之目的主要在於保護形成於核心材料之裏面佈線 層的佈線。至於第1及第2保護膜(32c,32d),可使用例如 絕緣性之樹脂膜。 佈線基板32之主面上配置有晶片裝載區域(元件裝載區 域),半導體晶片3 1之裏面介以接著材料33固定連接於此 晶片裝載區域。又,於佈線基板32之主面上,配置有例如 複數個電極焊墊32a作為連接部。於本實施形態2中,複數 個電極焊墊32a配置於半導體晶片31(晶片裝載區域)之周 圍又於佈線基板32之裏面配置有複數個電極焊墊32匕 作為連接部,此複數個電極焊墊32b上分別固定有烊球 3 6 〇 半導體晶片3 1之複數個電極焊墊4分別與佈線基板32之 複數個電極焊墊32a電性連接。於本實施形態2中,半導體 晶片31之電極焊墊4與佈線基板32之電極焊墊32a之電性連 接係藉由連接線34進行。連接線34之一端部側連接於半導 體晶片31之電極焊墊4,與連接線34之一端部側相反方之 他端部側連接於佈線基板32之電極焊墊32a。 至於連接線34,例如使用金(Au)線。又,至於連接線 之連接方法,例如使用併用熱壓與超音波震動之球焊連接 半導體晶片31、複數個連接線34等藉由選擇性形成於佈 線基板32之主面側的樹脂封裝體35進行樹脂封裝。樹脂封 裝體35為實現低應力,例如以添加有苯酚系硬化劑、矽橡 95845.doc -25- 200524017 朦以及填充劑(例如二氧化矽)等之聯二苯系之熱硬化性樹 脂形成。至於樹脂封裝體35之形成方法,使用適於大量生 產之轉移鑄模法。轉移鑄模法係使用包含容器、流道、樹 、 脂注入閘口、以及模穴等之成型鑄模(成型模塑鑄模),通 · 過流道及樹脂注入閘口,自容器注入熱硬化性樹脂至模穴 内部,形成樹脂封裝體的方法。 樹脂封裝體35及佈線基板32大致成為同一平面尺寸,樹 月曰封虞體3 5及佈線基板3 2之側面成為一平面。本實施形態 _ 2之半導體裝置3 0 ’稍後將有詳細說明,係使用包含複數 個產品形成區域之多重佈線基板(多佈線基板),形成將安 裝於此多重佈線基板之複數個產品形成區域的複數個半導 體晶片匯總進行樹脂封裝之樹脂封裝體(匯總用樹脂封裝 體)後,將上述多重佈線基板以及匯總用樹脂封裝體分割 為複數個單片,藉此製造而成。 於佈線基板3 2上’複數個電極焊塾3 2 a介以通孔佈線, 與複數個電極焊塾32b分別電性連接。複數個電極焊塾32b 着 如圖22所示,與對應之通孔佈線的焊盤部32h形成為一 體。 繼而’使用圖23及圖24說明本實施形態2之半導體裝置 30之製造中所使用之多重佈線基板(多佈線基板)4〇。 如圖23及圖24所示,多重佈線基板4〇之與其厚度方向交 ^ 差之平面形狀成為方形形狀,於本實施形態2中成為長方 形。多重佈線基板40之主面(晶片裝載面)上設置有模型區 域.41,於此模型區域41中,設置有複數個產品形成區域 95845.doc -26- 200524017 (裝置形成區域)43,於此各產品形成區域43中設置有晶片 裝載區域44。於半導體裝置之製造中,於各個晶片裝載區 域44中裝載有半導體晶片(31),於模型區域41中,形成有 將裝載於各晶片裝載區域44之複數個半導體晶片匯總 ' 進行樹脂封裝的樹脂封裝體(35)。 各產品形成區域43由分離區域42分隔,基本為與圖2〇所 示之佈線基板32相同之構造及平面形狀。佈線基板32藉由 將多重佈線基板40之複數個產品形成區域43單片化為單體 之處理而形成。於本實施形態2中,多重佈線基板4〇並非 僅限於此,例如構造為具有以X方向6個,γ方向3個的行 列排列(6x3)之方式配置之總計18個的產品形成區域43。 繼而,使用圖25至圖30說明本實施形態2之半導體裝置 30之製造。於本實施形態2之半導體裝置3〇之製造中,如 圖25所示,晶圓準備步驟<201>〜探針檢查步驟<2〇3>稱為 兩步驟<200〉,單片化步驟<211 >〜出貨步驟<225>稱為後 步驟<210〉。 首先’準備例如包含單結晶矽之半導體晶圓作為半導體 晶圓(圖25之晶圓準備步驟<2〇1〉),之後於半導體晶圓之 主面(電路形成面)上行列狀形成具有電路以及複數個電極 知塾4之複數個產品形成區域(晶片形成區域)(圖25之電路 形成步驟<202>)。複數個產品形成區域由分離區域(切割 區域)分隔,並以互相分離之狀態配置。複數個產品形成 ' 區域於半導體晶圓之主面上,主要藉由形成包含電晶體元 . 件以及電極焊墊4之1次佈線形成層(多層佈線層)3、表面保 95845.doc -27- 200524017 護膜5、以及焊接開口 5a等而形成。 繼而,使用探針卡進行用以電性檢查各產品形成區域之 電路功能的測試(圖25之探針檢查<2〇3>)。探針檢查係壓 , 接楝針卡之探針於電極焊墊4而進行。 繼而,將半導體晶圓分割為複數個單片(圖25之單片化 步驟<211>)。此分割係沿半導體晶圓之分離區域,藉由例 如切割半導體晶圓之處理而進行。χ,此分割於〇·5[μιη] 以下之異物為1000y/cm3以下之環境中的清潔室進行。藉 _ 由此步驟,形成圖20所示之半導體晶片3工。 繼而,如圖23所示,準備多重佈線基板4〇,之後如圖% 所示,於多重佈線基板40之主面之具有複數個產品形成區 域43的各晶片裝載區域44,介以接著材料33固定連接半導 體晶片31(圖25之晶片裝載步驟<212>)。半導體晶片31之 固定連接於半導體晶片31之裏面與多重佈線基板4〇之主面 相對之狀態下進行。 繼而,於多重佈線基板40之主面之各產品形成區域43, 0 如圖27所示,藉由複數個連接線34分別電性連接產品形成 區域43之複數個電極焊墊32a與裝載於此產品形成區域杞 之半導體晶片31之複數個電極焊墊4(圖25之接線焊接步驟 · <213>)。藉由此步驟’複數個半導體晶片i安裝於多重佈 線基板40之主面上。 於此處,所謂安裝,係指半導體晶片固定連接於基板, 基板之電極焊墊與半導體晶片之電極焊墊電性連接之狀 態。於本實施形態2中,半導體晶片31之固定連接係藉由 95845.doc -28- 200524017 著材料33進行,多重佈線基板40之產品形成區域43之電 w焊墊32a與半導體晶片31之電極焊墊*之電性連接係藉由 連接線34進行。 一威而將女I於多重佈線基板40之主面上的複數個半導 體曰曰片3 1匯總進行樹脂封裝,如圖28所示,於多重佈線基 板4〇之主面上形成樹脂封裝體35(圖25之樹脂封裝步驟 、)树知封裝體35係以覆蓋複數個產品形成區域43之 ^式形成於多重佈線基板之主面之模型區域(41),各產 幵成區域43之半導體晶片3丨以及連接線34等藉由^個樹 月曰封衣體35進行樹脂封裝。樹脂封裝體35以匯總方式的轉 移鑄极法形成,该方法使用具備模穴的成型鑄模,該模穴 匯總覆蓋多重佈線基板4G之複數個產品形成區域43,注入 熱硬化性樹脂至此成型鑄模之模穴内部而進行。 山繼而,如圖29所示,與多重佈線基板40之主面相反方之 裏面對應於各產品形成區域43形成複數個焊球36(圖25 之焊球形成步驟<215>)。焊球36藉由以下處理而形成:例 如於多重佈線基板40之裏面之電極焊墊32b上塗布助熔材 料,之後藉由焊球供給法供給焊球至電極焊墊32b上,之 後使焊球熔化進行與電極焊墊321)之接合。 、塵而藉由巧洗除去於焊球形成步驟中使用之助熔材料 (圖25之助熔材料清洗步驟<216>),之後,對應於多重佈 線基板40之各產品形成區域43,於樹脂封裝體”之上面使 用噴墨標記法、直接印刷法、雷射標記法等形成例如品 名Α司名、σσ種、製造批次編號等識別標誌(圖25之標 95845.doc -29- 200524017 記步驟<217>)。 繼而,如圖30所示,將多重佈線基板40及樹脂封裝體35 分割為複數個單片(圖25之單片化步驟<218>)。此分割係 夕重佈線基板4 0之分離區域4 2,藉由例如切割多重佈線 基板40及樹脂封裝體35之處理而進行。藉由此步驟,圖2〇 所示之本實施形態2之半導體裝置30大致完成。 繼而,將單片化後之半導體裝置3〇裝入托盤,(圖25之 爽具裝入步驟<219>),之後,於裝入托盤之狀態下,搬送 半導體裝置30至老化測試步驟,之後對於半導體裝置3〇實 施老化測試(圖5之老化測試步驟<22〇>)。於老化測試步驟 中,係於插口中裝置半導體裝置3〇,介以此插口使半導體 衣置3 0與老化測試板電性連接。插口與半導體裝置3 〇之電 性連接係藉由將半導體裝置3〇之焊球36壓接於插口之連接 銷上之處理而進行,故而因壓接時之磨損等,焊球刊之碎 屑(部分)附著於連接銷。於老化測試步驟中,由於重複使 用複數個插口,因此丨個插口丨天中重複使用之使用頻率雖 依據半導體裝置之生產量或插口之使用數而異,但亦可達 例如數百次。即,連接銷上,對應於插口之使用頻率累積 有焊球36之碎屬。 累積於連接銷之碎屑自連接銷脫離,因某些影響而作為 異物附著於半導體裝置30之安裝面(安裝時與基板相對向 之面)。又,由於壓接時之磨損等而產生的焊球碎屑亦因 某些影響而作為異物附著於半導體裝置3〇之安裝面上。 又,本實施形態2之晶片級CSP型半導體裝置3〇,於清潔室 95845.doc -30· 200524017 進行將半導體晶圓單片化為複數個半導體晶片31之切割, 但因單片化後之步驟係於非清潔室進行,因此除上述谭球 36之τ屬所4成之異物,有時其他異物亦會附著於半導體 裝置30之安裝面上。 繼而,實施評測半導體裝置3〇是否正常動作之電性特性 的特性評測試驗,篩選半導體裝置1之特性(圖25之篩選步 驟<221>)。於此特性評測試驗中,亦安裝半導體裝置儿於 插口,並介以此插口將半導體裝置3〇與性能板(檢查用佈 線基板)電性連接,因此於篩選步驟中,焊球36之碎屑所 產生之異物亦會附著於半導體裝置之安裝面上。 繼而藉由清洗除去附著於半導體裝置3〇之安裝面上的異 物。異物之去除係藉由使用圖15所示之自動異物清洗裝置 20的乾冰清洗進行。 繼而’如圖25所示,進行半導體裝置3〇之最終外觀檢查 <223>,之後對半導體裝置3〇進行包裝<224>,之後半導體 裝置30作為產品出貨<225〉。 如此,於本實施形態2之晶片級CSP型半導體裝置30之 製造中’藉由清洗進行後步驟之異物去除,藉此亦可獲得 與上述實施形態1同樣之功效。 以上,基於上述實施形態具體說明由本發明者完成之發 明’當然本發明並非限定於上述實施形態者,於不脫離其 主旨之範圍内可作各種變更。 例如,於樹脂封裝型半導體裝置之製造中,使用具有複 - 數個產品形成區域之多重佈線基板,採用有將安裝於各產 95845.doc -31 · 200524017 品形成區域之半導體晶片於各產品形成區域進行樹脂封裝 之個別方式的轉移鑄模法,或使用具有複數個產品形成區 域之多重佈線基板,將安裝於各產品形成區域之半導體晶 片匯總進行樹脂封裝之匯總方式的轉移鑄模法。於上述實 施形態2中,就藉由匯總方式之轉移鑄模法製造之半導體 裝置加以說明,但本發明亦可適用於藉由個別方式之轉移 鑄模法製造的半導體裝置。 夕 又,於上述實施形態2中,就於佈線基板之裏面側具有 稷數個焊球之半導體裝置加以說明,但本發明亦可適用於 省略佈線基板裏面侧之焊球,以佈線基板之電極焊墊作為 外部連接用端子之LGA(Land Grid Array,柵格陣列封裝) 型半導體裝置。 又,於上述實施形態丨中,就於2次佈線形成層上具有複 數個焊球之半導體裝置加以說明,但本發明亦可適用於省 略2次佈線形成層上之焊球,以2次佈線形成層之電極焊墊 作為外部連接用端子之LGA型半導體裝置。 又,於上述實施形態2中,就於佈線基板之主面上具有1 個半導體晶片之半導體裝置加以說明,但本發明亦可適用 於佈線基板之主面上具有複數個半導體晶片tMcp(Muiti Chip package :多晶片封裝)型半導體裝置。 【圖式簡單說明】 圖1係表示本發明之實施形態1之半導體裝置之安裝面側 之構造的模式性平面圖。 、圖2係表示本發明之實施形態丨之半導體裝置之内部構造 95845.doc -32- 200524017 的要部模式性剖面圖。 圖3係表示本發明之實施形態1之半導體裝置之安裝面側 之佈線圖案的要部模式性平面圖。 圖4係表示本發明之實施形態1之半導體裝置之製造步驟 的流程圖。 圖5係本發明之實施形態1之半導體裝置之製造中所使用 之半導體晶圓的模式性平面圖。 圖6係表示本發明之實施形態1之半導體裝置之製造步驟 的模式性平面圖。 圖7係表示本發明之實施形態1之半導體裝置之製造步驟 的要部模式性剖面圖。 圖8係表示圖7之後之半導體裝置之製造步驟的要部模式 性剖面圖。 圖9係表示圖8之後之半導體裝置之製造步驟的要部模式 性剖面圖。 圖10係表示圖9之後之半導體裝置之製造步驟的要部模 式性剖面圖。 圖11係表示圖10之後之半導體裝置之製造步驟的要部模 式性剖面圖。 圖12係表示圖11之後之半導體裝置之製造步驟的要部模 式性剖面圖。 圖13係表示圖8之後之半導體裝置之製造步驟的要部模 式性剖面圖。 圖14係表示異物附著於半導體裝置之安裝面上之狀態的 95845.doc -33· 200524017 模式性平面圖。 圖15係表示本發明之實施形態丨之半導體裝置之製造中 所使用之自動異物清洗裝置的概略構造之圖。 圖16係用以說明乾冰清洗之模式圖。 圖17係用以說明鼓風清洗之模式圖。 圖18係用以說明噴射清洗之模式圖。 圖19係用以說明濕式清洗之模式圖。 圖20係表示本發明之實施形態2之半導體裝置之内部構 造的模式性剖面圖。 圖21係表示本發明之實施形態2之半導體裝置之安裝面 側之構造的模式性平面圖。 •圖22係表示本發明之實施形態2之半導體裝置之安裝面 側之佈線圖案的要部模式性平面圖。 圖23係本發明之實施形態2之半導體裝置之製造中使用 的多重佈線基板的模式性平面圖。 圖24係表示本發明之實施形態2之半導體裝置之製造步 驟的要部模式性剖面圖。 圖25係表示本發明之實施形態2之半導體裝置之製造步 驟的流程圖。 圖26係表示圖25之後之半導體裝置之製造步驟的要部模 式性剖面圖。 圖27係表示圖26之後之半導體裝置之製造步驟的要部模 式性剖面圖。 圖28係表示圖27之後之半導體裝置之製造步驟的要部模 95845.doc 200524017 式性剖面圖。 圖29係表示圖28之後之半導體裝置之製造步驟的要部模 式性剖面圖。 圖30係表示圖29之後之半導體裝置之製造步驟的要部模 式性剖面圖。 【主要元件符號說明】 1 半導體裝置 la 晶片層 lb 2次佈線形成層 2 半導體基板 3 1次佈線形成層(多層佈線層) 4 電極焊墊(焊墊) 5 表面保護膜 5a 焊接開口 6 絕緣層 6a 焊接開口 7 再佈線 7a 電極焊墊(焊球焊盤) 8 絕緣層 8a 焊接開口 9 焊球 10 半導體晶圓 11 分離區域(切割區域) 12 產品形成區域(裝置形成區域) 95845.doc -35- 200524017 20 自動異物清洗裝置 21 液化碳 22 造粒機 23 顆粒狀乾冰 24 粉碎機 25 粉碎狀乾冰 26 清洗裝置 26a 喷嘴 27 積塵單元 28 異物 29a,29b 托盤 30 半導體裝置 31 半導體晶片 32 佈線基板(仲介層) 32a,32b 電極焊墊 32c,32d 保護膜 32h 通孔佈線之焊盤部 33 接者材料 34 連接線 35 樹脂封裝體 36 焊球 40 多重佈線基板 41 模型區域 42 分離區域 95845.doc -36- 200524017 43 產品形成區域(裝置形成區域) 44 晶片裝載區域
95845.doc -37-

Claims (1)

  1. 200524017 十、申請專利範園: 1. 一種半導體裝置之製造方法,其特徵在於包含: 於半導體晶圓之主面形成具有電路以及複數個第工電 極焊整之複數個產品形成區域的步驟; 於上述各產品形成區$中再西己置排列間距較上述第1 電極焊墊更寬之複數個第2電極焊墊的步驟; 外將上述半導體晶圓之複數個產品形成區域單片化,於 第1面側形成包含上述電路、上述複數個^電極焊塾、、 上述複數㈣2電極焊k複數料導體裝置的步驟. 及 , 將上述複數個產品形成區域單片化的步驟後,藉由清 洗除去附著於上述半導體裝置之第旧之異物的步驟。月 2.如請求項1之半導體裝置之製造方法,其中 上述清洗步驟係喷射複數粉碎狀乾冰於上述半導體裝 置之第1面上而進行。 3·如請求項2之半導體裝置之製造方法,其中 上述粉碎狀乾冰包含0el mm至〇·3 mm之粒徑尺寸。 4·如請求項1之半導體裝置之製造方法,其中 一進而具有將上述複數個產品形成區域單片化的步驟 前,於上述各產品形成區域之第2電極焊塾上形成凸塊 之步驟。 5·如請求項1之半導體裝置之製造方法,其中 進而具有安裝上述半導體裝置於插口而進行老化測試 之步驟。 95845.doc 200524017 6·如請求項5之半導體裝置之製造方法,其中 將上述複數個產品形成區域單片化的步騾係於清潔室 進行; ' 上述老化測試步驟係於非清潔室進行。 7·如請求項1之半導體裝置之製造方法,其中 進而具有安裝上述半導體裝置於插口而進行特性評估 試驗之步驟。 8.如請求項7之半導體裝置之製造方法,其中 將上述複數個產品形成區域單片化的步驟係於清潔室 進行; 上述特性篩選試驗係於非清潔室進行。 9· 一種半導體裝置之製造方法,其特徵在於包含: 準備多重佈線基板,該基板具有以分離區域分隔之複 數個產品形成區域,上述複數個產品形成區域之各個具 有互相位於相反侧之第1面以及第2面,以及配置於上述 第2面上之複數個電極焊墊之步驟; 於上述複數個產品形成區域之各第丨面上安裝半導體 晶片之步驟; 形成將安裝於上述複數個產品形成區域之上述複數個 半導體晶片匯總進行樹脂封裝之樹脂封裝體之步驟; 將上述樹脂封裝體以及上述多重佈線基板分割為複數 個單片,形成具有包含上述產品形成區域之配線基板、 女裝於上述配線基板之第1面上的上述半導體晶片及樹 脂封裝上述半導體晶片之樹脂封裝體之複數個半導體裝 95845.doc 200524017 置之步驟;及 藉由清洗除去附著於上述配線基板之第1面與相反側 之第2面上的異物之步驟。 ίο 11. 12. 13. 14. 15. 如請求項9之半導體裝置之製造方法,其中 上述清洗步驟係喷射複數粉碎狀乾冰於上述半導體裝 置之第1面上而進行。 如請求項10之半導體裝置之製造方法,其中 上述粉碎狀乾冰包含〇· 1瓜㈤至〇·3 mm之粒徑尺寸。 如請求項9之半導體裝置之製造方法,其中 進而具有將上述複數個產品形成區域單片化的步驟 兩’於上述各產品形成區域之第2面之電極焊塾上形成 凸塊之步驟。 如請求項9之半導體裝置之製造方法,其中 進而具有安裝上述半導體裝置於插口而進行老化測試 之步驟。 如請求項9之半導體裝置之製造方法,其中 進而具有安裝上述半導體裝置於插口而進行特性評估 试驗之步驟。 一種半導體裝置之製造方法,其特徵在於包含·· 準備具有由劃線分隔之複數區域,並於上述複數個區 域之各個形成有積體電路、複數個第1電極焊墊及連接 於上述複數個第1電極焊墊且排列間距較上述第丨電極焊 墊更寬之複數個第2電極焊墊之半導體晶圓的步驟; 藉由沿上述劃線分割上述半導體晶圓,形成各個具有 95845.doc 200524017 j述積體電路、上述複數個第丨電極燁墊及上述複數個 第2電極焊墊之複數個半導體晶片的步驟;及 於上述複數個半導體晶片形成步驟後,藉由清洗除去 附著於上述複數個半導體晶片之異物的步驟。 16.如請求項15之半導體裝置之製造方法,其中 半導體晶圓進而具有形成於複數個第2電極焊墊上的 複數個凸塊電極。 95845.doc
TW093127206A 2003-09-30 2004-09-08 A method of manufacturing a semiconductor device TWI357098B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2003340741A JP4241302B2 (ja) 2003-09-30 2003-09-30 半導体装置の製造方法

Publications (2)

Publication Number Publication Date
TW200524017A true TW200524017A (en) 2005-07-16
TWI357098B TWI357098B (en) 2012-01-21

Family

ID=34509677

Family Applications (1)

Application Number Title Priority Date Filing Date
TW093127206A TWI357098B (en) 2003-09-30 2004-09-08 A method of manufacturing a semiconductor device

Country Status (5)

Country Link
US (2) US7534657B2 (zh)
JP (1) JP4241302B2 (zh)
KR (1) KR101085244B1 (zh)
CN (1) CN1607637A (zh)
TW (1) TWI357098B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI458057B (zh) * 2008-05-28 2014-10-21 Renesas Electronics Corp Semiconductor device and manufacturing method thereof

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4519571B2 (ja) * 2004-08-26 2010-08-04 ルネサスエレクトロニクス株式会社 半導体装置及びその検査方法と検査装置並びに半導体装置の製造方法
JP2007123413A (ja) * 2005-10-26 2007-05-17 Elpida Memory Inc 半導体装置の製造方法
JP4719009B2 (ja) * 2006-01-13 2011-07-06 ルネサスエレクトロニクス株式会社 基板および半導体装置
DE102006008050A1 (de) * 2006-02-21 2007-08-23 Imi Intelligent Medical Implants Ag Vorrichtung mit flexiblem Mehrschichtsystem zur Kontaktierung oder Elektrostimulation von lebenden Gewebezellen oder Nerven
JP5304232B2 (ja) * 2008-02-01 2013-10-02 セイコーエプソン株式会社 電気光学装置の製造方法
US8318540B2 (en) * 2008-05-19 2012-11-27 Infineon Technologies Ag Method of manufacturing a semiconductor structure
US8110931B2 (en) * 2008-07-11 2012-02-07 Advanced Semiconductor Engineering, Inc. Wafer and semiconductor package
TWI372453B (en) * 2008-09-01 2012-09-11 Advanced Semiconductor Eng Copper bonding wire, wire bonding structure and method for processing and bonding a wire
CN102246605B (zh) * 2008-12-16 2013-08-07 株式会社村田制作所 电路模块
JP5175803B2 (ja) * 2009-07-01 2013-04-03 新光電気工業株式会社 半導体装置の製造方法
MY152434A (en) 2009-08-18 2014-09-30 Multitest Elektronische Syst System for post-processing of electronic components
US10163819B2 (en) 2014-11-27 2018-12-25 National Institute Of Advanced Industrial Science And Technology Surface mount package and manufacturing method thereof
KR102341732B1 (ko) 2015-01-30 2021-12-23 삼성전자주식회사 반도체 패키지 및 이의 제조 방법
JP6705727B2 (ja) * 2016-09-26 2020-06-03 ファスフォードテクノロジ株式会社 フリップチップボンダおよび半導体装置の製造方法
JP2019186464A (ja) * 2018-04-16 2019-10-24 株式会社ブイ・テクノロジー 配線修正装置および配線修正方法
WO2020073901A1 (en) * 2018-10-11 2020-04-16 Changxin Memory Technologies, Inc. Semiconductor structure, memory device, semiconductor device and method of manufacturing the same
US11723154B1 (en) * 2020-02-17 2023-08-08 Nicholas J. Chiolino Multiwire plate-enclosed ball-isolated single-substrate silicon-carbide-die package

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6111317A (en) * 1996-01-18 2000-08-29 Kabushiki Kaisha Toshiba Flip-chip connection type semiconductor integrated circuit device
KR100267155B1 (ko) * 1996-09-13 2000-10-16 아끼구사 나오유끼 반도체 장치의 제조 방법 및 제조 장치
US6039059A (en) * 1996-09-30 2000-03-21 Verteq, Inc. Wafer cleaning system
JP3481444B2 (ja) * 1998-01-14 2003-12-22 シャープ株式会社 半導体装置及びその製造方法
TW478089B (en) * 1999-10-29 2002-03-01 Hitachi Ltd Semiconductor device and the manufacturing method thereof
JP3878430B2 (ja) 2001-04-06 2007-02-07 株式会社ルネサステクノロジ 半導体装置
JP4790157B2 (ja) * 2001-06-07 2011-10-12 ルネサスエレクトロニクス株式会社 半導体装置
US7169691B2 (en) * 2004-01-29 2007-01-30 Micron Technology, Inc. Method of fabricating wafer-level packaging with sidewall passivation and related apparatus

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI458057B (zh) * 2008-05-28 2014-10-21 Renesas Electronics Corp Semiconductor device and manufacturing method thereof

Also Published As

Publication number Publication date
US20090221104A1 (en) 2009-09-03
JP4241302B2 (ja) 2009-03-18
US7985625B2 (en) 2011-07-26
JP2005109156A (ja) 2005-04-21
CN1607637A (zh) 2005-04-20
KR101085244B1 (ko) 2011-11-22
KR20050031944A (ko) 2005-04-06
TWI357098B (en) 2012-01-21
US20050085009A1 (en) 2005-04-21
US7534657B2 (en) 2009-05-19

Similar Documents

Publication Publication Date Title
US7985625B2 (en) Method of manufacturing a semiconductor device
US6737300B2 (en) Chip scale package and manufacturing method
US7692931B2 (en) Microelectronic packages with leadframes, including leadframes configured for stacked die packages, and associated systems and methods
US9362187B2 (en) Chip package having terminal pads of different form factors
US7830006B2 (en) Structurally-enhanced integrated circuit package and method of manufacture
US11676906B2 (en) Chip package and manufacturing method thereof
TW201533813A (zh) 半導體裝置及形成囊封晶圓級晶片尺寸封裝的方法
TW201807762A (zh) 形成用於扇出嵌入式晶圓級球柵陣列中的電源/接地面的嵌入式導電層的半導體裝置和方法
US9082644B2 (en) Method of manufacturing and testing a chip package
JP2003234359A (ja) 半導体装置の製造方法
US11296051B2 (en) Semiconductor packages and forming method thereof
US9425177B2 (en) Method of manufacturing semiconductor device including grinding semiconductor wafer
US20210057259A1 (en) Semiconductor package, manufacturing method of semiconductor device and semiconductor package
TW202002192A (zh) 晶片封裝件
CN103035578B (zh) 形成具有较大载体的重构晶片的半导体器件和方法
US11004776B2 (en) Semiconductor device with frame having arms and related methods
US20090146299A1 (en) Semiconductor package and method thereof
US20070281393A1 (en) Method of forming a trace embedded package
JP4850852B2 (ja) 半導体装置の製造方法
JP2007142128A (ja) 半導体装置およびその製造方法
JP2003273313A (ja) 半導体装置およびその製造方法
US20230402417A1 (en) Semiconductor package and method of manufacturing
TW202410310A (zh) 半導體封裝
TW201836091A (zh) 半導體裝置和在重建晶圓中控制翹曲的方法
TW201714234A (zh) 模封互連基板之面板組合構造及其製造方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees