TW200418124A - Interconnection structure - Google Patents

Interconnection structure Download PDF

Info

Publication number
TW200418124A
TW200418124A TW092124819A TW92124819A TW200418124A TW 200418124 A TW200418124 A TW 200418124A TW 092124819 A TW092124819 A TW 092124819A TW 92124819 A TW92124819 A TW 92124819A TW 200418124 A TW200418124 A TW 200418124A
Authority
TW
Taiwan
Prior art keywords
layer
wiring
conductive layer
hole
line width
Prior art date
Application number
TW092124819A
Other languages
English (en)
Other versions
TWI244722B (en
Inventor
Takao Kamoshima
Yasuhisa Fujii
Takeshi Masamitsu
Original Assignee
Renesas Tech Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Renesas Tech Corp filed Critical Renesas Tech Corp
Publication of TW200418124A publication Critical patent/TW200418124A/zh
Application granted granted Critical
Publication of TWI244722B publication Critical patent/TWI244722B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76843Barrier, adhesion or liner layers formed in openings in a dielectric
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76843Barrier, adhesion or liner layers formed in openings in a dielectric
    • H01L21/76844Bottomless liners
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76877Filling of holes, grooves or trenches, e.g. vias, with conductive material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5226Via connections in a multilevel interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53209Conductive materials based on metals, e.g. alloys, metal silicides
    • H01L23/53228Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being copper
    • H01L23/53238Additional layers associated with copper layers, e.g. adhesion, barrier, cladding layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00

Description

200418124 玖、發明說明 [發明所屬之技術領滅] 本發明係關於一種配線連接構造,具體而言係關於一 種半導體裝置、液晶裝置等電子裝置之配線連接構造。 [先前技術] 習知之半導體裝置中的積體電路的金屬配線主要是 使用ί呂(A 1)合金,而最先端裝置則是使用電阻更低且耐電 子遷移性高的銅(Cu)配線。具該種Cu配線之半導體裝置係 揭示於例如日本專利特開平2001-15607號公報、e T Ogawa et al.? "Stress-Induced Voiding Under Vias Con-nected To Wide Cu Metal Leads,,IEEE 02CH37320 40th Annual International Reliability Physics Symposium, Dallas, Texas, 2002, pp. 3 12-321 等。 具有該種Cu配線之半導體裝置之製造流程中有雙金 屬鑲炭法以及單金屬鑲崁法。在雙金屬鑲崁法中,係在藉 由乾式蝕刻形成貫穿體以及配線部分的溝後,使阻障金屬 以及晶種Cu膜成膜,再藉由電解電鍍使cu膜成膜。之後, 施加熱處理使Cu膜之膜質安定化後,再藉由CMP(化學機 械研磨法,Chemical Mechanical Polishing)形成 Cu 配線。 另一方面,單金屬鑲崁法係在貫穿體開口後,使阻障 金屬以及晶種Cu膜成膜,再藉由電解電鍍使Cu膜成膜, 然後施加熱處理使Cu膜之膜質安定化後,藉由金屬CMP 僅在配線溝部埋設Cu膜。 上述2種方法,一般多利用Cu電鍍,cu電鍍膜係在 5 315029 200418124 其膜中含有多數小孔隙。此外,在1 0(rc至25(rc的條件下 進行應力移動試驗時,藉由熱應力,上述孔隙會在膜中擴 散’並集中在貫穿體下部。特別在下層配線的配線寬度超 過1 Am程度時容易產生不良情形。如此一來’當孔^集 中時’會產生貫穿體電阻增加、露出、配線電阻增加、: 線等問題。 [發明内容] 本發明係為了解決上述問題而創作者,其目的在提供 -種配線連接構造’可抑制因應力移動所產生的貫穿體下 配線中的孔隙集中情形。 本發明之第1形態的配線連接構造,係具備有:第i 導電層;絕緣層;第2導電層;阻障金屬層。“導電層 =於基板上,係由銅層所形成。絕緣層係形成於第1導 '曰上,具有可通達第1導電層之孔。第2導電層形成於 絕緣層内,係由透過孔盥 ^ ' 丸 一弟1 v毛層形成電性連接之銅層 斤 > 成。阻p早金屬層係形 夕Μ⑽Ρ 乂乃、弟2岭電層以及孔與絕緣層 曰。U蜀層在孔的底部具有開口 過開口與第!導電層直接接觸。 “編 根據本發明之第1 t 邱繁道干a 化恶之配線連接構造,在孔的底 部,弟1導電層與第2導 f, 〇 t ^ ^ ^透過設置在阻障金屬層的 開口置接接觸。由於筐 s itb I 1 a ^ S 層與第2導電層皆為銅層, η此弟]導電層盥箓? 〇 Ξ^ ¥%層之連接部係形成同種金屬彼 此的運接。因此,得以 Α右 制弟]導電層與第2導電層間介 在有阻P早金屬時所產 兴讀金屬連接所導致之孔下的孔 315029 200418124 隙集中。 本發明之另一形態的配線連接構造,係具備有:第! 配線部;f 2配線部;絕緣層;導電層。第】配線部形成 於基板上。第2配線部係形成於基板上,具備有大於第】 配線部的線寬。絕緣層係形成於f }以及第2配線部上, 且具有可通達第2配線部之H電層係透過孔與第2配 線部形成電性連接而形成於絕緣層内。第】配線部係由藉 由電鍍所形成之銅層所構成。第2配線部具有銅層以及至 少位於孔之正下方領域的金屬層的雙層構造。 根據本發明之另一形態的配線連接構造,孔所連接之 第2配線部係具有銅層與金屬層的雙重構造,且在該金屬 層連接有孔。如此’由於孔之連接部分並非含有大量之微 小孔隙的銅層’因此可抑制因應力移動所導致之孔隙集中 於孔下的情形。 此外,由於第丨配線部僅以銅層構成,可使線寬較小 之第1配線部的配線電阻維持在較低的程度,也不因 電阻上升而導致性能惡化。 本發明之另-形態的配線連接構造,係具備有:第i 導電層;絕緣層;第2導電層。第1導電層形成於基板上, 係由銅層所形成。絕緣層係形成於第i導電層i,且具有 °k弟1導電層之孔。第2導電層形成於絕緣層内,係 透過孔與第1導電層形成電性連接m導電層的孔的 附近形成有開缝。 根據本發明之另-形態的配線連接構造,由於開縫係 315029 200418124
M I 形成於孔的附近,因此形成第1導電層内的微小孔隙集中 於與孔之連接部時的障壁。因此,微小孔隙不繞著形成該 障壁之縫隙的話即無法到達孔下,故得以抑制因應力移動 所導致之微小孔隙集中於孔下的情形。 本發明之另一形態的配線連接構造,係具備有:第1 導電層;絕緣層;第2導電層。f丨導電層形成於基板上, A由銅層所形成。絕緣層係形成於第1導電層上,且具有 籲可通達第i導電層之第"L以及第2孔。g 2導電層係用 ,來與其他元件電性連接者,錢過第】孔與第i導電層形 ,電性連接,且形成於絕緣層内。第2孔係用以防止第i ^兒層與其他元件形成電性連接之虛設孔。 根據本發明之另一形態的配線連接構造,除了用以連 :弟1導電層與第2導電層之第i孔夕卜,亦設有虛設孔。 因此,第1導電層内的微小孔隙不會僅集中於第丨孔内, 夕曰刀政至第1孔與虛設的第2孔。藉此,可抑制因應力 •移動所導致之微小孔隙集中於第i孔下的情形。 、首本發明之另一形態的配線連接構造,係具備有:第】 I電層;絕緣層;第2導電層。第i導電層係形成於基板 /且具有線寬較大之第i配線部與線寬較小之第2配線 且由銅層所形成。絕緣層係形成於第1導電層上,且 =通達線寬較小之第2配線部的孔。第2導電層係透 乂Η弟i導電層形成電性連接,且形成於絕緣層内。線 5 i s ' ]之第2配線部’係在第2配線部與第]配線部之接 合部到孔之間形成彎曲狀。 3】5029 200418124 根據本發明之另_犯能M ^ a 土 另形恶的配線連接構造,由於第2配 線部與第1配線部之接合部、 — 口丨王j札之間配置有彎曲部,因此 線兔•車父大之弟1酉己么令ΑΛ»丄曰y 、、泉邛内的大量微小孔隙不易到達孔下。 因此,可抑制因應力移動導 / VW守双之孔隙集中於孔下的情 形0 關於本發明之上述形能以B甘 玫形恶以及其他目的、特徵、形態及 優點,可藉由附圖及本菸明 ^ ^明之砰細相關說明而更加清楚。 [實施方式] 以下根據附圖說明本發明之實施形態。 (實施例1) 參照第1圖,係在半導*其 千¥ to基板(!圖示)上形成層間絕 緣層1。在該層間絕緣層丨 衣曲形成有溝1 a。沿著該溝 la内壁形成有阻障金屬層 五以充填泫溝1 a之方式形成 由銅層所構成之配線層(第1導電層)3。 於δ玄配線層3上形成有声卩彳 喇繒間系巴緣層4,而在該層間絕 緣膜層4上則形成有通達西♦ 逐配線層3之貫穿體(孔)4a盘 4b。貫穿體4a形成於溝4b夕成都 之底部。阻障金屬層5係沿著 貫穿體^與溝MW。以可充填貫穿體4a與溝4b, 且透過貫穿體4a而與配線層3電性連接之方式形成有由鋼 層所構成之配線層(第2導^> β、a # ' ¥兒層)6。藉由上述方法使配線芦 6形成於層間絕緣層4内。 曰 上述阻障金屬層5係在言空 夕 在貝牙體4a底部具有開口,配線 層6係透過該開口與配線芦 LJ直接連接。在層間絕緣層4 上’形成有絕緣層7以覆蓋配線層6。 3]5029 200418124 ^ / 疋纽(Ta)、氮化I旦 此外,阻障金屬層 (TaN)、鈦(Ti)、氮化鈦(TiN)、氮化鎢(Wn)之任一金屬所 形成之單層構造或該等金屬之任意組合所形成之疊層構 造。 接著,說明本實施形態之2種製造方法。 蒼第2圖,係於半導體基板(無圖示)上形成層間絕 緣層1。於該層間絕緣層!中形成溝u。在阻障金屬層2 形成於形成有溝la之層間絕緣層!表面整面後,形成銅層 3:充填該溝la。該銅層3係在形成鋼之晶種層後,藉由 ^使鋼之電鑛層成膜而形成。之後,藉由cMp研磨去除 屬層2與銅層3,直到層間絕緣層!之表面露出為 :稭此,可使阻障金屬層2與銅層3僅殘留於溝h内, 層3。 〈用毛綴所形成之銅層)所構成之配線 在層間絕緣層1上形成声問 3。蕤以…丄 俗成層間絶緣層4以覆蓋該配線層 曰乾式蝕刻在該層間絕緣層4 ^ 4a與溝4b。貫穿雜4 r 、面上形成貫穿體 線層3表面之太 係以由溝4b之底部延伸而露出於配 屑J表面之方式形成。 在形成有貫穿體盥溝 上,藉由例如+ ^溝4b之層間絕緣層4的表面 寿曰由例如濺射法形成有阻 ^ 成時,阻障金屬層5之…“以5。錯由滅射法形 底部尺寸)的差, 、子本土於開口部之縱橫比(深度/ 丁川是而形成T] > 丁?> η。* 4之上面的阻障金屬岸 、即’層間絕緣層 暝厚Τ2,而哕溝41 3 吴子Τ]係大於溝4b之底部的 溝外之底部的膜厚丁2則大於貫穿體43底 ]〇 315029 200418124 部的膜厚T3。之後’在阻障金屬層5之全面施加乾式蝕刻。 參照第3圖,由於阻障金屬層5之膜厚會在貫穿體钧 之底部變薄,因此可藉由上述乾式蝕刻,使貫穿體物底部 之阻障金屬層5消失。藉此,在貫穿體乜底部之阻障金屬 層5上會形成開口,並由該開口露出配線層3之表面。 參照第1圖’係以充填貫穿體乜與溝仆之方式形成 2層6。6係、在形成銅之晶種層後藉由電鑛使銅之 電鑛層成膜而形成。之後,CMp研磨去除阻障金屬層 5與銅立層6,直到層間絕緣層4之表面露出為止。藉此,可 使阻障金屬層5與銅層6僅殘留於貫穿體以及溝&内, 亚形成由電㈣層所構成之配線I 6。接著,於層間絕緣 層4上形成絕緣膜7以覆蓋配線層6。 參照第4圖,層間絕緣層1、;冓la、阻障金屬層2、 :及配線層3係利用與上述第i製造方法相同之方曰法形 在層間絕緣層i上形成層間絕緣層4以覆蓋該配線層 错由乾式姓刻在該層間絕緣層4表面形成溝仆。在妒 :有忒溝4b之層間絕緣層4之表面上,藉由例如 成阻障金屬層5a。 元 1參照第5圖,藉由相片製版在阻障金屬層5a上形成阻 =後’以該阻劑圖案為遮罩並藉由乾式姓刻選擇 土。去除阻障金屬層5a與 之底部形成-咖祕 心此’在溝4b Η 成:牙體4a,並於該貫穿體4a底部露出配線層3 、面4者,在乾式1虫刻後’藉由例如灰化處31等將阻 315029 )] 200418124 * 乂 r 劑圖案予以去除。 參照第6圖,係於該貫穿體4a以及阻障金屬層化上, 形成阻障金屬層5b。阻障金屬層5的膜厚係丁4、丁5>τ6。 亦即,相對於在層間絕緣膜4之上面以及溝4b之底部層疊 有阻障金屬層5a與5b,在貫穿體4a之底部,僅有阻障金 屬層5b。因此,層間絕緣膜4之上面以及溝仆之底部的 阻=金屬層5的各膜厚T4、T5,會大於貫穿體乜底部之 ,阻障金屬層5的膜厚T6。之後,在阻障金屬層5之整面施 加乾式蝕刻。 蒼照第7圖,由於阻障金屬層5之膜厚會在貫穿體心 底部變薄,因此可藉由上述乾式蝕刻,使貫穿體43底=之 阻障金屬層5消失。藉此,在貫穿體4a底部之阻障金屬層 5上形成開口,並由該開口露出配線層3之表面。 參照第1圖’係形成銅層6使之充填貫穿體4a與溝 外。該銅層6係在形成銅之晶種層後藉由電鐘使銅之電鐘 •層成膜而形成。之後,藉由CMP研磨去除阻障金屬展二 與銅層6,直到層間絕緣層4之表面露出為止。藉此:可 使阻障金屬層5與銅層6僅殘留於貫穿體^以及溝内, 並形成由銅層所構成之配線層6。料,於層間絕緣層4 上形成絕緣膜7以覆蓋配線層6。 根據本實施形態’如第i圖所示,在貫穿體4a底邹, 係透過設在阻障金屬層5之開口使配線3與配線6直接連 …接。由於配線層3與配線層6皆為銅層,因此配線層3盘 …配線層6之連接部可形成同類金屬間的連接。而得以抑制 315029 12 200418124 於配線層3與 類金J i k 6間;1在阻障金屬層5時所產生之異 、孟屬連接所導# 7双之貝牙體4a下的微小孔隙的集中。 此外,在書办邮 配線岸3 部之周邊部的阻11 章金屬層5係與 … 連接,不同於先前例,在貫穿體4a之底部整, 亚未與配線層3相連拯田士+ &丨正月丑 會擴散至…4 因此,在本實施形態中,孔隙不 、 至貝牙月豆底部的中央邻,而俨p , r^丄 因此 0 Τ央。卩而付以鈿小應力分布。 二般,相較於先前例,更能夠抑制在貫穿體 的破小孔隙的集中。 (貫施例2) 參照第8圖,在半導,其4 緣屛〗、a 牛¥肢基板(無圖示)上形成有層間絕 曰1。在該層間絕緣声] 線(纟® rb5 ώ 、 θ 表面上’形成有線寬較細配 "、幅配線)用溝1 a金複官备官 阻障八s a . ”、,表見較覓配線(寬幅配線)用溝lb。 早孟屬層2係分別沿著兮、、盖 成萨由千/w 者°亥屢1a、lb之内壁而形成。並形 部)3,u古播雀] y风之、、,田巾田配線層(第1配線 充,、溝a。另外,又形成具有夢由命 鋼層3與金屬|31之〜曰由-鍍所形成之 部),以充埴溝lb。1 幅配線層(第2配線 寬。…線層具有大於細幅配線層之線 於層間絕緣層1上邢忐古昆 ^ "成有層間絕緣層4,以劳苗今細 幅配線層與寬幅配線層,於 u復盍ι 達寬巾5邴0厗之I _ w s K巴、.、彖層4上形成有矸通 足“己線層之貝牙體(孔Ma與溝4b。貫4 於溝4h >忘郊。办貝牙月立4a係形成 溝4b<底部。旯幅配線層之金屬声 之至少1下方1试、, 曰J 1位於該貫穿體4a 正下方項或’亚於貫穿體 相連接。 、^ 底邛與阻障金屬層5 3]5029 200418124 p且卩早金屬層 係〉口者貝牙叫…心壁面而形 成。> 充填貫穿體4a與溝4b,並透過貫穿體“與寬俨之 性,接之方式,形成由Cu層所構成二線 g (導电層)6。藉此,使配線層6形成於層間絕緣層4内。 於層間絕緣層4上形成絕緣層7以覆蓋該配線層6。 此外,金屬層3 i例如係由钽、氮化鈕、鈦、氮化欽、 氮化鎢之任一金屬所形成之單層構造或該等金屬之任音、組 _合所形成之疊層構造、鋁合金層、或藉由濺射法所形成之 銅層。 一此外’阻P早金屬’ 2、5例如係由鈕、氮化鈕、鈦、 氮化鈦、氮化鶴之任一金屬所形成之單層構造或該等金屬 之任意組合所形成之疊層構造。 接著’。兒明本實施形態之製造方法。 參照第^圖,係、於半導體基板(無圖示)上形成有層間 絕緣層1。藉由乾式姓刻,在該層間絕緣層1上形成線寬 較細配線(細幅配線)用溝1a與線寬較寬配線(寬幅配線)用 溝1b。阻障金屬層2係分別沿著該溝la、lb之内壁而形 成於層間絕緣層4之# &敕工 ^ ^ 之表面正面。在該阻障金屬層2上形成 銅層3。該銅層3係在銅 %⑴〈日日種層形成後猎由電鍍使銅之 電鐘層成膜而形成。金屬層31係成膜於該銅層3上。 此外,銅層3孫犯Λ、7 ^ ” 乂成可元全充填溝la,且未完全充埴 溝1 b之膜厚。具髀而丄 , /、 子〃、虹而g ,銅層3之膜厚丁係小於溝以之 >米度D,且大於溝】a夕办 、 見巾田L]之]/2的尺寸(L]/2),而小 方二屢]b之見巾g L 2 ·>〗/ 〇从 〜的尺寸(L2/2)。亦即,為了將鋼 315029 ]4 200418124 厚T設定在Ll“ 層3完全充填於溝la,必須將銅層3的膜 、上而為了瓖溝1 b無法完全由銅層3所充填,銅層 度D外,還必須小方々 之膜厚T除了必須小於溝lb之深 L2/2。 之後,藉由CMP法,研磨去除金屬層31與銅層3 直到層間絕綾屉]夕主I , 曰1之表面路出為止。藉此,如第8圖所^ 般在/冓1 a内僅殘留銅層3並形成細幅之配線層,而4 溝1b内殘留金屬層31與銅層3而形成寬幅之配線層。
_接著纟層間絕緣層1上形成層間絕緣層4,以覆I 配、泉層與見幅之配線層。藉由乾式蝕刻在該層間^ :層4之表面之寬幅配線層上形成貫穿體4a與溝4b。| 穿體4a係以由溝4b夕;^ μ 之底4延伸並露出於金屬層3ΐ表 方式形成。 形成有貝牙體4a與溝4b之層間絕緣層4之 上,形成有阻障合衣® “屬層5,並形成銅層6使之充埴貫办邱 4a與溝4b。該銅層6俜λ π Λ、▲ 、、牙月j 之電鍍層成膜而形成。之銘一丄 包鍍使銷 後,猎由CMP研磨去除阻陸 層5與銅層6,直到;門巧々 I早金屬 ^ ]層間絕緣層4之表面露出為止。蕤+ 可使阻障金屬層5盥銅属A没& 糟此, 一幻層6僅殘留於貫穿體4a以 内,並形成由銅層所構成 及溝心
Λ之配綠層6。接者,於層M 層4上形成絕緣膜7 間矣巴緣 、 设盍配線層6。藉由該種製造 可易形成由銅層3 _ 去, 1成之細巾S配線層,以及呈右 層3]與銅層3之雙會据4 一有金屬 又畫構造的寬幅配線層。 根據本貫施形態,|办
貝牙體4a所連接之寬幅的配線;A 丨15029 具有銅層3與金屬層31之雙重 接有貫穿體仏如此,由於貫^:,且在該金屬層31連 大量微小孔隙的電錄銅層,故"之連接部分並非含 之孔隙集中於貫穿體4a下方的:“:。制因應力移動所導致 此外,由於僅利用銅層3 挥LV收4 ^ J稱成細幅之配续爲 工 传以將細幅配線層的配線 、,!層’而
兀A m + 、卞符在較低的程度,Fl η士 L 不冒因電阻上升導致性能惡化。 又同%也 此外,在金屬層31與鋼層3 接合,但依然可輕易增加金屬声 B 兴類金屬的 因卜μ — ^ 1與銅層3的接觸而择 因此,藉由增加該接觸 J接躅面積。 局部集中在異類金屬的=部可抑制銅層3中的微小孔隙 但本示藉由雙金屬編形成之構造’ 體裝置。 稽由早孟屬坎鑲法所形成之半導 此外,使用藉由濺射法 由於藉由濺射法%成々/ 成方、孟屬層3】之鋼層時, y成之銅層之微小孔隙少 之銅層,因此可獲得 ::由:鑛形成 形成之銅層,包含大、八的效果。此外,藉由電鐘 磺(S)等雜質。 +夜中的乳(C1)、碳(〇、硫 (實施例3 ) 參照第10圖與第圖, 施形態之構造相較下,並主J:知形恐之構造與第1實 r 其主要相異點在於:並非在f穿俨 h底部之阻障金屬声5來卫非在貝牙 兒層)3中設置開缝4]。 日(弟于 315029 ]6 200418124 因此,阻障金屬層5係在貫穿體钧之底部整面與配綠 層3相連接。此外’開縫41係如第u圖所示,在寬幅配 ㈣M la^域’且殘留有層間絕緣膜工之領 域。該開縫4 1係以夾住盘貫穿辦 ^ Λ …牙月豆4a之連接部的方式於貫 牙月豆4 a附近形成例如2個。 —此外,關於上述構造以外的部分,由於係與上 貫施形態之構成大致相同,因μ 造要素,而省略其說明。此“同-符號標示同-構 根據本實施形態,開縫4 接部之方式形成,因此會形成酉;;;;夹住與貫穿^的連 於與貫穿體4a之連接部時的障辟。:3内之微小孔隙集中 圍繞形成障壁之開縫便無法到二:’只要微小孔隙不 制因應力移動所導致 2 4a下方,而得以抑 情形。 糸集中於貫穿體4a下方的 此外在弟1 〇圖中,倍#日日、 如第12圖所示—般,朝著與配◎之月,,但開縫41亦可 中縱方,。此外,開縫4】;二…方向(例如圖 成包圍貫穿體4a之連接部之 :3圖所不,可設置 係如第14圖所示,亦可由包二方式。此外,開縫4】 的倒U字形門^ 貝牙體4a之連接邻 子I開鏠4],與配置在另 ㈣一之三方 構成。 方的直線狀開縫41所 (實施例4 ) 參照第b圓以及 、本貫施形態之構造與第 3 ^>029 17 200418124 1實施形態之構造進行比較,其相異處係在於:本實施形 態係在層間絕緣層4中設置虛設貫穿體(虛設孔)4c,以取 代在貫穿體4a底部之阻障金屬層5形成開口。 因此,阻障金屬層5係在貫穿體4a之底部整面與配線 層3相連接。此外,虛設貫穿體4c並非用以使配線層3 與其他元件電性連接者。沿著該虛設貫穿體4c之内壁形成 有阻障金屬層5,並形成銅層6使之充填於虛設貫穿體4c φ内。除配線層3之外,該銅層6並未與其他配線層形成電 性連接。 此外,在其他構造上由於係與上述第1實施形態之構 造相同,故以同一符號標示同一構造要素,而省略其說明。 根據本實施形態,除了用以連接配線層3與配線層6 之貫穿體4a外,另設置虛設貫穿體4c。因此,配線層3 内之微小孔隙不會僅集中在貫穿體4a,而會分散至貫穿體 4a側與虛設貫穿體4c側。藉此,即可抑制因應力移動所 _ 導致之孔隙集中於貫穿體4a下方的情形。 此外,第1 5圖雖係顯示配置一個虛設貫穿體4c的構 造,但如第1 7圖至第20圖所示亦可設置2個以上的虛設 貫穿體4c。具體而言,亦可如第17圖所示,設置2個虛 設貫穿體4c以挾住貫穿體4a,或如第1 8圖所示配置3個 虛設貫穿體4c以圍住貫穿體4a之三方。此外,亦可如第 1 9圖所示配置例如7個虛設貫穿體4c以圍住貫穿體4a之 周圍,或如第20圖所示配置4個虛設貫穿體4c。 0 此外,如第2 ]圖以及第22圖所示,虛設貫穿體4c 18 315029 200418124 亦可用以使配線層3與虛設配線層6形成電性連接。此時, 虛設配線用溝4d係形成於層間絕緣層4之虛設貫穿體乜 上。在該虛設貫穿體4c與虛設配線用溝糾之内壁形成有 阻障金屬層5,並形成有由銅層所構成之虛設配線層6,以 充填虛設貫穿體4c與虛設配線用溝4d。該虛設配曰線層6 並非用以使配線層3與其他元件形成電性連接者。曰 此外,在其他構造方面,由於係與第丨5圖、第1 6圖 之構造大致相同,故以同一符號標號,並省略其說明。 如上述一般,在設置虛設貫穿體4c與虛設配線層6 時,亦可獲得與第15圖、第16圖相同的效果。 曰 (實施例5 ) 參照第23圖,將本實施形態之構成與實施例4之構 成進行比較,其主要相異點在於虛設貫穿體4c之配置位 置。 配線層3具有線寬較大之配線部3 a,與線寬較小之配 線部3b。配線層6係藉由貫穿體4a與配線層3之線寬較 細之配線部形成電性連接。虛設貫穿體4c係位於線寬較大 之配線部3 a與線寬較小之配線部3 b的連接部R以及貫穿 體4a之間線寬較小之配線部3b上。 此外,在其他構造上由於係與上述第4實施形態之構 造大致相同,故以同一符號標示同一構造要素,而省略其 說明。 根據本實施形態,除了用以連接配線層3、6的貫穿 體4a之外,還設有虛設貫穿體4c。因此,配線層3内之 315029 ]9 200418124 微小孔隙不會僅集中在 叫冒―/刀肷芏貫办轉 側與虛設貫穿體4C侧。藉此,即可抑 '牙肢4a 4夕動所導& 之孔隙集中於貫穿體h下方的情形。 此外,線寬較大之配線層3a内的大量微小 在到達 貫穿體4a下方前會集中在虛設貫穿體4c下方,m 月且「乃因此可進 一步抑制孔隙往貫穿體4a下集中的情形。 此外,如第24圖所示,即使將虛設貫穿體4c配置在 書線寬較大的配線層3a上,只要配置在線寬較大配線部3a 與線寬較小配線部3 b之連接部R附近,即可獲得相同效 果。 此外,在本實施形態中,亦可藉由虛設貫穿體4 c使虛 設配線層與配線層3形成電性連接,或設置虛設配線層。 (實施例6) 參照第25圖,將本實施形態之構造與第3實施形態 進行比較,其差異點在於開缝4 1之配置位置。
配線層3具有線覓較大之配線部3 a,與線寬較小之配 線部3b。配線層6係藉由貫穿體4a與配線層3之線寬較 細之配線部3 b形成電性連接。開縫4 1係位於線寬較大之 配線部3 a與線寬較小之配線部3 b的連接部r附近之線寬 較大的配線部3 a上。 此外’在其他構造上由於徐與上述第3實施形態之構 造大致相同’故以同一符號標示同一構造要素,而省略其 說明。 根據本實施形態,由於開縫4]係形成於連接部R的 20 315029
I 200418124 附近’因此,線言^ ^ ^ 見私大之配線層3a内的大量微小孔隙不繞 者形成其障壁之„ Μ ^ 夂開縫41即無法到達貫穿體4a下方。因此 可抑制因膺力# & Μ心動所導致之孔隙集中於貫穿體4a下方的 情形。 ' (實施例7 )
參照第26 R > M i ^ ",將本實施形態之構造與第5實施形態 部3bl使嗖^ 異處係在於:本實施形態係在彎曲 口I j D 1便線見較小的 辦之π ¥ ^ ^ " 〇P 弓曲—次,以取代虛設貫穿 體之δ又置。而該彎 之間。 係配置在連接部R與貫穿體4a 此外,在其他構造上由於係盥上 a 造大致相同,故以从 ^处弟5員知形態之構 說明。 lj構造要素,而省略其 根據本實施形態,由於彎曲
與貫穿體4a之間,因 知配置灰連接部R U此、、'果見車父大之 小孔隙不易到達貫穿體仏下方。 ^曰8的大量微 所導致之孔隙集中於貫穿 可抑制因應力移 、貝牙體钧下方的情形。 勒 f上述中’係說明設置】個彎曲部训的 可如弟27圖所不,在連接部尺與 月乂,亦 以上的彎曲部(例如2個 、a之間配置2個 “丄 弓曲扑1、3b2)。 赭由配置2個以上的 内的大量微小孔隙不易到達貫穿V4線寬較大之配線層3a 步抑抑應力料料致 ^aT方° θ此’可進— 情形。 4集中於貫穿.體4a下方的 幻 5029 21 200418124 ,上述實施形態中,銅層倍和七入 分之材質所構成的層,勺八 a '、曰匕3以鋼為主成 成的層、及銅之人八匕3 3 ‘‘,、法避免之雜質的鋼所構 口灸廣等。 此外,上述各實施形 此外,在上述中n 再適當地予以組合。 說明,但本發明除了 :對半導體裝置之配線連接構造進行 . 、 ’、了適用在半導體裝置之外,亦可声、、多岫 患用在u置#電子裳置的配線連接構造上。κ 非系詳細說明如上,但該等說明僅用於例示,而 僅二二明纟,在此可清楚理解到本發明之精神與範圍 僅限疋於後附之申請專利範圍。 [圖式簡單說明] 第圖係本發明之第1實施形態之半導體裝置構造之 概略剖視圖。 上囷及弟3圖係依照步驟順序顯示本發明之第1實 施形悲之半導體裝置之第1製造方法的概略剖視圖。 第4圖至第7圖係依照步驟順序顯示本發明之第1實 施升y悲之半導體裝置之第2製造方法的概略剖視圖。 第8圖係本發明之第2實施形態之半導體裝置構造的 概略剖視圖。 第9圖係顯示本發明之第2實施形態之半導體裝置之 製造方法的概略剖視圖。 第]〇圖係本發明之第3實施形態之半導體裝置構造 的概略俯視圖。 第]]圖係沿著第]〇圖之XI - X1線的概略剖視圖。 315029 200418124 第12圖係本發明之第 他構造之概略俯視圖。 第13圖係本發明之第 一其他構造之概略俯視圖。 第14圖係本發明之第 一其他構造之概略俯視圖。 第1 5圖係本發明之第 的概略俯視圖。 3實施形態之半導體裝置之其 3實施形態之半導體裝置之另 3實施形態之半導體裝置之另 4實施形態之半導體裝置構造 第16圖係沿著第15圖之 苐17圖係本發明之第4 他構造之概略俯視圖。 XVI-XVI線的概略剖視圖。 實施形態之半導體裝置之其 弟1 8圖係本發明之第一 —A从姐、止—α 4貫施形態之半導體裝置之另 其他構造之概略俯視圖。 第1 9圖係本發明之第 ~ A ^ M ^ ^ . 4實施形態之半導體裝置之另 具他構造之概略俯視圖。 苐2 0圖係本發明之第 -JL ^ μ ^ ^ . 4實施形態之半導體裝置之另 /、他構3^之概略俯視圖。 第21圖係顯示在本發 W ^ 月之弟4實施形態之半導體裝 的構t中設置虛設配線之構造的概略俯視圖。 弟22圖係沿著第21圖《χχιι·χχιι線的概略剖視 圖0 第 23圖係本發明之第 $者 … 月足弟3貝施形態之半導體裝置構造 略俯視圖。 第24圖係本發明第奋 心乐’貝轭形態之半導體裝置之其 315029 200418124 他構造之概略俯視圖。 第25圖係本發明之第6實施形態之半導體裝置構造 之概略俯視圖。 第26圖係本發明之第7實施形態之半導體裝置構造 之概略俯視圖。 第27圖係本發明之第7實施形態之半導體裝置之其 他構造之概略俯視圖。
卜 4 層 間絕緣膜 la、 lb、 4b 、4d 溝 2、 5、5a、 5 b 阻障金屬層 3 銅 層(或配線層) 3 a 、3 b 酉己 線部 3bl 、 3b2 彎 曲部 4a 貫 穿體(孔) 4c 虛 設貫穿體 6 銅 層(或配線層 、虛設配線層) 7 絕 緣層 3 1 金 屬層 41 開 縫 R 連接部
24 315029

Claims (1)

  1. 200418124 拾、申請專利範圍: 1 · 一種配線連接構造,係具備有: 形成於基板上,由銅層所形成之第1導電層,· 形成於前述第丨導電層上,且具有可通達前述第】 導電層之孔的絕緣層; 形成於前述絕緣層内,且由透過前述孔而與前述第 1導電層形成電性連接之銅層所形成的第2導電層;以
    形成於前述第 之間的阻障金屬層; 而前述阻障金屬層在 第2導電層係透過前述開 别述孔的底部具有開口,前述 口與前述第1導電層直接接 以及第2
    透過前述孔與前述第2配 成於前述絕餘g & η $
    又層構造。 係具備有: 第1配線部; 且線寬大於前述第1 /曰,以及 酉己線部形成電性連接, 一種配線連接構造,係 形成於基板上的第 形成於前述基板上, 第2配線部; 形成於前述第1以 配線部上,且具有可通達 電鍍所形成之鋼層戶斤 以及至少位於前述孔之 315029 25 200418124 3·如申請專利範圍第2項之配線連接構造,其 屬層係藉由濺射法所形成之銅層。 、,钶逑金 4. 如申請專利範圍第2項之配線連接構造, a 屬層係I呂合金層。 ’别述金 5. —種配線連接構造,係具備有: 形成於基板上,且由銅層所 形成於前述第!導電層上,且具有可^電層; 導電層之孔的絕緣層;及 達别述第! 形成於W述絕緣層内,且透過前述孔與μ 電層形成電性連接的第2導電層; j迷弟1導 而在前述第1導電層的前述孔的附近形成有„ 缝。’ $開 6·如申請專利範圍第5項之配線連接構造,— 罄 1導電層具有線寬較大之第1配線部與線寬較】别述第 配線部,前述第2導電層具有線寬較小之配線邻之第2 前述第1導雷屛夕义、士、#。 ’口I ’ 兒曰之則述弟2配線部與前述 層之線寬較小之配線部係透過前述孔相連接,導電 前述開縫係位於前述第i配線部與前 的接合部附近,並形成於前述第m線部内。線部 7 · 一種配線連接構造,係具備有: 形成於基板上,B i@ ^ v 且由銅層所形成的第丨導+ 形成於前述第1導電層上,且具有可通達二;: 導電層之第1以及第2孔的絕緣層;及 义弟1 透過前述孔與前述第】導電層形成電性連接,且, 315029 26 200418124 成於珂述絕緣層内,用以與其他元 電層; 千包丨生連接之第2¾ 而前述f 2孔係用以避免前述第 件產4k、土 了甩續興其他i ^ ^ I性連接的虛設孔。 71 .如申請專利範圍第7項之配線連 有虛設之配蜱S甘# — i、, 其中,另具傾 層電性連接,而m二 孔與w述第1導1 電性連接。 ^層不冒與其他元件產生 9· ^申請專利範圍第7項之配線連接構造, 有用以夯i言1。 、甲 另具備 電層*心口二第3導電層,而前述第3導 性連接月。】述弟1導電層以外的其他配線層不會產生電 10·如申請專利範圍第7項之配線連接構造, 1導電層具有線寬較大之第,配線部,前述第2=第 具有線寬較小之第2配線部,線寬較大之:層 了乂小之第2配線部係透過前述孔相連接。 1 1 ·如申請專利範圍第7項之配線連接構造,1 1塞带. ’、 則述第 ^電層具有線寬較大之第丨配線部與線寬較小之第9 配線部,前述第2導電層具有線寬較小之第3配線部, 線見較小之前述第2配線部與線寬較小之前述第3配線 4係透過前述孔相連接。 ’ 1 2 ·如申請專利範圍第丨丨項之配線連接構造,其中,作為 則述虛設孔使用的前述第2孔,係以可到達線寬較大之 &述第1配線部的方式形成。 315029 27 200418124 1 3 _如申請專利範圍第u 、, ^ 項之配線連接構造,其中,^、 鈾述虛設孔使用的前述楚 作為 、,丄斤 昂2孔,係以可到達線寬鲈, W述第2配線部的方式形成。 見钕小之 14· 一種配線連接構造,係罝備有· 形成於基板上,且呈古& 乂、有、、泉見車父大之第1配線部 寬較小之第2配線部,曰士 °人線 '且由銅層所形成的第1導泰昆 形成於前述第1導電声 , 干甩層上,且具有可通達線寬 之刖述第2配線部的孔的絕緣層·,及 透過丽述孔’與前述第1導電層形成電性連接,且 形成於前述絕緣層内的第2導電層· 而線寬較小之前述第2配線部,係在前述第2配線 部與丽述第1配線部之接合部到前述孔之間形成彎曲 狀。 15·如申請專利範圍第14項之配線連接構造,其中,前述 第2配線部的彎曲次數為1次。 16·如申請專利範圍第14項之配線連接構造,其中,前述 弟2配線部的彎曲次數為2次以上。 28 315029
TW092124819A 2003-03-05 2003-09-09 Interconnection structure TWI244722B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2003058384A JP2004273523A (ja) 2003-03-05 2003-03-05 配線接続構造

Publications (2)

Publication Number Publication Date
TW200418124A true TW200418124A (en) 2004-09-16
TWI244722B TWI244722B (en) 2005-12-01

Family

ID=32923562

Family Applications (1)

Application Number Title Priority Date Filing Date
TW092124819A TWI244722B (en) 2003-03-05 2003-09-09 Interconnection structure

Country Status (3)

Country Link
US (2) US20040173905A1 (zh)
JP (1) JP2004273523A (zh)
TW (1) TWI244722B (zh)

Families Citing this family (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4068497B2 (ja) * 2003-04-24 2008-03-26 株式会社東芝 半導体装置およびその製造方法
US6927493B2 (en) * 2003-10-03 2005-08-09 Texas Instruments Incorporated Sealing and protecting integrated circuit bonding pads
JP4174412B2 (ja) * 2003-11-07 2008-10-29 株式会社東芝 半導体装置及びその製造方法
US6949457B1 (en) * 2004-01-21 2005-09-27 Kla-Tencor Technologies Corporation Barrier enhancement
WO2006016678A1 (ja) * 2004-08-12 2006-02-16 Nec Corporation 半導体装置及びその製造方法
KR20070063499A (ko) 2004-10-26 2007-06-19 로무 가부시키가이샤 반도체 장치 및 반도체 장치의 제조 방법
JP2006202852A (ja) * 2005-01-18 2006-08-03 Toshiba Corp 半導体装置
US7224069B2 (en) * 2005-07-25 2007-05-29 Taiwan Semiconductor Manufacturing Company, Ltd. Dummy structures extending from seal ring into active circuit area of integrated circuit chip
JP2007095898A (ja) * 2005-09-28 2007-04-12 Toshiba Corp 半導体記憶装置及びその製造方法
US7397260B2 (en) * 2005-11-04 2008-07-08 International Business Machines Corporation Structure and method for monitoring stress-induced degradation of conductive interconnects
JP4731456B2 (ja) 2006-12-19 2011-07-27 富士通セミコンダクター株式会社 半導体装置
JP2009060034A (ja) * 2007-09-03 2009-03-19 Rohm Co Ltd 半導体装置
US8114768B2 (en) * 2008-12-29 2012-02-14 International Business Machines Corporation Electromigration resistant via-to-line interconnect
JP2011023487A (ja) * 2009-07-14 2011-02-03 Renesas Electronics Corp 半導体装置及び半導体装置の製造方法
JP5565095B2 (ja) * 2010-05-25 2014-08-06 富士通株式会社 配線回路基板の製造方法
US10134631B2 (en) 2011-08-17 2018-11-20 International Business Machines Corporation Size-filtered multimetal structures
US20130043556A1 (en) 2011-08-17 2013-02-21 International Business Machines Corporation Size-filtered multimetal structures
JP2013077711A (ja) * 2011-09-30 2013-04-25 Sony Corp 半導体装置および半導体装置の製造方法
JP2018026451A (ja) * 2016-08-10 2018-02-15 エスアイアイ・セミコンダクタ株式会社 半導体装置
JP6848795B2 (ja) 2017-09-29 2021-03-24 ブラザー工業株式会社 液滴吐出装置及びコンピュータプログラム
CN109545741B (zh) * 2018-12-05 2020-11-24 上海华力集成电路制造有限公司 钨填充凹槽结构的方法

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US690847A (en) * 1901-03-06 1902-01-07 George W Fassett Gluing-machine.
US6731007B1 (en) * 1997-08-29 2004-05-04 Hitachi, Ltd. Semiconductor integrated circuit device with vertically stacked conductor interconnections
US6124198A (en) * 1998-04-22 2000-09-26 Cvc, Inc. Ultra high-speed chip interconnect using free-space dielectrics
JP4554011B2 (ja) * 1999-08-10 2010-09-29 ルネサスエレクトロニクス株式会社 半導体集積回路装置の製造方法
US6040243A (en) * 1999-09-20 2000-03-21 Chartered Semiconductor Manufacturing Ltd. Method to form copper damascene interconnects using a reverse barrier metal scheme to eliminate copper diffusion
US6395632B1 (en) * 2000-08-31 2002-05-28 Micron Technology, Inc. Etch stop in damascene interconnect structure and method of making
JP3566203B2 (ja) * 2000-12-06 2004-09-15 株式会社東芝 半導体装置及びその製造方法
US6486059B2 (en) * 2001-04-19 2002-11-26 Silicon Intergrated Systems Corp. Dual damascene process using an oxide liner for a dielectric barrier layer
TW484196B (en) * 2001-06-05 2002-04-21 United Microelectronics Corp Bonding pad structure
JP4198906B2 (ja) * 2001-11-15 2008-12-17 株式会社ルネサステクノロジ 半導体装置および半導体装置の製造方法
JP4082236B2 (ja) * 2003-02-21 2008-04-30 ソニー株式会社 半導体装置及びその製造方法

Also Published As

Publication number Publication date
JP2004273523A (ja) 2004-09-30
US20040173905A1 (en) 2004-09-09
US20070029677A1 (en) 2007-02-08
TWI244722B (en) 2005-12-01

Similar Documents

Publication Publication Date Title
TW200418124A (en) Interconnection structure
TWI501299B (zh) 半導體裝置
TWI253103B (en) Semiconductor device and method for manufacturing the same
JP6212720B2 (ja) 半導体装置及びその製造方法
TWI305009B (en) Method for manufacturing semiconductor device
TWI360181B (en) Semiconductor device and fabrication method thereo
TW200805563A (en) Process for producing semiconductor integrated circuit device
WO2010035377A1 (ja) 半導体装置及びその製造方法
TW201005907A (en) Semiconductor with through-substrate interconnect
WO2012176392A1 (ja) 半導体装置及びその製造方法
TW200532833A (en) Interconnect and method of fabricating the same
TW201010005A (en) Hybrid conductive vias including small dimension active surface ends and larger dimension back side ends, semiconductor devices including the same, and associated methods
TW200832614A (en) Dielectric spacers for metal interconnects and method to form the same
TW200539303A (en) Semiconductor device and method for forming conductive path
TW200535978A (en) Method for manufacturing semiconductor device
JP4764606B2 (ja) 半導体装置およびその製造方法
TW201214622A (en) Method for forming a through-substrate via (TSV)
JP2008505506A (ja) 信頼性の向上した銅被膜のための接続パッド構造およびその製造方法
JP2007059660A (ja) 半導体装置の製造方法および半導体装置
TW200539391A (en) Method for fabricating low resistivity barrier for copper interconnect
TW200910431A (en) Semiconductor device and method for manufacturing the same
CN108417550A (zh) 半导体装置及其制造方法
TW200301952A (en) A copper interconnection and the method for fabricating the same
US20070108616A1 (en) Semiconductor device and method for fabricating the same
TWI543263B (zh) 半導體裝置及其製造方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees