TW200302528A - Semiconductor die package with semiconductor die having side electrical connection - Google Patents

Semiconductor die package with semiconductor die having side electrical connection Download PDF

Info

Publication number
TW200302528A
TW200302528A TW92101268A TW92101268A TW200302528A TW 200302528 A TW200302528 A TW 200302528A TW 92101268 A TW92101268 A TW 92101268A TW 92101268 A TW92101268 A TW 92101268A TW 200302528 A TW200302528 A TW 200302528A
Authority
TW
Taiwan
Prior art keywords
semiconductor die
semiconductor
scope
die
patent application
Prior art date
Application number
TW92101268A
Other languages
English (en)
Other versions
TW586169B (en
Inventor
Maria Cristina B Estacio
Original Assignee
Fairchild Semiconductor
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fairchild Semiconductor filed Critical Fairchild Semiconductor
Publication of TW200302528A publication Critical patent/TW200302528A/zh
Application granted granted Critical
Publication of TW586169B publication Critical patent/TW586169B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • H01L2924/13091Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Wire Bonding (AREA)

Description

200302528 玖、發明說明 (月…、敘明·發a“…技術領域、先前技術、内容1施方式及圓式簡單說明) 【發明所屬之技術領域】 相關申請案的交叉參考 本申請案係請求2001年1月22曰申請的美國臨時專利 5申請案60/351,587號之申請曰期的利益,此美國臨時專利 申請案以引用方式整體併入本文中。 本發明係主要關於一種含具有側向電氣連接之半導體 晶粒的半導體晶粒封裝體。
H i〇 發明背景 具有數種半導體晶粒封裝體’半導體晶粒封裝體的 -範例中’-半導體晶粒以導線安裝至_導線架,利用 線將半導體晶粒耦合至導線,線、半導體晶粒及大部份 的導線架(不含往外延伸的導線)隨後係以一模製材料加 15以包封’模製材料隨後受到定型,成形的半導體元件封 裝體係包括-模製體部’模製體部具有橫向延伸遠離模 製體部之導線’半導體晶粒封裝體隨後安裝至一電路板 上。 此等半導體晶粒封裝體雖然有效,仍可加以改良,譬 2〇如,由於消費性電子產品(譬如行動電話、膝上型電腦等) 不斷縮小尺寸,益加需要降低電子元件厚度並提高元件密 度。此外’亦需要改良習知半導體晶粒封裝體的散熱性質 ’晶月的散熱-直是半導體封裝領域的問題,其他需解決 的問題係包括降低電路板上的組件之“接通電阻(RDS〇n),, 5 200302528 玖、發明說明 以及降低電路板上的組件之足跡面積,對於此等組件的足 跡面積而言,在上述模製封裝體範例中,橫向延伸遠離模 製體部之導線係增大封裝體的足跡面積,希望能夠降低此 等組件的足跡面積藉以將更多組件放置在一電路板上。嬖 5如對於包括含有一功率M〇SFET的半導體晶粒而言,其中 功率m〇sfet包括一源區一閘區及—沒區,希望最終達 成約1 · 1的晶片:封裝體尺寸比而不降低半導體晶粒中的有 效源極面積。 本發明的實施例係各別地及共同地解決上述與其他問題。 10 【發明内容】 發明概要 15 本發明的實施例係有關於半導體晶粒封裝體。 本發明的_實施例係針對—種包含以下步驟之方法 ⑷形成-半導體晶圓1包含由切騎所界定的複數個半 導體晶粒;(b)在切割道附近於半導體晶圓中形成複數個腔 體;⑷沿切割道分割晶圓以分離半導體晶粒,其中各個分 離的半導體晶粒係包含一 粒的一邊緣上之至少一凹部。 垂直電晶體且包括位於半導體晶 發明另-實施例係針對一種半導體晶粒封裝體,此 半導體晶粒封裝體包含:⑷一電路基材,丨包括一傳導區 ;⑻-半導體晶粒,其位於電路基材上’其中半導體晶粒 包含-垂直電晶體且包括一邊緣及位於邊緣上的一凹部; 及⑷-焊料接合部,其經由凹部㈣合半導體晶粒及傳導區。 下文進-步詳細描述本發明之上述及其他實施例。 20 200302528 玖、發明說明 圖式簡單說明 21⑷圖顯示-半導體晶圓的背側之示意平面圖; 弟1 (b)圖顯示在第η、国 — M 1(a)圖所tf的切體晶圓f側所界 定之沒極連接部位; 5 —帛物顯示在第糊所示的半導體晶圓背側所界 疋之及極連接部位經過進—步加工後之情形; 第1⑷圖顯示一半導體晶粒背側之經噴濺可焊式背金屬; 第1(e)及1(f)圖顯示半導體晶粒的側視圖; i〇 f1(g)圖顯示—經凸製的半導體晶粒前側之立體圖; 10 帛1⑻圖顯示第_圖所示沿線Al-Al所取之經凸製晶 粒的一部份; 衣日日 第2 (a)圖顯示一半導體晶圓中之一障列的經凸製半導 體晶粒之平面圖; 第2(b)圖顯示晶片盤上分割後之複數個經凸製的半導 15 體晶粒之立體圖; 、 第3(a)圖顯示一陣列的經凸製半導體晶粒之平面圖; 第3(b)圖顯示晶片盤上分割後之一陣列的經凸製半導 體晶粒之平面圖; 弗3⑷-3(f)圖顯示一陣列的半導體晶粒在裝設散熱器 20 時之情形; 第3(g)-3(j)圖顯不具有一散熱器之一半導體晶粒的不 同圖式; 第3(k)圖顯示第3(h)圖所示沿線八2_八2所取的半導體晶 粒之一部份的剖視圖; 7 200302528 玖、發明說明 第4⑷_4⑷圖顯示—半導體晶粒安裝在一電路基材上 時之情形; 第4(e)圖為-電路基材上之—半導體晶粒的平面圖,· 第4(f>4(h)圖顯示一經凸製半導體晶粒的一部份安裝 在一笔路基材上時之剖視圖,· 第5⑷-5⑻圖顯示—電路基材上之一半導體晶粒在安 裝後及重流後的立體圖; 第5⑷-5(e)圖顯示一半導體晶粒的一部份安裝在—電 路基材上時之側剖視圖; ^ 10 第6(a)-6(b)圖顯示—半導體晶粒的一部份安裝在—電 路基材上時之側剖視圖; 々第6⑷圖顯示_半導體晶粒之―角^區的_放大部份; 弟6⑷圖顯示位於—電路基材上之一半導體晶粒 面圖。 15 弟Ua)-6(d)圖中類似的編號代表類似的元件。 【 較佳實施例之詳細說明 本發明的實施例中,數個沒極部位連接係在切判道附 近形成於—半導體晶圓的背側,切割道界定半導體晶片中 之半導體晶粒的邊χ / + n妹佳I施财,汲極部位連接係 為形成於半導辦a μ & 7 , σ k 、曰曰片月侧之圓錐形腔體(譬如雉堞),腔體 可此部份地或完全地延伸通過半導體晶圓,可選擇各圓錐 成=月:的幸4以經由毛細作用盡量加大一焊料接合部的形 k ’具有許多種不同的封裝組態,但對於各此等組態 20 200302528 坎、發明說明 之最終汲極連接可在半導體晶粒安裝至一電路基材的期間 發生,亦在板安裝程序的期間將源及閘凸塊焊接在其位於 電路基材上之各別岸面上。 如此處所使用,半導體晶粒封裝體可包括安裝至任何 適當尺寸的任何適當基材之任何適當數量的半導體晶粒, 本發明的實施例較佳係為其中半導體晶粒封裝體的尺寸接 近半導體晶粒本身的尺寸之“晶片尺寸封裝體,,。 — 、 … 十贫%的貫施 :在每單位足跡面積中具有高的RDSon;第二,本發明的 只施例中,經由圓錐形沒極連接在晶粒周邊盡量加大汲極 接觸藉以增強半導體晶粒封裝體的熱效能;第三,半導· 晶粒可能在其背部附接有散熱器,散熱器可㈣銅丸塊^ :式’使用大約4密耳厚的半導體晶粒(具有背側溝槽)時, 糟由在,半導體晶粒背部出現一銅丸塊係為一種實際的方 10 半導體晶粒中的 15式’·第四,本發明的實施例中 'γ肢日…日祖甲的一 刪=二源區係直接連接至—電路板上的—源極接觸部 i量增大前往则啦的源電流並降低M0SFET的 =Γ(咖⑽);第五,何體晶粒«財的焊料接 二間、源及沒極而具有高的總剖面積,故本發明實 ::::用於高電流應用;第六,本發明的實施例,,: 動地¥肢晶粒邊緣之凹部係促進輝料的毛細流動以大致自 I成焊料接合部1料接合部的形成係 與精確性。 i後1王 本發明的實施例中 形成一種包含由切割道所界定的 20 200302528 玖、發明說明 複數個半導體晶粒之半導體晶圓,然後,複數個腔體在切 割道附近形成於半導體晶圓中,晶圓隨後沿著切割道分割 以分離半導體晶粒,各個經分割及分離的半導體晶粒係包 括位於半導體晶粒的一邊緣上之至少一凹部。部份實施例 5 中,各邊緣可包括一或多個凹部,譬如,一半導體晶粒的 所有四個邊緣在部份實施例中可能包括至少一凹部。 半導體晶粒可包括垂直功率電晶體,垂直功率電晶體 係包括VDMOS電晶體及垂直雙載子功率電晶體,VDMOS 電晶體為一種具有擴散形成的兩或更多個半導體區之 10 MOSFET(金屬氧化物半導體場效電晶體),其具有一源區 、一沒區及一閘。此元件由於源區及〉及區位於半導體晶粒 的相對表面上而為垂直,閘可能為一溝道式閘結構或一平 面式閘結構並形成於與源區相同的表面上。操作期間,在 一 VDMOS元件中從源區至汲區的電流流動係大致垂直於 15 晶粒表面。其他實施例中,半導體晶粒中的電晶體可為雙 載子電晶體,此等實施例中,半導體晶粒的一側可具有一 射極區及一基極區’晶粒的另一側可具有一^集極區。 第1(a)圖顯示一半導體晶圓20的背側且在其中形成有 複數個半導體晶粒24,半導體晶粒24係由切割道22所界定 20 ,半導體晶圓20可能包括如矽與砷化鎵等任何適當的半導 體材料,半導體晶圓20背側可對應於半導體晶粒24中之 MOSFET的没區。 如第1(b)圖所示,複數個腔體28在切割道22附近形成 於半導體晶圓20中,各腔體28可部份地延伸通過半導體晶 10 200302528 玖、發明說明 圓20或完全地延伸通過半 錐形而以圓錐形腔 形腔體的較窄部份 導體晶圓20, 體的較大部份緊鄰晶 緊鄰晶圓20前侧。 各腔體28亦可為圓 圓2〇背側且以圓錐 5 、田的方式形成任何數量的腔體28,孽如可 由微影及钱刻程序形成: 此技蓺所孰知 心㈣“及蝕刻程序為 ,所仏可利用濕钮刻偷刻形成腔體28。另一 =中’可利用雷射㈣或水噴注㈣程序形成複數個腔 10 圖 弟UO圖顯示半導體晶圓2〇背側在額外處理後之示意 、了進仃的額外處理步驟係包括將半導體晶圓加以背研 磨以及進行一李歹丨f /fi 、士 a 不歹i的應力減輕蝕刻程序,亦可進行一背金 屬化程序。 在一背金屬化程序中,金屬沉積在半導體晶圓的背側 上,在此程序期間,金屬亦可在複數個腔體28中塗覆於腔 15 —㈣底部,可利用各财同程序將金屬沉積在半導體 =圓20月側上’不範性程序包括噴濺、離子輔助式沉積及 亂相/儿積,背金屬化程序期間所沉積的金屬較佳可由焊料 /占濕不範性背金屬化金屬係包括鋁、鋼、鎳、鎢等。 在將半導體晶圓20背金屬化之後,可將半導體晶圓分 2〇刎以使各別的半導體晶粒24彼此分離,可以任何適當的方 式發生分割,譬如可利用分割銀或雷射來分割半導體晶圓 20 〇 第1((1)-1(0圖顯示已經分割及凸製後之一半導體晶粒 24,第l(d)_ 1(f)圖顯示半導體晶粒24的後視圖且其上具有 11 200302528 玖、發明說明 一經喷濺可焊接的背金屬30,半導體晶粒24的邊緣具有數 個凹部34且其中出現有先前形成的腔體。此範例中,每個 邊緣具有兩個凹部34,半導體晶粒24具有四個邊緣,但在 其他實施例中每個邊緣可具有較多或較少個凹部。 5 第1(e)]⑴圖顯示位於半導體晶粒24前侧上之複數個 焊料凸塊32,焊料凸塊32可作為半導體晶粒24中的一 MOSFET所用之源及閘連接部,焊料凸塊32可在分割程序 中與其他半導體晶粒24分離前或分離後沉積在半導體晶粒 24上,其可利用包括揀放、模板列印及電鍍等任何適當的 10 焊料沉積程序加以沉積。 第1(g)圖顯示一放大及經凸製的半導體晶粒24,如第 1(g)圖所不,半導體晶粒24側邊具有數個凹部34,各凹部 34具有緊鄰半導體晶粒24背側之 晶粒24前側之一較小部份。如第 34起自於半導體晶粒24背側、並 f則之一較大部份及緊鄰半導體 如弟1 (g)及1 (h)圖所示,凹部
此電氣連接可為對於半導體 晶粒24背側之汲極連 12 200302528 坎、發明說明 接。 ίο 15 20 參照第1(h)圖,當半導體晶粒24安裝至一諸如印刷電 路板等電路基材時,凹部34提供用於焊料流動與接觸之一 部位,傾斜角(Θ)可確保在形成背金屬層3〇的期間背金屬 將元全且均勻地覆蓋到達圓錐狀凹部的基底,適當的傾斜 角可能約為60。至約45。,低的傾斜角(譬如小於約6〇。)會使 侍取後部份地形成於凹部34内側的焊料接合部與晶粒邊緣 相分隔之可能性增高,譬如第4(h)圖所示(如下述),位於 -焊料接合部68底下至少大料㈣導區鄉)可位於半導 體晶粒24周邊的外侧以確保所形成的焊料接合部68延伸遠 離晶粒24’可利用包括_刻或(乾或濕)化學蚀刻等此 技蟄習知的技術來形成特定的傾斜角。 晶粒邊緣及焊料接合部之介面可為應力點,與汲極接 觸重合之—電路基材(譬如電路板)上的傳導性岸面圖案配 置較佳係可在桿料接合部與晶粒邊緣之間確保間隔。部份 形成於晶粒中而非-路通過半導體晶粒之凹部亦有助於使 焊料接合部與半導體晶粒邊緣分隔。 第2⑷-2(b)圖顯示用於形成各別晶粒上不具有散轨哭 之半導體晶粒之程序。第2⑷圖顯示-未經分割的半導; 晶圓20’此半導體晶圓2〇包括複數個半導體晶粒μ及位於 Μ體晶㈣上的⑽個焊料凸塊Μ’此範例中,半導體 晶粒24在分割前以焊料凸製,Α 、他戶、轭例中,半導體晶粒 24可在分割後凸製。在分割半導 24彼此分離之後,卩彳如第2 “日、W使半導體晶粒 則如弟2(b)圖所示放置在晶片盤4〇上, 13 200302528 玖、發明說明 然後半導體晶粒24可作電性測試,測試過後,可將半導體 晶粒24放置在卷帶上然後捲繞在捲軸上。 可苓照第3(a)-3(k)圖描述一種形成在半導體晶粒背部 上具有散熱器之半導體晶粒之程序,此等晶粒封裝體將表 5現出改良的熱效能,上述範例中,散熱器為平面性銅丸塊 的形式,但在其他實施例中可使用具有定向式散熱片的散 熱器。 第3(a)圖顯示具有分割前經凸製半導體晶粒%之一半 導體晶圓20,分割之後,如第3(b)圖所示,半導體晶粒^ 1〇放在晶片盤4〇中,但與第2(b)圖不同,半導體晶粒24放在 晶片盤4〇(譬如陶兗托盤)中使得其上的焊料凸塊面朝下進 入晶片盤40。如第3(c)圖所示,焊膏牝可沉積在半導體晶 粒24背侧上,焊膏46可能包含pb_Sn焊料或另一種適當的 焊接材料。然後,如第3⑷及3⑷圖所示,散熱器料附接 15至半導體晶粒24的背侧然後加熱半導體晶粒24使焊膏重流 ’可使用單一裝置來進行第3(c),)圖所示的處理步驟。 部份實施例中,散熱器48可作標記以識別半導體晶粒 ’將散熱器48附接至半導體晶粒24之後,可測試半導體晶 粒,測試過後可將半導體晶粒24放置在一卷帶與捲軸上, 2〇第3(〇-3⑻圖以不同視圖顯示一種其上有散熱器^之半導 體晶粒24。 第3(k)圖顯示凹部34附近之一半導體晶粒的放大部份 ,凹部34具有-基底34⑷,焊料(未圖示)可出現在基底 34(a)上。 — 14 200302528 玖、發明說明 參照第4(a)-4(h)圖描述半導體晶粒之安裝方式。 第4(a)圖顯示具有複數個傳導區64之一電路基材62, 黾路基材62可為一電路板或一用於半導體晶粒之載體,電 路基材62可包括一或多個含有一聚合或陶瓷材料之絕緣層 5 ,傳導區64可為諸如傳導性岸面、傳導性線等可焊金屬跡 線的形式。 第4(b)圖顯示形成於傳導區64上之複數個焊料凸塊66 ,複數個焊料凸塊66可由電鍍、模板、揀放、絲網印刷等 方式形成。 1〇 如第4(c)圖所示,在側邊具有凹部34之半導體晶粒24 係可安裝在電路基材62上,位於半導體晶粒24側邊之凹部 34係接觸位於傳導區64上的焊料凸塊%,可利用一種揀放 程序將半‘體晶粒24安裝在電路基材62上,安裝之後可進 行重/;IL私序使焊料66重流,如第4(d)及4(e)圖所示,重 15々,L的焊料凸塊係形成至少部份地出現在凹部34中之焊料接 合部68,這些焊料接合部68可作為對於半導體晶粒以背側 之沒極連接。 此範例中,在安裝之前,半導體晶粒24在半導體晶粒 24上不具有焊料凸塊,因此,此範例中,安裝之前,半導 2〇體晶粒24可視為安裝在電路基材62上的“無凸塊,,晶粒,這 比起具有凸製晶粒的情形將更容易焊接,當然在其他實施 例中,晶粒可由焊料加以凸製。 第4(f)-4(h)圖顯示一半導體晶粒24安裝在一電路基材 2上日寸之近視圖,電路基材62包括數個具有焊料凸塊“(a) 15 200302528 玖、發明說明 、66(b)的傳導區64(a)、64(b),焊料凸塊66(a)耦合至半導 體晶教24上的焊料凸塊32,焊料凸塊66(b)耦合至半導體晶 粒34側邊上的凹部34。如第4(h)圖所示,重流之後形成一 焊料接合部68且使焊料接合部68的頂部接觸凹部34壁,焊 5料接合部68的基底坐接在傳導區64(b)上,此傳導區64(b) 可為一印刷電路板(PCB)的一金屬跡線。 请瞭解半導體晶粒24及其他組件為了在第4(f)_4(h)圖 及其他圖中說明而具有簡化的描述,請瞭解熟悉此技藝者 可在半導體晶粒24中提供一適當的邊緣終止結構藉以電性 1〇隔離焊料凸塊32與焊料接合部68。譬如,可利用感光性 BCB(苯環丁烯)或聚醯亞胺來塗覆一晶粒的邊緣或底部藉 以電性隔離焊料凸塊32及焊料接合部68。 第5(a)及5(b)圖顯示一形成有較大焊料接合部之半導 體晶粒封裝體,一晶粒可以第4(a)_4(c)圖所示的方式安裝 15在-電路基材上,然後如第5⑷圖所示,在半導體晶㈣ 女裝至電路基材62之後將額外焊料86沉積在凹部“上。第 5⑻圖顯示重流後之半導體晶粒封裝體,重流之後形成較 大的焊料接合部86,這些焊料接合部86將凹部耦合至電路 基材62的傳導區。 '° 如第5(C)圖所示,α前述方式處理的一焊料凸製半導 體晶粒24係安裝在-具有傳導區料⑷、料⑻的電路基材 62上,傳導區64⑷、64⑻上具有焊料凸塊%⑷、⑼二 如第5⑷圖所示,半導體晶粒24上的焊料凸塊切系接觸傳 導區64⑷上的焊料凸塊66⑷,焊料凸塊66⑻係接觸半導 16 200302528 玖、發明說明 體晶粒24邊緣上之凹部34,然後,額外的焊料⑽沉積在焊 料凸塊66(b)上以提供對於背側金屬3〇及半導體晶粒μ中 MOSFET中的沒區之良好電性連接。如第5(e)圖所示,重 流之後,焊料66(b)、88形成一焊料接合部86。 第5(c)-5(e)圖所示的實施例中,第二焊膏列印或配送 步驟可允許對於凹部34中的金屬具有更大的沒極接觸,凹 部34中的金屬係連接至半導體晶粒㈣购卿丁的汲極, 這將在重流之後導致更高且更寬的焊料接合部。 10 弟6⑷及6(b)圖巾的半導體晶粒24係具有類似第5叫 5⑷圖的半導體晶粒24之安裝方式,但在以⑷及_圖中 ’ -散熱H48及-焊料層46係位於半導體晶粒Μ上。 15 第6⑷圖顯示半導體晶粒24的一角落的放大圖,如圖 巴彖層92出現在半導體晶粒24的前側,絕緣層92 可包含-諸如苯環丁奪⑶)等材料,絕緣層%可具有約8 至約10微米之間的厚度,其覆蓋範圍可延伸至—半導體晶 圓中的切割道且將在重流之後接觸焊料接合部,此隔離作 用可確保不會接觸石夕邊緣而造成影響焊料接合部可靠度之 -力』帛6(d)圖顯不半導體晶粒24的俯視圖。 20 ^ /用的名@與表達方式僅為描述性質而非限制性 ^ ^ ^司人表達方式無意排除所顯示與描述的特性之 二a〆"°卩伤,已知可在所申請的本發明範圍内作出 各種修改’並且,本發明的一或多項實施例的-或多種特 性係可與本發明㈣他實施例…夕 ^ 八他貝知例之一或多種特性合併而不脫 離本發明之範圍。 17 200302528 玖、發明說明 【圖式簡單^說^明】 第1(a)圖顯示一半導體晶圓的背側之示意平面圖; 第1(b)圖顯示在第1(a)圖所示的半導體晶圓背側所界 定之没極連接部位; 5 第1(C)圖顯示在第i(b)圖所示的半導體晶圓背側所界 疋之波極連接部位經過進一步加工後之情形·, 第1(d)圖顯不一半導體晶粒背側之經噴濺可焊式背金屬; 第1 (e)及1 (f)圖顯示半導體晶粒的側視圖; 第1(g)圖顯示一經凸製的半導體晶粒前側之立體圖; 0 第1 (h)圖顯不第1 (§)圖所示沿線A1 - A1所取之經凸製晶 粒的一部份; 第2(a)圖顯不一半導體晶圓中之一陣列的經凸製半導 體晶粒之平面圖; 第2(b)圖顯示晶片盤上分割後之複數個經凸製的半導 15 體晶粒之立體圖; 第3(a)圖顯示一陣列的經凸製半導體晶粒之平面圖; 第3(b)圖顯示曰曰片盤上分割後之一陣列的經凸製半導 體晶粒之平面圖; 第3(c)-3(f)圖顯示一陣列的半導體晶粒在裝設散熱器 20 時之情形; 第3(g)-3(j)圖顯示具有一散熱器之一半導體晶粒的不 同圖式; 第3(k)圖顯示第3(h)圖所示沿線A2-A2所取的半導體晶 板之一部份的剖視圖; 18 200302528 玖、發明說明 第4(a)-4(d)圖顯示一半導體晶粒安裝在一電路基材上 時之情形; 第4(e)圖為一電路基材上之一半導體晶粒的平面圖; 第4(f)-4(h)圖顯示一經凸製半導體晶粒的一部份安裝 5 在一電路基材上時之剖視圖; 第5(a)-5(b)圖顯示一電路基材上之一半導體晶粒在安 裝後及重流後的立體圖; 第5(c)-5(e)圖顯示一半導體晶粒的一部份安裝在一電 路基材上時之側剖視圖, 10 第6(a)-6(b)圖顯示一半導體晶粒的一部份安裝在一電 路基材上時之侧剖視圖; 第6(c)圖顯示一半導體晶粒之一角落區的一放大部份; 第6(d)圖顯示位於一電路基材上之一半導體晶粒的平 面圖。 第l(a)-6(d)圖中類似的編號代表類似的元件。 【圖式之主要元件代表符號表】 40…晶片盤 46···焊貧 (0)…傾斜角 20…半導體晶圓 22···切割道 48···散熱器 24…半導體晶粒 62…電路基材 28···腔體 64,64(a),64(b)…傳導區 32,66,66(a),66(b)…焊料凸塊 68,86…焊料接合部 34…凹部 88…焊料 34(a)…基底 92…絕緣層 19

Claims (1)

  1. 200302528 10 15 20 晶粒附接至電路基材,其中對 ,一焊接材料將該半導體晶粒 的邊緣的至少一凹部耦合至一 拾、申請專利範圍 1. 一種方法,包含: (a) 形成一半導體晶圓,其包含由切割道所界定之 複數個半導體晶粒; (b) 在該半導體晶圓中於該等切割道附近形成複數 5 個腔體;及 (c)沿著該等切割道分割該晶圓以分離該等半導體 晶粒,其中各分離的半導體晶粒係包含—垂直電晶體 且包括位於該半導體晶粒的一邊緣上之至少一個凹^曰" 2·如申請專利範圍第丨項之方法,其中該等複數個腔體中 之各腔體係部份地延伸通過該半導體晶圓。 3·如申凊專利範圍第1項之方法,並― τ。亥寻硬數個腔體係 利用一蝕刻程序形成。 4·如申請專利範圍第1項之方法,進一步包含·· (d)將該等經分離的 於各個半導體晶粒而言 經由位於該半導體晶粒 5亥等電路基材。 如申請專利範圍第】項之方法,其中各個經分離的半導 體晶粒包括位於該半導體晶粒的各側上之至少一凹部。 如申請專利範圍第w之方法,其中各該等複數個腔體 延伸通過該半導體晶圓。 如申請專利範圍第丨 弟員之方法,其中該半導體晶圓包括 —前側及一背側, 、… 一 T各邊寺禝數個腔體形成於該 半導體晶圓的背側。 20 200302528 Sra· 拾、申 8·如申請專利範圍第1 g 固弟1員之方法,進一步包含將一散熱器 附接至各個經分離的半導體晶粒。 9.如申請專利範圍第工項之方法,進一步包含: (d)將至j 一個該等經分離的晶粒附接至一電路基 材,、中至少一個半導體晶粒具有複數個可焊區而非 太干料凸塊’且其中該等電路基材具有岸面墊。 10. 一種半導體晶粒封裝體,包含·· ⑷一電路基材,其包括-傳導區; ίο 15 20 (b)-半導體晶粒,其包含該電路基材上的一垂直 電晶體,其中該半導體晶粒包括一邊緣及位於該邊緣 上之一凹部;及 ()知料接σ冑’其經由該凹部耦合該半導體晶 粒及該傳導區。 11 ·如申請專利範圍第J 〇項 卿 、之半V脰日日粒封裝體,其中該 半導體晶粒包含一垂直MOSFET。 12_如申請專利範圍第】〇 干令肢日日粒封裝體,其中該 凹部部份地延伸通過該半導體晶粒。 13·如申請專利範圍第10項之半導體晶粒封裝體,其中該 +導體晶粒包括一背側且其中該背側受到金屬化。 14. 如申請專利範圍第〗〇項 曰 ..... 、 半冷體日日粒封裝體,其中該 半導體晶粒包括一背侧 中將一散熱器附接至該背 侧。 15. 如申請專利範圍第1〇項 丁守月丑日日粒封裝體,苴中該 凹部為半圓錐的形式。 21 200302528 拾、申請專利範圍 16.如申請專利範圍第10項之半導體晶粒封裝體,其中該 邊緣為該半導體晶粒的一第一邊緣,且其中該半導體 晶粒包括一位於該半導體晶粒的一第二邊緣上之第二 凹部。
TW92101268A 2002-01-22 2003-01-21 Semiconductor die package with semiconductor die having side electrical connection TW586169B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US35158702P 2002-01-22 2002-01-22

Publications (2)

Publication Number Publication Date
TW200302528A true TW200302528A (en) 2003-08-01
TW586169B TW586169B (en) 2004-05-01

Family

ID=34061747

Family Applications (1)

Application Number Title Priority Date Filing Date
TW92101268A TW586169B (en) 2002-01-22 2003-01-21 Semiconductor die package with semiconductor die having side electrical connection

Country Status (1)

Country Link
TW (1) TW586169B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109427902A (zh) * 2017-09-05 2019-03-05 富士电机株式会社 碳化硅半导体装置及碳化硅半导体装置的制造方法
US10699973B2 (en) 2017-11-06 2020-06-30 GLOBALFOUNDERS Inc. Semiconductor test structure and method for forming the same

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109427902A (zh) * 2017-09-05 2019-03-05 富士电机株式会社 碳化硅半导体装置及碳化硅半导体装置的制造方法
CN109427902B (zh) * 2017-09-05 2023-12-08 富士电机株式会社 碳化硅半导体装置及碳化硅半导体装置的制造方法
US10699973B2 (en) 2017-11-06 2020-06-30 GLOBALFOUNDERS Inc. Semiconductor test structure and method for forming the same
TWI709183B (zh) * 2017-11-06 2020-11-01 美商格芯(美國)集成電路科技有限公司 半導體測試結構及其形成方法

Also Published As

Publication number Publication date
TW586169B (en) 2004-05-01

Similar Documents

Publication Publication Date Title
US6830959B2 (en) Semiconductor die package with semiconductor die having side electrical connection
JP5009976B2 (ja) 薄いダイ及び金属基板を使用する半導体ダイ・パッケージ
CN107210241B (zh) 功率半导体装置
TW574749B (en) Semiconductor device package with improved cooling
KR100363776B1 (ko) 리드와 직접 접속된 집적회로 칩 패키지
TW441051B (en) Chip scale surface mount package for semiconductor device and process of fabricating the same
US6867489B1 (en) Semiconductor die package processable at the wafer level
JP3768158B2 (ja) 半導体デバイス
TWI378765B (en) Semiconductor device packages with electromagnetic interference shielding and forming method thereof
CN102308383B (zh) 半导体管芯封装件及其制造方法
TWI395277B (zh) 晶圓水準的晶片級封裝
TWI331391B (en) Stackable semiconductor device and fabrication method thereof
US7626262B2 (en) Electrically conductive connection, electronic component and method for their production
JPH08500211A (ja) 集積回路チップの一体化積重ね体用の非導電性端部層
TW200937590A (en) Wafer level chip scale package and process of manufacture
TW201240031A (en) Microelectronic packages with enhanced heat dissipation and methods of manufacturing
CN101276763A (zh) 具有集成热沉的集成电路装置
TW200400605A (en) Method of eliminating back-end rerouting in ball grid array packaging and apparatus made from same
US20240072009A1 (en) Semiconductor package and related methods
US20220238421A1 (en) Molded packaging for wide band gap semiconductor devices
TW200837915A (en) Semiconductor device package
JP2019186326A (ja) 半導体装置およびその製造方法
US20190385986A1 (en) Chip packaging method and device with packaged chips
TW200302528A (en) Semiconductor die package with semiconductor die having side electrical connection
US20190304940A1 (en) Ultra-thin multichip power devices

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees