TWI709183B - 半導體測試結構及其形成方法 - Google Patents

半導體測試結構及其形成方法 Download PDF

Info

Publication number
TWI709183B
TWI709183B TW107117527A TW107117527A TWI709183B TW I709183 B TWI709183 B TW I709183B TW 107117527 A TW107117527 A TW 107117527A TW 107117527 A TW107117527 A TW 107117527A TW I709183 B TWI709183 B TW I709183B
Authority
TW
Taiwan
Prior art keywords
test structure
corner area
semiconductor wafer
wafer
semiconductor
Prior art date
Application number
TW107117527A
Other languages
English (en)
Other versions
TW201918721A (zh
Inventor
安東尼K 史塔佩爾
派翠克S 史賓尼
傑夫C 史塔
Original Assignee
美商格芯(美國)集成電路科技有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商格芯(美國)集成電路科技有限公司 filed Critical 美商格芯(美國)集成電路科技有限公司
Publication of TW201918721A publication Critical patent/TW201918721A/zh
Application granted granted Critical
Publication of TWI709183B publication Critical patent/TWI709183B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L22/00Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
    • H01L22/30Structural arrangements specially adapted for testing or measuring during manufacture or treatment, or specially adapted for reliability measurements
    • H01L22/32Additional lead-in metallisation on a device or substrate, e.g. additional pads or pad portions, lines in the scribe line, sacrificed conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L22/00Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
    • H01L22/30Structural arrangements specially adapted for testing or measuring during manufacture or treatment, or specially adapted for reliability measurements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L22/00Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
    • H01L22/30Structural arrangements specially adapted for testing or measuring during manufacture or treatment, or specially adapted for reliability measurements
    • H01L22/34Circuits for electrically characterising or monitoring manufacturing processes, e. g. whole test die, wafers filled with test structures, on-board-devices incorporated on each die, process control monitors or pad structures thereof, devices in scribe line
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/544Marks applied to semiconductor devices or parts, e.g. registration marks, alignment structures, wafer maps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/544Marks applied to semiconductor devices or parts
    • H01L2223/54453Marks applied to semiconductor devices or parts for use prior to dicing
    • H01L2223/5446Located in scribe lines
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/562Protection against mechanical damage

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Automation & Control Theory (AREA)
  • Testing Or Measuring Of Semiconductors Or The Like (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

本文包括一種用於晶圓之半導體晶片的測試結構及其形成方法。該測試結構可包括設置於在該晶圓上之第一晶片之角落區內的第一部分,與設置於在該晶圓上之另一晶片之另一角落內的至少另一部分,其中,在切晶該晶片之前,該等部分形成該測試結構。該測試結構可包括電子測試結構或光學測試結構。該電子測試結構可包括數個探針焊墊,各探針焊墊安置成橫越兩個或多個晶片的兩個或多個角落區。在切晶該晶片期間,可從該晶片移除包括設置於其中之測試結構的該等角落區。

Description

半導體測試結構及其形成方法
本揭示內容係有關於半導體結構,且更特別的是,有關於用於測試半導體晶片的測試結構,例如光學及電子測試結構。
習知半導體晶片包含數百萬個電晶體以及其他結構,例如電容器、電阻器、二極體等等。儘管初始被形成為隔離的結構,然而該等裝置會被互連在一起以形成功能電路。可通過使用稱為金屬線的側向互連件與稱為通孔及接觸件的垂直互連件實現該等裝置的互連。隨後各自在各個半導體晶片的互連結構之上形成焊墊以允許電氣連接至晶片的裝置。例如,通過焊墊可實現電氣連接以使各個半導體晶片連接至封裝基板或另一半導體晶片。半導體晶片可使用於範圍廣泛的應用,例如手機、電腦等等。
習知積體電路(IC)(亦即,半導體晶片)形成通常是在半導體材料的表面上發生,例如晶圓。該晶圓上可包括許多晶片。利用稱為切割線(scribe line)的區域可使該等晶片在矽晶圓表面上互相分離。許多步驟涉及用來產 生晶片之電子組件之個別結構的製造。這些步驟本文不予詳述,但是涉及沉積各種材料層,這些材料層可能被選擇性地移除(例如,用化學蝕刻法)以產生電子組件的結構。最後,一旦製造及測試製程完成,各晶片會被分離及封裝而變成個別的半導體封裝晶片。
由於在製造習知裝置期間會遭遇大量的加工步驟及範圍廣泛的加工變數,所以晶片可能在完全分離成為個別半導體晶片之前先做電氣及/或光學測試。例如,可電氣測試各晶片的電氣短路、開路、電阻等等。在另一實施例中,可光學測試各晶片的結構對準、疊對(overlay)、關鍵尺寸等等。直接測試該等晶片可能造成晶片的組件損傷而致使晶片無法運作。例如,如果以探針測試晶片焊墊,則可能損傷金屬而使後續形成於其上的銲錫凸塊、銅柱或焊線不起作用。因此,慣例是納入測試結構以利監控製程及測試完整的晶圓而不損傷晶片組件。光學及電子測試結構慣常形成在稱為“剔除(knockout)”區的區域,亦即,晶圓中本來會是裝置的區域。剔除區可包括切割線、或不確定的主要晶片(steal primary chip),亦即,晶圓中本來會已形成功能半導體晶片的部分。隨著積體電路(IC)變得越來越複雜,需要測試結構的個數已大幅增加,還有(as has)容納此類結構所需的空間。需要漸增的晶圓空間用於加入測試結構,亦即,剔除區,致使可形成於晶圓上的晶片數受限。
在測試後,可使晶片互相分離以形成隨後可封裝的個別的半導體晶片。分離晶片以形成個別半導體 晶片常被稱為晶片的切單(singulation)或切晶(dicing)。切晶的一實施例可包括在晶圓上之切割線內利用機械鋸或雷射切割貫穿晶圓。切晶的另一實施例可包括在切割線中利用機械鋸或雷射形成部分切口,隨後使晶片沿著部分切口裂開。與切晶有關的挑戰之一包括由切晶通過可能包括上述金屬測試結構之切割線而釋出的金屬殘渣。金屬殘渣可能滯留在半導體晶片的壁上,例如,這可能導致形成緩慢成長的裂痕而最終造成晶片的剝離(delamination)。切晶的另一個挑戰是,切割線需要約50微米以上的寬度,以騰出鋸切或雷射切晶而不損傷主動晶片的空間。與切晶有關的的另一個挑戰包括應力誘發缺陷,例如裂痕與剝離。應力誘發缺陷同樣出現在晶片角落附近,此處是最容易有此類缺陷所致的晶片失效。因此,慣例是形成不具有功能半導體結構的晶片角落,但這導致浪費晶圓空間。用於減輕由應力造成之損傷的習知技術包括提供有傾斜或倒角角落區(chamfered corner area)的晶片佈局而不是有尖銳(亦即,90度)角落的晶片佈局。
本揭示內容的第一方面針對一種用於包括複數個半導體晶片之半導體晶圓的方法,其中各半導體晶片包括:主動區,包括複數個積體電路(IC)結構;該半導體晶片的角落區,在該主動區外;以及測試結構的一部分,設置在該角落區內,其中該測試結構之該部分組構成接觸該測試結構設置在該半導體晶圓之另一半導體晶片之另一 角落區中的至少一其他部分以形成該測試結構。
本揭示內容的第二方面有關於一種半導體晶片,其包括:主動區,包括複數個積體電路(IC)結構;該半導體晶片的角落區,在該主動區外;以及測試結構的一部分,設置在該角落區內,其中在該半導體晶片的分離之前,該測試結構之該部分接觸該測試結構設置在另一半導體晶片之另一角落區內的另一部分以形成測試結構。
本揭示內容的第三方面有關於一種形成半導體晶圓之測試結構的方法,該方法包括:形成第一部分測試結構於該半導體晶圓之第一半導體晶片的第一角落區中;以及形成第二部分測試結構於該半導體晶圓之第二毗鄰半導體晶片的第二角落區中,其中該第二部分測試結構至少接觸該第一部分測試結構以形成該測試結構。
由以下本揭示內容之具體實施例的特別說明可明白本揭示內容以上及其他的特徵。
2:半導體晶片集合
4:晶片集合
100:晶圓
102:上表面
104:晶粒、半導體晶片、晶片
104a-d、104e-h、104i、104j:晶片
106:光罩場
108:主動區
110:密封環
111:晶片切單渠道、切割線
112:角落區
112a-d、112e-h、112i、112j:角落區
114a-c:角落區域
116:直線
118:電子測試結構
120:探針焊墊
120a-d:探針焊墊
132:第一部分
134:第二部分
142:探針焊墊120d的一邊
144:角落區112d的一邊
146:互連結構
148:絕緣體材料層
150:堆疊金屬線、配線
152:通孔
154:場效電晶體(FET)
156:源極
158:汲極
160:基板
162:閘極
164、166、168、170:鏈
172:第一部份
174:第二部份
176:配線150的至少一部分
178:鏈164的至少一部分、光學測試結構
180:光學測試結構
182:氮化矽遮罩、遮罩
184:溝槽
186:遮罩圖案
188:矽氧化物層
190:第一部分
192:第二部分
194:光學測試結構180的一部分
198:晶片、半導體晶片
W:寬度
將參考以下附圖詳述本揭示內容的具體實施例,其中類似的元件用相同的元件符號表示,且其中:
第1圖的平面圖根據本揭示內容之具體實施例圖示包括數個半導體晶片的半導體晶圓。
第2圖的放大平面圖根據本揭示內容之具體實施例圖示第1圖的半導體晶片群組。
第3圖的橫截面圖根據本揭示內容之具體實施例圖示第2圖之半導體晶片群組的角落區(corner region)。
第4圖的放大平面圖根據本揭示內容之具體實施例圖示第1圖之晶圓上的半導體晶片群組。
第5圖的橫截面圖根據本揭示內容之具體實施例圖示第4圖之半導體晶片群組的角落區域。
第6圖的橫截面圖根據本揭示內容之具體實施例圖示第1圖之半導體晶片群組的角落區域。
第7圖的放大平面圖根據本揭示內容之具體實施例圖示在半導體晶片分離後的第1圖之半導體晶片群組。
應注意,本揭示內容的附圖未按比例繪製。 附圖旨在只描繪本揭示內容的典型方面,因此不應被視為用來限制本揭示內容的範疇。附圖中,類似的元件用相同的元件符號表示。
在以下說明中,參考形成其一部分的附圖,其中舉例圖示可實施本發明教導之特定具體實施例。充分詳述這些具體實施例使得熟諳此藝者能夠實施本發明教導,且應瞭解,可使用其他具體實施例及做出改變而不脫離本發明教導的範疇。因此,以下說明僅為圖解說明。
本揭示內容的具體實施例提供一種測試結構,其包括設置在其內且在一晶圓之數個半導體晶片之多個角落區之間延伸的數個部分。形成該測試結構的方法可包括:形成該測試結構的第一部分於在一晶圓上之第一晶 片的第一角落區中,且形成至少一附加部分於在該晶圓上之至少一其他相鄰晶片的另一角落區中。可將該等部分組配為可互相接觸以形成最終測試結構。本揭示內容的具體實施例可增加晶圓上可用於形成半導體晶片的空間。藉由形成橫越兩個或多個晶片角落的單一測試結構,本揭示內容的具體實施例可允許面積增加的較大測試結構及/或允許形成更有代表性的測試結構。
翻到附圖,第1圖的平面圖圖示用於形成半導體晶片的晶圓100。晶圓100可包括,例如,由習知半導體製造技術形成的矽晶圓。如第1圖所示,晶圓100的上表面102細分成許多晶粒或半導體晶片(亦即,晶片)104。最終,可切割晶圓100以使晶片104分離成為個別半導體晶片。
此時翻到第2圖,圖示晶圓100上之示範半導體晶片集合(參考第1圖的元件符號2)的四個相鄰晶片104a、b、c、d的展開圖。第2圖圖示光罩場(reticle field)106的簡單版本實施例。如本文所使用的,用語光罩場可包括晶圓100的一區域,其包含多個晶片於其中且用來判定是否印製用於形成晶片之積體電路(IC)的阻劑材料。儘管光罩場106圖示含有四個晶片104a、b、c、d,然而光罩場106在大約2平方厘米面積內可包括約2個至約100,000個晶片。各晶片104可包括主動區108,其包括用於半導體晶片的積體電路(IC)結構。主動區108可包括,例如,諸如電晶體、記憶體陣列及互連件之類的組件。主 動區108及其組件可藉由形成半導體晶片之主動區的習知半導體製造技術形成。各晶片104可視需要包括密封環110,其包圍主動區108以保護主動區108內的IC結構免於在後續晶圓切晶製程期間受到可能造成的損傷。密封環110可包括位於通孔結構上面且藉由該等通孔結構互相連接的複數個帶圖案金屬層。如第2圖所示,密封環110,例如,可連續完全包圍各晶片104的主動區108。在未圖示的實施例中,密封環110替換地可帶有開槽及/或斷裂。形成有開槽的密封環110於主動區108四周,例如,藉由減少晶片104之主動區108與密封環110的RF耦合,可改善封裝晶片的射頻(RF)效能。儘管在第2圖的實施例中,各密封環110圖示成含有實質八角形形狀,然而該密封環可包括密封環的任何合意幾何。密封環110可由習知半導體製造技術及用於形成密封環的材料形成。
也如第2圖所示,各晶片104也可包括包圍主動區108用於在形成及測試後使晶片互相分離的晶片切單渠道或切割線111。切割線111可包括寬度W,其係基於允許在不損傷主動區108的情形下分離晶片104所用的切單方法,例如,電漿切晶、機械鋸、折斷等等。例如,在使用電漿切晶時,切割線111可包括每個晶片104約有1至50微米的寬度。如第2圖的實施例所示,在各晶片104包括密封環110時,可形成包圍且鄰接密封環110的切割線111。例如,在密封環110包括實質八角形幾何時,切割線111也可包括實質八角形幾何。
也如第2圖所示,各晶片104可包括位在密封環110外的角落區112。如本文所使用的,用語“角落區”可包括各晶片104在密封環110及切割線111外的一區域,如果用晶圓100(第1圖)沿著直線116的X-Y網格狀切晶使該等晶片互相分離的話,晶片的兩個或多個邊緣會在此相會。例如,角落區112a、b、c、d會沿著直線116切晶(以虛線圖示)。各晶片104可包括,例如,由密封環110之圖案所致的四個實質三角形角落區112。也如第2圖所示,由於晶圓100(第1圖)在光罩場106中的晶片104佈局,所以由相鄰晶片組成之各群組的角落區112a、b、c、d可連接以形成角落區域114a。儘管未圖示,在光罩場106之實施例中,晶片104的其他角落區112可連接以在晶圓100(第1圖)上形成附加角落區域。基於晶片104在晶圓上的個數,晶圓100(第1圖)可包括任意多個角落區域(例如,角落區域114a)。
在第2圖的實施例中,角落區112圖示成“倒角”角落。可形成倒角角落區以在切晶晶圓100(第1圖)以使晶片104互相分離期間減輕及/或防止裂痕及剝離損傷。如本文所使用的,用語“倒角”可指在物件(例如,密封環110)之兩面(兩側)之間的過渡邊緣,該過渡邊緣,例如呈45度,然而可使用任何角落倒角,包括弧形角落。在第2圖的實施例中,角落區112可用習知半導體角落倒角技術倒角。例如,在用圖案化蝕刻角落區製造晶片104後,可倒角角落區112,例如,用使用遮罩(未圖示)的RIE。蝕 刻一般指移除基板(或形成於基板上之結構)的材料,且常用在原處的遮罩來進行,藉此可選擇性地移除基板中之某些區的材料,同時留下基板之其他區中未受影響的材料。蝕刻一般有兩類:(i)濕式蝕刻與(ii)乾式蝕刻。濕式蝕刻用溶劑(例如,酸)進行,可選擇其性能以選擇性溶解給定材料(例如,氧化物),同時,留下相對完整的另一材料(例如,多晶矽)。選擇性蝕刻給定材料的能力對於許多半導體製程是基本的。濕式蝕刻一般會等向性地蝕刻勻質材料(例如,氧化物),但是濕式蝕刻也可非等向性地蝕刻單晶材料(例如,矽晶圓)。乾式蝕刻可用電漿進行。藉由調整電漿的參數,電漿系統可用數種模態操作。普通的電漿蝕刻會產生具電中性(neutrally charged)、在晶圓表面起反應的高能自由基。由於中性粒子從所有角度衝擊晶圓,所以此過程為等向性。離子研磨或濺鍍蝕刻用大約從一個方向接近晶圓的惰性氣體高能離子轟擊晶圓,因此此過程有高度非等向性。反應性離子蝕刻(RIE)在居於濺鍍、電漿蝕刻中間的條件下操作且可用來產生深窄的特徵,例如STI溝槽。
請一併參考第2圖至第6圖,與習知角落區域對比,根據本揭示內容之具體實施例,晶圓100(第1圖)的角落區域(例如,角落區域114a、114b、114c等等)可形成為含有設置於其中且在其多個角落區112之間延伸的測試結構。例如,該測試結構可形成為在給定角落區域(例如,角落區域114a、114b、114c等等)內,少則可在兩個角落區112之間延伸,多則可在所有的角落區112之間延伸。
形成該測試結構以在多個角落區112之間延伸,例如,可允許形成更有代表性的測試結構及/或允許形成不會照慣例套在單一角落區112內的測試結構。例如,如果想要包括通孔鏈(via chain)(例如,包含第一層級配線;在第一層級配線之上的層級通孔;以及在通孔層級之上的第二層級配線)的測試結構,將測試結構的多個晶片角落組合在一起可允許增加通孔及用於測試的探針焊墊(probe pad)的個數。在另一非限定性實施例中,多個晶片角落組合在一起可進一步允許在角落區域(例如,角落區域114b)內形成兩個互相貫穿而接線至四個探針焊墊的通孔鏈,這可允許測試各個鏈的連續性及電阻,以及測試兩個通孔鏈之間的電氣短路。將進一步描述的是,該測試結構可包括,例如,電子測試結構或光學測試結構。如本文所使用的,用語“電子測試結構”可包括用於測試晶圓100(第1圖)之半導體晶片104之組件之電子性質的半導體測試結構,例如,電阻。如本文所使用的,用語“光學測試結構”可包括用於測試晶圓100(第1圖)之半導體晶片104之組件之光學特性的半導體測試結構,例如,關鍵尺寸。在另一非限定性實施例中,在晶圓100(第1圖)的單一角落區域(例如,第6圖的角落區域114c)內可形成電子測試結構與光學測試結構兩者。
請一併參考第2圖及第3圖,其根據本揭示內容之具體實施例圖示形成於晶圓100(第1圖)之角落區域114a內的電子測試結構118的實施例。例如電子測試 結構118的電子測試結構可形成於晶圓100(第1圖)上,例如,用以測試晶片104的電氣性質(例如,電阻、開路、閉路等等)以確保晶片的品質。在角落區域114a內,可形成在第2圖所示之角落區112a、b、c、d中之兩個或多個之間延伸的電子測試結構118。電子測試結構118可包括用於測試晶圓100(第1圖)之晶片104的任何合意電子測試結構。如第2圖及第3圖的實施例所示,電子測試結構118可包括測試晶圓100(第1圖)之晶片104之場效(FET)電晶體的電子測試結構。
翻到第2圖,電子測試結構118可包括在角落區域114a內暴露的探針焊墊120a、b、c、d。探針焊墊120,例如,可允許電氣通路(electrical access)至連接於其下方的各晶片104之主動區108之半導體裝置用以測試。例如,可做跨越探針焊墊的電氣測量。儘管電子測試結構118圖示成含有四個探針焊墊120a、b、c、d,然而在角落區域114a中,電子測試結構118可包括有任何合意個數的探針焊墊。
例如,在角落區域114a中,可形成延伸橫越晶片104之多個角落區112的各探針焊墊120a、b、c、d。例如,如第2圖所示,可形成分別橫越晶片104a及104b之角落區112a及112b的探針焊墊120a,使得探針焊墊120a的第一部分132位在角落區112a內,且探針焊墊120a的第二部分134位在角落區112b內。形成橫越多個角落區112的探針焊墊120a、b、c、d,例如,與單一角落用來 安置測試焊墊相比,這可允許形成更多個測試焊墊。例如,形成橫越多個角落區112的探針焊墊120a、b、c、d可允許在角落區域114a中形成四個探針焊墊用於連接及測試場效電晶體(FET)結構的源極、汲極、閘極和本體。
也如第2圖的實施例所示,相對於晶片104的取向,可形成在x-y平面中有不同取向的探針焊墊120a、b、c、d。例如,探針焊墊120a、b、c、d可形成為在探針焊墊120d的一邊142與晶片104d之角落區112d的一邊144之間量測有約1度至約45度的角度。形成與晶片104之取向有一角度的探針焊墊120,例如,可允許探針焊墊的間距使得數目較多的探針焊墊可形成於角落區域114a中供測試用。以一角度形成探針焊墊120也可讓探針焊墊之間有更多空間以減輕及/或防止在測試期間探錯(misprobe)探針焊墊。測試角落區域114a的探針焊墊120,例如,可使用探針卡及/或藉由光柵掃描(raster scan)用以測試光罩場106中的每個晶片104。由於探針焊墊120a、b、c、d相對於晶片104取向的取向不同,因此晶片104例如藉由光柵掃描的測試可相對於晶片104以一角度進行。例如,如第2圖的實施例所示,在探針焊墊120a、b、c、d有45度角時,可以45度光柵型式(raster pattern)對光罩場106中的所有角落區112進行測試。
探針焊墊120a、b、c、d可用用以形成探針焊墊的習知半導體製造技術及材料形成於角落區112上。例如,探針焊墊120的形成可藉由圖案化蝕刻溝槽於角落 區112內且沉積探針焊墊材料(例如,鋁(Al))於其中。如本文所使用的,“沉積”或“沉積”材料可包括任何當前已知或以後開發適用於待沉積材料的技術,包括但不限於:例如,化學氣相沉積(CVD),低壓CVD(LPCVD),電漿增強CVD(PECVD),半大氣CVD(SACVD)及高密度電漿CVD(HDPCVD),快速熱CVD(RTCVD),超高真空CVD(UHVCVD),有限反應處理CVD(LRPCVD),金屬有機CVD(MOCVD),濺鍍沉積,離子束沉積,電子束沉積,雷射輔助沉積,熱氧化,熱氮化,旋塗法,物理氣相沉積(PVD),原子層沉積(ALD),化學氧化,分子束磊晶(MBE),鍍覆,蒸鍍,除了當前已知或以後開發的其他沉積製程以外。
翻到第3圖,其圖示包括示範電子測試結構118之角落區域114a沿著第2圖之直線3-3繪出的橫截面圖。電子測試結構118可進一步包括:使探針焊墊120a、b、c、d連接至晶片104之半導體裝置用以測試的互連結構146。互連結構146可連接角落區域114a中至少一個並且至多全部的探針焊墊120a、b、c、d。在第3圖的實施例中,互連結構146可使所有的四個探針焊墊120a、b、c、d連接至晶片104的半導體裝置,例如,半導體晶片104a之場效電晶體(FET)154(以虛線圖示)的組件。在未圖示的另一非限定性實施例中,角落區域114a的兩個電子測試結構各自包括在角落區域114a之兩個角落區112之間延伸的互連結構,而這兩個角落區112各自使兩個探針焊墊120連接至晶圓100(第1圖)之晶片中用以測試的半導體結構。 互連結構146可包括由提供不同電氣絕緣數量之絕緣體材料層148組成的群組。互連結構146可包括有任何合意個數的絕緣體材料層148以用於晶圓100(第1圖)之晶片104。例如,絕緣體材料層148可形成為由數個絕緣層組成的群組,各絕緣層可個別加工以含有溝槽、空腔等等。如第3圖所示,絕緣體材料層148各自可包括形成於其中的複數個堆疊金屬線150及通孔152用於提供晶片104之半導體結構間之電氣連接,以供經由電子測試結構118測試用。互連結構146可用用以形成電子測試結構之互連結構的習知半導體製造技術及材料形成。例如,用沉積絕緣體材料、圖案化蝕刻絕緣體材料和沉積及平坦化用於通孔及金屬線之材料(例如,銅(Cu))的循環步驟,可形成互連結構146。
第3圖也圖示晶片104a及104b之切割線111的部分橫截面圖。如第3圖的實施例所示,例如,切割線111可沒有配線、通孔、矽化物及/或任何其他金屬結構。儘管未圖示於第3圖的實施例,但切割線111可包含(例如,通孔、配線、矽化物等等)及/或在晶片切單期間可移除的非金屬結構。切割線111是否可被形成含有金屬結構取決於用來分離晶片的切單方法。例如,在使用電漿切晶分離晶片時,含有金屬結構的切割線111可能不合意。
如上述,電子測試結構118的一些具體實施例,亦即,第2圖及第3圖的實施例,可包括探針焊墊120a、b、c、d,與用於使探針焊墊連接至晶圓100(第1圖)之晶片104中用於測試之場效電晶體(FET)的互連結構146。如 第3圖所示,電子測試結構118的互連結構146可使探針焊墊120a、b、c、d電氣連接至晶片104之FET(例如,晶片104a的FET 154(以虛線圖示)的組件)供測試該等FET。
FET 154(以虛線圖示)可形成於晶圓100(第1圖)的上表面102(第1圖)上。例如,FET 154(以虛線圖示)可為晶片104a中形成於主動區108內的FET。儘管未圖示,但替換地或附加地,FET 154可形成於角落區域(例如,角落區域114a)的一個、兩個、三個或四個角落區112內。FET 154(以虛線圖示)可包括,例如,形成於在晶圓100(第1圖)之上表面102上的基板160內所形成的源極156及汲極158。FET 154(以虛線圖示)也可包括形成於基板160上的閘極162。儘管在此未詳述,但FET 154(以虛線圖示)也可包括利用用於形成FET於晶圓上的習知半導體製造技術及材料所形成的習知FET結構。
在第3圖的橫截面清楚可見,電子測試結構118的互連結構146可包括配線150及通孔152,使探針焊墊120a、b、c、d連接至FET 154(以虛線圖示)的閘極162、源極156、汲極158及基板160以用於電子測試。例如,配線150及通孔152可從角落區域114a延伸到晶片104的主動區108中,以使探針焊墊120a、b、c、d連接至在其中的FET(例如,FET 154,以虛線圖示)。例如,電子測試結構118的互連結構146可包括使閘極162連接至探針焊墊120a的配線/通孔;使基板160連接至探針焊墊120b(第2圖)的配線/通孔;使源極156連接至探針焊墊 120c(第2圖)的配線/通孔;以及使汲極158連接至探針焊墊120d(第2圖)的配線/通孔。
如上述,且如第3圖的橫截面圖清楚所示,電子測試結構118在角落區域114a內可在至少兩個角落區112a、b之間延伸。例如,電子測試結構118的第一部分172可設置在角落區112a內,且電子測試結構118的第二部分174可設置在角落區112b內。如第3圖所示,例如,第一部分172可包括配線150的至少一部分176、通孔152及探針焊墊120a在角落區112a內的各個部分。第二部份174可包括鏈164的至少一部分178、鏈170、與探針焊墊120a在角落區112b內的各個部分。互連結構146的鏈164、166、168、170之一部分也可各自在晶片104c及104d(第2圖)的角落區112c及112d(第2圖)之間延伸進入及/或離開第3圖的頁面。
儘管以第2圖及第3圖的實施例圖示用於測試晶圓100(第1圖)之晶片104之FET的電子測試結構118,然而根據本揭示內容之具體實施例,任何電子測試結構可形成於角落區域114a內且在多個角落區112之間延伸。在未圖示的另一非限定性實施例中,電子測試結構118可包括用於測試晶片104之半導體結構(例如,金屬線)之電阻、短路及開路的結構(例如,互連件)。另外,儘管在第2圖及第3圖的實施例中,圖示一個電子測試結構118設置在角落區域114a內,然而晶圓100(第1圖)的角落區112可包括一個以上的測試結構於其中。在未圖示的非限定性 實施例中,角落區可包括設置於其內且在其兩個角落之間延伸的第一電子測試結構,與設置於其內且在其兩個不同角落之間延伸的第二電子測試結構。
此時一併參考第4圖至第6圖,形成於晶圓100(第1圖)之角落區域(例如,角落區域114b、114c等等)內的測試結構可包括光學測試結構,這些光學測試結構形成為可延伸橫越角落區域中至少一個並且至多全部的角落區112。替換或除了上述電子測試結構以外,光學測試結構可形成於角落區域(例如,角落區域114b、114c等等)內。該等光學測試結構可包括任何適於測試晶圓100(第1圖)之晶片104的光學測試結構。例如,光學測試結構可被形成用以對準及測量X-Y,使光罩徑向對齊(radial registration)晶圓100(第1圖)上的前層(prior level)。在另一非限定性實施例中,光學測試結構可形成用以測試與光學積體電路(IC)相關聯的光學波導等等。
請一併參考第4圖及第5圖,用於測量對準的單一光學測試結構係設置在角落區域內且在其多個角落區之間延伸。第4圖的放大平面圖圖示在第1圖之晶圓100上的示範晶片集合(見元件符號4)中的四個相鄰晶片104e、f、g、h。如第4圖所示,晶片104e、f、g、h各自可包括被密封環110包圍及保護的主動區108。晶片104e、f、g、h也各自可包括角落區112。由於晶片104e、f、g、h的佈局,角落區112e、f、g、h可形成角落區域114b。如本文在說明第5圖時會描述的,根據本揭示內容 之具體實施例,角落區域114b可包括形成於其中的光學測試結構180。晶片104e、f、g、h中包括編號與以上在說明第1圖及第2圖所述之晶片104a、b、c、d類似的組件可表示該等組件用類似及/或相同的製造技術及/或材料形成。
第5圖為沿著第4圖之直線5-5繪出在晶片104e及104b的切割線111之間的角落區域114b的橫截面圖。如橫截面圖所示,角落區域114b可包括設置在其中的光學測試結構180。光學測試結構180可包括例如用於微影對準及X-Y對齊和徑向對準晶圓100(第1圖)上之前層的習知對準測試結構。在第5圖的實施例中,光學測試結構180可允許藉由產生入射於晶圓之光線且偵測反射離開光學測試結構180之光線的晶圓100(第1圖)之對準。在未圖示的另一實施例中,光學測試結構180可允許要對準於光學測試結構180(例如,溝槽184)的場效電晶體(FET)閘極層級。未圖示的另一實施例可包括使配線對準光學測試結構180在其下方的一部分,包括配線或通孔,例如,遮罩圖案186。
光學測試結構180可使用用於形成對準測試結構的習知半導體製造技術及材料形成。例如,圖示於第5圖之實施例的光學測試結構180可用以下步驟形成:沉積及圖案化蝕刻氮化矽遮罩182於在晶圓100(第1圖)上的基板160上;使用遮罩182圖案化蝕刻基板160以形成溝槽184;沉積遮罩圖案的材料,例如矽氧化物;圖案 化蝕刻遮罩材料以形成遮罩圖案186;以及沉積矽氧化物層188於其上。
光學測試結構180可形成於角落區域114b內以在其中延伸,例如,至少兩個角落區112並且至多全部角落區112。例如,光學測試結構180可包括在角落區112e內延伸的第一部分190,以及在角落區112f內延伸的第二部分192。例如,光學測試結構178也可在角落區域114b的附加角落區112(例如,第4圖的角落區112g及112h)之間進入及離開第5圖的頁面。如上述,儘管圖示用於測試晶圓100(第1圖)之晶片104之結構之對準的光學測試結構178,然而根據本揭示內容之具體實施例,任何光學測試結構可形成於角落區域114b內且在多個角落區112之間延伸。另外,儘管在第4圖及第5圖的實施例中,圖示設置在角落區域114b內的一個光學測試結構180,然而晶圓100(第1圖)的角落區域114b可包括一個以上的測試結構於其中。在未圖示的非限定性實施例中,角落區可包括設置於其中且在其兩個角落之間延伸的第一光學測試結構,與設置於其中且在其兩個不同角落之間延伸的第二光學測試結構。
請參考第6圖,在一些具體實施例中,晶圓100(第1圖)的角落區域(例如,角落區域114c)可形成為含有設置於其中且在其多個角落區112之間延伸的電子測試結構與光學測試結構兩者。形成電子測試結構及光學測試結構兩者於同一個角落區域(例如,角落區域114c)內, 例如,可允許增加晶圓100(第1圖)上用於功能晶片的面積。第6圖的橫截面圖圖示晶圓100(第1圖)中各自在晶片104i及104j的切割線111之間的另一角落區域114c。根據本揭示內容之具體實施例,角落區域114c可包括,例如,電子測試結構118與光學測試結構178於其中。角落區域114c各自可包括晶片104i及104j的角落區112i及112j。角落區域114c可包括如以上在說明第2圖至第3圖時所述設置於其中的電子測試結構118。例如,電子測試結構118的第一部分172可位在角落區112i內,且電子測試結構118的第二部分174可位在角落區112j內。類似以上在說明第3圖時所述的,電子測試結構118,例如,可包括在角落區域114c之附加角落區(未圖示)內延伸進入及/或離開第6圖之頁面的部分。
也如第6圖所示,角落區域114c可進一步包括,例如,設置於其中的光學測試結構180,如以上在說明第4圖及第5圖時所述者。例如,光學測試結構180的一部分194可位在角落區112j內。儘管未圖示於第6圖之橫截面圖,然而光學測試結構178可延伸進入及/或離開第6圖的頁面且在角落區域114c的附加角落區(未圖示)內。
第6圖之結構包括與以上在說明第1圖至第5圖時提及之結構類似的編號可表明該等結構用類似及/或相同的製造技術及/或材料形成。儘管第6圖以特定的個數及佈局圖示光學測試結構180及電子測試結構118, 然而於晶圓100(第1圖)的角落區域(例如,角落區域114c)內可形成任意多個光學測試結構及電子測試結構。在未圖示的非限定性實施例中,角落區域114c可包括位在角落區域114c之兩個角落區112內的第一電子測試結構,位在角落區域114c之兩個不同角落區112內的第二電子測試結構,以及位在該角落區域之一或多個角落區112內的光學測試結構。
如以上在說明第2圖至第6圖時所述形成例如電子測試結構118及/或光學測試結構178的測試結構於晶圓100(第1圖)的角落區域(例如,角落區域114a、114b、114c等等)內,例如,可利用晶圓100(第1圖)上本來是空著的空間。根據本揭示內容之具體實施例來形成測試結構因此也可減少晶圓100(第1圖)上用於半導體測試結構所需的“剔除”空間數量,因而增加可形成於晶圓上的晶片個數。形成例如電子測試結構118及/或光學測試結構178的測試結構,使得部分測試結構在各個角落區域(例如,角落區域114a、114b、114c等等)的多個角落區112之間延伸,例如,如前述,可讓更多區納入複雜結構,或讓更多光罩場區用於主動功能晶片。
請參考第7圖,在使用根據本揭示內容之具體實施例的電子測試結構及/或光學測試結構來測試晶片104(第1圖)後,可使該等晶片互相分離以形成個別半導體晶片,例如晶片198。第7圖的放大平面圖圖示從第1圖晶圓100之晶片104a(以虛線圖示)在分離晶片後形成的個 別晶片198。藉由切晶晶圓100(第1圖),可使晶片104(第2圖)互相分離。切晶晶圓100(第1圖)以形成個別半導體晶片(例如,晶片198)的步驟可包括沿著切割線111(以虛線圖示)切晶。例如,用電漿切晶製程,可切割晶圓100(第1圖)的切割線111(虛線),在此期間,晶片係沿著切割線切單。如第7圖所示,沿著切割線111(以虛線圖示)來切晶晶圓100(第1圖),例如,可移除晶片104a(以虛線圖示)的角落區112(以虛線圖示),該等角落區包括在其中的測試結構(例如,包括探針焊墊120的電子測試結構,以虛線圖示)。個別半導體晶片198可包括主動區108,與包圍及保護主動區108的密封環110,如以上在說明第2圖時所述。也如第7圖所示,沿著切割線111(第2圖及第4圖,以虛線圖示)來切晶晶圓100(第1圖)可產生包括實質八角形幾何的個別半導體晶片,例如,晶片198。根據本揭示內容之具體實施例來移除包括測試結構的角落區112,例如,可允許八角形的晶片。
用於本文的術語只為了要描述特定具體實施例而非旨在限制本揭示內容。如本文所使用的,英文單數形式“一(a)”、“一(an)”、及“該(the)”旨在也包括複數形式,除非上下文中另有明確指示。更應瞭解,用語“包含(comprises)”及/或“包含(comprising)”在使用於專利說明書中時係具體描述提及之特徵、整數、步驟、操作、元件及/或組件的存在,但不排除存在或加入一或多個其他特徵、整數、步驟、操作、元件及/或彼等之群組。“視需要的”或 “視需要地”意指隨後所述事件或情況可能發生也可能不發生,以及該描述包括發生事件的實例與不發生事件的實例。
可應用如用於本專利說明書及申請專利範圍中的近似語以修飾允許改變而不導致相關基本功能改變的任何數量表示法。因此,用一用語或數個用語例如“約”、“大約”及“實質上”修飾的數值,不受限於指定的確切數值。至少在某些情況下,該近似語可對應至用於測量該數值之儀器的精確度。在本專利說明書及申請專利範圍中,範圍限制可予以組合及/或互換,此類範圍被識別且包括包含於其中的所有子範圍,除非上下文或語言另有說明。適用於一範圍中之一特定數值的“大約”適用於可表示提及數值(s)的+/-10%的兩個數值,且除非取決於測量該數值之儀器的精確度。“實質八角形”可指有八個主要尺寸但是附加短邊的形狀及個數有些差異的形狀。“實質三角形”可指有三個主要尺寸但是附加短邊的形狀及個數有些差異的形狀。
所有構件或步驟的對應結構、材料、動作以及等效物加上下列申請專利範圍之中的功能元件旨在包括用於與其他主張元件結合一起按具體主張方式完成功能的任何結構、材料或動作。提出本揭示內容的描述是為了圖解說明而非旨在窮盡或以所揭示之形式限制本揭示內容。本技藝一般技術人員明白有許多修改及變體而不脫離本揭示內容的範疇及精神。該具體實施例經選擇及描述成可最佳地解釋本揭示內容的原理及其實際應用,且使得本技藝的其他一般技術人員能夠了解本揭示內容有不同修改的不 同具體實施例適合使用於想到的特定用途。
104a:晶片
108:主動區
110:密封環
111:晶片切單渠道、切割道
112:角落區
118:電子測試結構
120:探針焊墊
198:晶片、半導體晶片

Claims (19)

  1. 一種包含複數個半導體晶片的半導體晶圓,其中,各半導體晶片包含:主動區,包括複數個積體電路(IC)結構;該半導體晶片的角落區,位在該主動區外;以及測試結構的一部分,設置在該角落區內,其中,該測試結構之該部分組構成接觸該測試結構設置在該半導體晶圓之另一半導體晶片之另一角落區中的至少一其他部分以形成該測試結構,其中,該測試結構包括通孔鏈,其中,該測試結構為電子測試結構,並且包括與其連接的至少一完整探針焊墊,以及該至少一完整探針焊墊包括位在該半導體晶片的該角落區內之第一部分及位在該另一半導體晶片之該另一角落區內之第二部分。
  2. 如申請專利範圍第1項所述之半導體晶圓,其中,該測試結構包括該複數個半導體晶片中之兩個半導體晶片的兩個部分。
  3. 如申請專利範圍第1項所述之半導體晶圓,其中,該測試結構包括該複數個半導體晶片中之四個半導體晶片的四個部分。
  4. 如申請專利範圍第1項所述之半導體晶圓,其中,該複數個半導體晶片中的各半導體晶片包括包圍該主動區的切割線。
  5. 如申請專利範圍第1項所述之半導體晶圓,其中,該探 針焊墊的一邊與位於其中之該角落區的一邊形成約1度至約45度的角度。
  6. 如申請專利範圍第1項所述之半導體晶圓,其中,各半導體晶片進一步包含位在該主動區與該角落區之間的密封環。
  7. 如申請專利範圍第1項所述之半導體晶圓,其中,該測試結構包括光學測試結構。
  8. 如申請專利範圍第6項所述之半導體晶圓,其中,以一實質矩形形式組構該半導體晶片,且其中,該密封環以一實質八角形形式裝設,藉此形成該半導體晶片在該密封環外的四個角落區,該四個角落區中之各者包含有不同測試結構的一部分。
  9. 如申請專利範圍第1項所述之半導體晶圓,其中,各半導體晶片的該角落區包括倒角角落區。
  10. 一種半導體晶片,包含:主動區,包括複數個積體電路(IC)結構;該半導體晶片的角落區,在該主動區外;包括通孔鏈的測試結構,其中,該測試結構的一部分設置在該角落區內,以及在該半導體晶片的分離之前,該測試結構之該部份接觸該測試結構設置在另一半導體晶片之另一角落區內的另一部分以形成該測試結構;以及至少一完整探針焊墊,其中,該至少一完整探針焊墊包括位在該半導體晶片的該角落區內之一部分及位 在該另一半導體晶片之該另一角落區內之另一部分。
  11. 如申請專利範圍第10項所述之半導體晶片,其中,該至少一完整探針焊墊位在該角落區的最上面表面上。
  12. 如申請專利範圍第10項所述之半導體晶片,其中,該角落區域為倒角角落區域。
  13. 如申請專利範圍第10項所述之半導體晶片,其中,該測試結構為電子測試結構與光學測試結構之其中一者。
  14. 一種用於半導體晶圓之測試結構的方法,該方法包含:形成第一部分測試結構於該半導體晶圓之第一半導體晶片的第一角落區中;形成第二部分測試結構於該半導體晶圓之第二半導體晶片的第二角落區中,其中,該第二部分測試結構至少接觸該第一部分測試結構以形成該測試結構,其中,該測試結構包括通孔鏈;以及藉由在該第一半導體晶片的該第一角落區中形成探針焊墊的第一部分並且在該第二半導體晶片的該第二角落區中形成該探針焊墊的第二部分,形成完整探針焊墊。
  15. 如申請專利範圍第14項所述之方法,其中,在該半導體晶片的分離之前,該完整探針焊墊電氣連接至該測試結構的該第一部分及該第二部分。
  16. 如申請專利範圍第15項所述之方法,其中,形成該完整探針焊墊包括:形成該完整探針焊墊結構的一邊,該完整探針焊墊的該一邊相對於其中置放有該完整探針 焊墊之該角落區的一邊有約1度至約45度的角度。
  17. 如申請專利範圍第14項所述之方法,進一步包含:形成至少部分在該第一半導體晶片之該第一角落區內的光學測試結構。
  18. 如申請專利範圍第14項所述之方法,進一步包含:使用電漿切晶製程使該第一半導體晶片與該第二半導體晶片分離,該分離步驟包括:從該第一半導體晶片移除該第一倒角角落區域,以及從該第二半導體晶片移除該第二倒角角落區域。
  19. 如申請專利範圍第14項所述之方法,進一步包含:倒角該第一半導體晶片的該第一角落區,以及該第二半導體晶片的該第二角落區。
TW107117527A 2017-11-06 2018-05-23 半導體測試結構及其形成方法 TWI709183B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US15/804,165 US10699973B2 (en) 2017-11-06 2017-11-06 Semiconductor test structure and method for forming the same
US15/804,165 2017-11-06

Publications (2)

Publication Number Publication Date
TW201918721A TW201918721A (zh) 2019-05-16
TWI709183B true TWI709183B (zh) 2020-11-01

Family

ID=66328858

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107117527A TWI709183B (zh) 2017-11-06 2018-05-23 半導體測試結構及其形成方法

Country Status (3)

Country Link
US (1) US10699973B2 (zh)
CN (1) CN109755221A (zh)
TW (1) TWI709183B (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20190014993A (ko) * 2017-08-04 2019-02-13 에스케이하이닉스 주식회사 지시 패턴을 포함하는 반도체 패키지
US10650111B2 (en) * 2017-11-30 2020-05-12 International Business Machines Corporation Electrical mask validation
JP7065124B2 (ja) * 2018-02-06 2022-05-11 株式会社日立ハイテク 半導体装置の製造方法
KR102542621B1 (ko) * 2018-08-17 2023-06-15 삼성전자주식회사 반도체 장치
JP7308680B2 (ja) * 2019-07-11 2023-07-14 株式会社ディスコ 製造方法
CN112786458A (zh) 2019-11-07 2021-05-11 长鑫存储技术有限公司 半导体结构及其制备方法
US12062585B2 (en) * 2021-10-18 2024-08-13 Artilux, Inc. Wafer-level device measurement for optical sensors

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200302528A (en) * 2002-01-22 2003-08-01 Fairchild Semiconductor Semiconductor die package with semiconductor die having side electrical connection
US20030215966A1 (en) * 2002-05-14 2003-11-20 Rolda Ruben A. Circular test pads on scribe street area
US20060278956A1 (en) * 2003-03-13 2006-12-14 Pdf Solutions, Inc. Semiconductor wafer with non-rectangular shaped dice
US20070023915A1 (en) * 2005-07-29 2007-02-01 Jui-Meng Jao On-chip test circuit for assessing chip integrity
TW200929469A (en) * 2007-12-21 2009-07-01 Powertech Technology Inc Substrate package structure

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080277659A1 (en) * 2007-05-10 2008-11-13 Shih-Hsun Hsu Test structure for semiconductor chip
JP2009099681A (ja) 2007-10-15 2009-05-07 Shinko Electric Ind Co Ltd 基板の個片化方法
US9728474B1 (en) 2016-09-28 2017-08-08 Globalfoundries Singapore Pte. Ltd. Semiconductor chips with seal rings and electronic test structures, semiconductor wafers including the semiconductor chips, and methods for fabricating the same

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200302528A (en) * 2002-01-22 2003-08-01 Fairchild Semiconductor Semiconductor die package with semiconductor die having side electrical connection
US20030215966A1 (en) * 2002-05-14 2003-11-20 Rolda Ruben A. Circular test pads on scribe street area
US20060278956A1 (en) * 2003-03-13 2006-12-14 Pdf Solutions, Inc. Semiconductor wafer with non-rectangular shaped dice
US20070023915A1 (en) * 2005-07-29 2007-02-01 Jui-Meng Jao On-chip test circuit for assessing chip integrity
TW200929469A (en) * 2007-12-21 2009-07-01 Powertech Technology Inc Substrate package structure

Also Published As

Publication number Publication date
TW201918721A (zh) 2019-05-16
US20190139841A1 (en) 2019-05-09
US10699973B2 (en) 2020-06-30
CN109755221A (zh) 2019-05-14

Similar Documents

Publication Publication Date Title
TWI709183B (zh) 半導體測試結構及其形成方法
US7456507B2 (en) Die seal structure for reducing stress induced during die saw process
US9812409B2 (en) Seal ring structure with a metal pad
US8587089B2 (en) Seal ring structure with polyimide layer adhesion
US7888236B2 (en) Semiconductor device and fabrication methods thereof
US8952497B2 (en) Scribe lines in wafers
US9613865B2 (en) Semiconductor die and die cutting method
TW201921442A (zh) 半導體裝置之製造方法及半導體晶圓
US8748295B2 (en) Pads with different width in a scribe line region and method for manufacturing these pads
US8994148B2 (en) Device bond pads over process control monitor structures in a semiconductor die
US11094591B2 (en) Semiconductor structure and fabrication method thereof
KR20180053802A (ko) 기판 구조체 제조 방법 및 이를 이용하여 제조된 기판 구조체
US8710630B2 (en) Mechanisms for marking the orientation of a sawed die
US20150048373A1 (en) Method and layout for detecting die cracks
US20240222332A1 (en) Bonded wafer device structure and methods for making the same
US20240170475A1 (en) Method for manufacturing semiconductor device, semiconductor device, integrated circuit element, and method for manufacturing integrated circuit element
JP2007049066A (ja) 半導体ウェハ、並びに、半導体チップおよびその製造方法
WO2023019070A1 (en) Structure and method for sealing a silicon ic
US11982709B2 (en) Methods and structures for semiconductor device testing
US20230097353A1 (en) Wafer, electronic component and method using lined and closed separation trench
US7026198B2 (en) Focused ion beam treatment method and semiconductor device suitable for its implementation
TW202141657A (zh) 半導體裝置及其形成方法
CN118507463A (zh) 一种半导体结构、其制备方法及其测试方法
CN115799218A (zh) 半导体装置及其制造方法