TH6559B - ระบบไมโครคอมพิวเตอร์ซึ่งใช้กลไกชดเชยตำแหน่งในการเพิ่มความจุของหน่วยความจำลับที่สามารถรองรับได้ - Google Patents

ระบบไมโครคอมพิวเตอร์ซึ่งใช้กลไกชดเชยตำแหน่งในการเพิ่มความจุของหน่วยความจำลับที่สามารถรองรับได้

Info

Publication number
TH6559B
TH6559B TH9001000512A TH9001000512A TH6559B TH 6559 B TH6559 B TH 6559B TH 9001000512 A TH9001000512 A TH 9001000512A TH 9001000512 A TH9001000512 A TH 9001000512A TH 6559 B TH6559 B TH 6559B
Authority
TH
Thailand
Prior art keywords
memory
position signal
factor
processor
secret
Prior art date
Application number
TH9001000512A
Other languages
English (en)
Other versions
TH16108A (th
Inventor
มอริช แบลนด์ นายแพทริค
มอริซ แบลนด์ นายแพทริค
เอ็ดเวิร์ด ดีน นายมาร์ก
เมอร์เรย์ บีกัน นายราล์ฟ
Original Assignee
นายดำเนิน การเด่น
นายดำเนิน การเด่น นายต่อพงศ์ โทณะวณิก นายวิรัช ศรีเอนกราธา
นายต่อพงศ์ โทณะวณิก
นายวิรัช ศรีเอนกราธา
Filing date
Publication date
Application filed by นายดำเนิน การเด่น, นายดำเนิน การเด่น นายต่อพงศ์ โทณะวณิก นายวิรัช ศรีเอนกราธา, นายต่อพงศ์ โทณะวณิก, นายวิรัช ศรีเอนกราธา filed Critical นายดำเนิน การเด่น
Publication of TH16108A publication Critical patent/TH16108A/th
Publication of TH6559B publication Critical patent/TH6559B/th

Links

Abstract

การเพิ่มความจุของหน่วยความจำลับที่อุปกรณ์ควบคุมหน่วยความจำลับสามารถรองรับได้ สามารถทำได้ด้วยการเลื่อนความสัมพันธ์ระหว่างขั้วสัญญาณตำแหน่งออกของหน่วยประมวลผลกลางและขั้วสัญญาณตำแหน่งเข้าของอุปกรณ์ควบคุมหน่วยความจำลับและการเพิ่มขนาดของบรรทัดในหน่วยความจำลับขึ้นเป็นสองเท่าให้สอดคล้องกันในบางกรณี อุปกรณ์ตรรกเพิ่มเติมจะสร้างรอบหน่วยความจำที่ซ่อนไว้ขึ้นเพื่อดึงเอาไบทจำนวนที่เท่ากับขนาดของบรรทัดขนาดใหม่กลับคืนมาจากหน่วยความจำไม่ว่าสายสัญญาณข้อมูลจะมีความกว้างเท่าใดก็ตาม การอ่านหน่วยความจำลับพลาดดจะทำให้มีการริเริ่มรอบหนีวยความจำที่ซ่อนไว้ และ อุปกรณ์ตรรกอีกอุปกรณ์หนึ่งจะสร้างสัญญาณตำแหน่งของหน่วยความจำซึ่งหน่วยประมวลผลกลางไม่ได้สร้างขึ้นหน่วยประมวลผลกลางและอุปกรณ์ควบคุมหน่วยความจำลับจะไม่สามารถเห็นรอบหน่วยความจำที่ซ่อนไว้เนื่องจากการยับยั้งไม่ให้สัญญาณ READY เปลี่ยนแปลงจนกระทั่งสิ้นสุดรอบหน่วยความจำที่ซ่อนไว้และรอบหน่วยความจำตามปกติทั้งสองรอบ

Claims (4)

1. ระบบไมโครคอมพิวเตอร์ชนิดสายสัญญาณหลายสายซึ่งประกอบด้วย หน่วยประมวลผลกลางและระบบย่อยของหน่วยความจำลับซึ่งต่อวงจรซึ่งกันและกันโดยอาศัยสายสัญญาณส่วนท้องถิ่นของหน่วยประมวลผลกลาง ระบบย่อยของหน่วยความจำลับดังกล่าวประกอบด้วยอุปกรณ์ควบคุมหน่วยความจำลับและหน่วยความจำลับ ปัจจัยของสายสัญญาณของระบบจะต่อวงจรของอุปกรณ์ควบคุมหน่วยความจำลับดังกล่าวเข้ากับหน่วยความจำที่สามารถเรียกใช้ได้แบบสุ่มและหน่วยปฏิบัติงานที่สามารถระบุตำแหน่งได้จำนวนหนึ่ง ในกรณีที่หน่วยประมวลผลกลางดังกล่าวมีช่องสัญญาณตำแหน่งออกของหน่วยประมวลผลกลางและอุปกรณ์ควบคุมหน่วยความจำลับดังกล่าวมีช่องสัญญาณตำแหน่งเข้าและ ปัจจัยซึ่งจะต่อช่องสัญญาณตำแหน่งออกของหน่วยประมวลผลกลางดังกล่าวบางช่องเข้ากับช่องสัญญาณตำแหน่งเข้าของอุปกรณ์ควบคุมหน่วยความจำลับดังกล่าวบางช่องทำให้ช่องสัญญาณตำแหน่งออกบางช่องดังกล่าวของหน่วยประมวลผลกลางดังกล่าวบางช่องเข้ากับของสัญญาณตำแหน่งเข้าช่องที่ไม่ตรงกัน ของอุปกรณ์ควบคุมหน่วยความจำลับดังกล่าว 2. ระบบไมโครคอมพิวเตอร์ชนิดสายสัญญาณหลายสายตามที่ได้บรรยายไว้ในข้อถือสิทธิข้อที่ 1 ซึ่งยังประกอบด้วย ปัจจัยตรรกสำหรับสร้างสัญญาณตำแหน่งซึ่งจะสร้างสัญญาณตำแหน่งเข้าไปยังหน่วยความจำที่สามารถเรียกใช้ได้แบบสุ่มดังกล่าว และปัจจัยซึ่งจะต่อช่องสัญญาณตำแหน่งออกของหน่วยประมวลผลกลางดังกล่าวอย่างน้อยที่สุดหนึ่งช่องเข้ากับปัจจัยตรรกสำหรับสร้างสัญญาณตำแหน่งดังกล่าว 3. ระบบไมโครคอมพิวเตอร์ชนิดสายสัญญาณหลายสายตามที่ได้บรรยายไว้ในข้อถือสิทธิข้อที่ 1 หรือข้อที่ 2 ในกรณีที่อุปกรณ์ควบคุมหน่วยความจำลับดังกล่าวไก่อุปกรณ์ควบคุมหน่วยความจำลับ 82385 และในกรณีที่หน่วย ความจำลับดังกล่าวมีความจุอย่างน้อยที่สุด 64 กิโลไบท 4. ระบบไมโครคอมพิวเตอร์ชนิดสายสัญญาณหลายสายตามที่ได้บรรยายไว้ในข้อถือสิทธิข้อที่ 2 ในกรณีที่สัญญาณตำแหน่งเข้าซึ่งปัจจัยตรรกสำหรับสร้างสัญญาณตำแหน่งดังกล่าวได้สร้างไปยังหน่วยความจำที่สามารถเรียกใช้ได้แบบสุ่มดังกล่าวแตกต่างจากสัญญาณตำแหน่งที่ช่องสัญญาณตำแหน่งออกของหน่วย ประมวลผลกลางดังกล่าว 5. ระบบไมโครคอมพิวเตอร์ชนิดสายสัญญาณหลายสายตามที่ได้บรรยายไว้ในข้อถือสิทธิ่ข้อที่ 1 ซึ่งยังประกอบด้วย ปัจจัยตรรกสำหรับสร้างสัญญาณตำแหน่งซึ่งจะสร้างสัญญาณตำแหน่งเข้าไปยังหน่วยความจำลับดังกล่าว และปัจจัยซึ่งจะต่อช่องสัญญาณตำแหน่งออกของหน่วยประมวลผลกลางดังกล่าวอย่างน้อยที่สุดหนึ่งช่องเข้ากับปัจจัยตรรกสำหรับสร้างสัญญาณตำแหน่งดังกล่าว 6. ระบบไมโครคอมพิวเตอร์ชนิดสายสัญญาณหลายสายตามที่ได้บรรยายไว้ในข้อถือสิทธิข้อที่ 5 ในกรณีที่ ปัจจัยตรรกสำหรับสร้างสัญญาณตำแหน่งดังกล่าวยังจะสร้างสัญญาณตำแหน่งเข้าไปยังหน่วยความจำที่สามารถเรียกใช้ได้แบบสุ่มดังกล่าวด้วย 7. ระบบไมโครคอมพิวเตอร์ชนิดสายสัญญาณหลายสายตามที่ได้บรรยายไว้ในข้อถือสิทธิข้อที่ 6 ในกรณีที่สัญญาณตำแหน่งเข้าซึ่งปัจจัยตรรกสำหรับสร้างสัญญาณตำแหน่งดังกล่าวได้สร้างไปยังหน่วยความจำที่สามารถเรียกใช้ได้แบบสุ่มดังกล่าวแตกต่างจากสัญญาณตำแหน่งที่ช่องสัญญาณตำแหน่งออกของหน่วย ประมวลผลกลางดังกล่าว 8. ระบบไมโครคอมพิวเตอร์ชนิดสายสัญญาณหลายสายตามที่ได้บรรยายไว้ในข้อถือสิทธิข้อที่ 5 ในกรณีที่สัญญาณตำแหน่งเข้าซึ่งปัจจัยตรรกสำหรับสร้างสัญญาณตำแหน่งดังกล่าวได้สร้างไปยังหน่วยความจำลับดังกล่าวแตกต่างจากสัญญาณตำแหน่งที่ช่องสัญญาณตำแหน่งออกของหน่วยประมวลผลกลางดังกล่าว 9. ระบบไมโครคอมพิวเตอร์ชนิดสายสัญญาณหลายสาย ซึ่งประกอบด้วย หน่วยประมวลผลกลางและระบบย่อยของหน่วยความจำลับซึ่งต่อวงจรซึ่งกันและกันโดยอาศัยสายสัญญาณส่วนท้องถิ่นของหน่วยประมวลผลกลาง ระบบย่อยของหน่วยความจำลับดังกล่าวประกอบด้วยอุปกรณ์ ควบคุมหน่วยความจำลับ 82385 และหน่วยความจำลับ หน่วยประมวลผลกลางดังกล่าวประกอบด้วยช่องสัญญาณตำแหน่งออกของหน่วยประมวลผลกลาง ปัจจัยซึ่งจะต่อช่องสัญญาณตำแหน่งออกของหน่วยประมวลผลกลางดังกล่าวบางช่องเข้ากับช่องสัญญาณตำแหน่งเข้าของอุปกรณ์ควบคุมหน่วยความจำลับ 82385 ดังกล่าว ทำให้ช่องสัญญาณตำแหน่งออกของหน่วยประมวลผลกลางดังกล่าวต่อกับช่องสัญญาณตำแหน่งเข้าช่องที่ไม่ตรงกันของอุปกรณ์ควบคุมหน่วยความจำลับ 82385 ปัจจัยของสายสัญญาณของระบบซึ่งจะต่อวงจรของอุปกรณ์ควบคุมหน่วยความจำลับ 82385 ดังกล่าว เข้ากับหน่วยความจำที่สามารถเรียกใช้ได้แบบสุ่มและหน่วยปฏิบัติงานที่สามารถระบุตำแหน่ง ได้จำนวนหนึ่ง ปัจจัยตรรกสำหรับสร้างสัญญาณตำแหน่งซึ่งจะสร้างสัญญาณตำแหน่งเข้าไปยังหน่วยความจำลับดังกล่าว ปัจจัยซึ่งจะต่อช่องสัญญาณตำแหน่งออกของหน่วยประมวลผลกลางดังกล่าวอย่างน้อยที่สุดหนึ่งช่องเข้ากับปัจจัยตรรกสำหรับสร้างสัญญาณตำแหน่งดังกล่าว และปัจจัยซึ่งจะต่อช่องสัญญาณตำแหน่งออก ของหน่วยประมวลผลกลางเข้ากับหน่วยความจำลับดังกล่าว ในกรณีที่หน่วยความจำลับดังกล่าวมีความจุอย่างน้อยที่สุด 64 กิโลไบท 1 0. ระบบไมโครคอมพิวเตอร์ชนิดสายสัญญาณหลายสายตามที่ได้บรรยายไว้ในข้อถือสิทธิข้อที่ 9 ในกรณีที่สัญญาณตำแหน่งเข้าซึ่งปัจจัยตรรกสำหรับสร้างสัญญาณตำแหน่งดังกล่าวได้สร้างไปยังหน่วยความจำลับดังกล่าวแตกต่างจากสัญญาณตำแหน่งที่ช่องสัญญาณตำแหน่งออกของหน่วยประมวลผลกลางดังกล่าว 1
1. ระบบไมโครคอมพิวเตอร์ชนิดสายสัญญาณหลายสายตามที่ได้บรรยายไว้ในข้อถือสิทธิข้อที่ 9 ในกรณีที่ ปัจจัยตรรกสำหรับสร้างสัญญาณตำแหน่งดังกล่าวจะสร้างสัญญาณตำแหน่งเข้าไปยังหนีวยความจำที่สามารถเรียกใช้ได้แบบสุ่มดังกล่าว 1
2. ระบบไมโครคอมพิวเตอร์ชนิดสายสัญญาณหลายสายตามที่ได้บรรยายไว้ในข้อถือสิทธิข้อที่ 11 ในกรณีที่สัญญาณตำแหน่งเข้าซึ่งปัจจัยตรรกสำหรับสร้างสัญญาณตำแหน่งดังกล่าวได้สร้างไปยังหน่วยความจำที่สามารถเรียกใช้ได้แบบสุ่มดังกล่าวแตกต่างจากสัญญาณตำแหน่ง ที่ช่องสัญญาณตำแหน่งออกของหน่วย ประมวลผลกลางดังกล่าว 1
3. ระบบไมโครคอมพิวเตอร์ชนิดสายสัญญาณหลายสายตามที่ได้บรรยายไว้ในข้อถือสิทธิข้อที่ 11 หรือข้อที่ 2 ซึ่งยังประกอบด้วยปัจจัยสำหรับริเริ่มรอบที่ซ่อนไว้ซึ่งต่อวงจรอยู่กับหน่วยประมวลผลกลางดังกล่าวและกับอุปกรณ์ควบคุมหน่วยความจำลับดังกล่าวและจะมีปฏิกิริยาตอบสนองต่อการอ่านหน่วยความจำลับพลาดที่อุปกรณ์ควบคุมหน่วยความจำลับดังกล่าวได้ระบุด้วยการสร้างรอบการอ่านหน่วยความจำรอบที่ซ่อนไว้ 1
4. ระบบไมโครคอมพิวเตอร์ชนิดหลายสายตามที่ได้บรรยายไว้ข้อถือสิทธิข้อที่ หรือข้อที่ 2 ในกรณีที่มีการต่อช่องสัญญาณตำแหน่งออกของหน่วยประมวลผลกลาง A3 ถึง A30 เข้ากับช่องสัญญาณตำแหน่งเข้า CCA2 ถึง CCA29 ของอุปกรณ์ควบคุมหน่วยความจำดังกล่าว และมีการต่อช่องสัญญาณตำแหน่งออกของหน่วยประมวลผลกลาง A2 เข้ากับปัจจัยตรรกสำหรับสร้างสัญญาณตำแหน่งดังกล่าว
TH9001000512A 1990-04-19 ระบบไมโครคอมพิวเตอร์ซึ่งใช้กลไกชดเชยตำแหน่งในการเพิ่มความจุของหน่วยความจำลับที่สามารถรองรับได้ TH6559B (th)

Publications (2)

Publication Number Publication Date
TH16108A TH16108A (th) 1995-06-23
TH6559B true TH6559B (th) 1997-03-26

Family

ID=

Similar Documents

Publication Publication Date Title
US4733346A (en) Data processor with multiple register blocks
KR850003008A (ko) 데이타처리 시스템 아키텍처
GB1315711A (en) Distributed priority of access to a computer unit
KR910005174A (ko) 이중영역 기억장치 제어기 및 그 제어방법
US3952289A (en) Controller for linking a typewriter console to a processor unit
GB1107661A (en) Improvements in or relating to data processing apparatus
TH6559B (th) ระบบไมโครคอมพิวเตอร์ซึ่งใช้กลไกชดเชยตำแหน่งในการเพิ่มความจุของหน่วยความจำลับที่สามารถรองรับได้
TH16108A (th) ระบบไมโครคอมพิวเตอร์ซึ่งใช้กลไกชดเชยตำแหน่งในการเพิ่มความจุของหน่วยความจำลับที่สามารถรองรับได้
US5179713A (en) Apparatus for allowing external control of local bus read using zero wait stats input of combined I/O and DRAM controller
CA2016399A1 (en) Microcomputer system employing address offset mechanism to increase the supported cache memory capacity
JP2739786B2 (ja) マルチ・プロセッサシステム
JPS55157022A (en) Output circuit for microcomputer
GB1331786A (en) Selecting circuits
KR940006299Y1 (ko) 공유 메모리의 동시 억세스 제어장치
KR970004521B1 (ko) 컴퓨터 입출력(i/o)보드 제어장치
KR930004901B1 (ko) 디램을 사용한 컴퓨터 시스템의 메모리 제어장치
ES2038928A2 (es) Sistema de tratamiento de acceso en procesador de informacion.
JPS5663652A (en) Information processing unit
JPS5752954A (en) Information processing equipment
JPS5622157A (en) Process system multiplexing system
JPS57109022A (en) Control system for common signal bus
JPH05173876A (ja) 増設メモリボード
RU2106676C1 (ru) Устройство для программного логического управления электроприводами, электронными ключами и сигнализацией
JPH0716190Y2 (ja) 自動販売機の制御装置
KR920010385A (ko) 프로그램어블 로직 컨트롤러 회로