TH18228B - วิธีการและอุปกรณ์จำกัดสัญญาณภาพที่มีความเร็วสูง - Google Patents
วิธีการและอุปกรณ์จำกัดสัญญาณภาพที่มีความเร็วสูงInfo
- Publication number
- TH18228B TH18228B TH9501000473A TH9501000473A TH18228B TH 18228 B TH18228 B TH 18228B TH 9501000473 A TH9501000473 A TH 9501000473A TH 9501000473 A TH9501000473 A TH 9501000473A TH 18228 B TH18228 B TH 18228B
- Authority
- TH
- Thailand
- Prior art keywords
- transistor
- resistor
- pin
- emitter
- collector
- Prior art date
Links
- 239000003990 capacitor Substances 0.000 claims abstract 8
Abstract
สัญญาณอินพุท (IN) และสัญญาณเริ่มต้นเปลี่ยน (Vt) จะถูกเชื่อมต่อเข้ากับขั้ว เอาท์พุท (2) ผ่านเส้นทางขาเบส-อิมิตเตอร์ ของทรานซิสเตอร์ตัวที่หนึ่ง (Q1) และตัว ที่สอง (Q2) ที่มีขาคอลเล็คเตอร์ถูกต่อกับแหล่งแรงดันไฟฟ้าจ่าย (3) ขั้วเอาท์พุท (2) จะถูกเชื่อมต่อกับแหล่งศักดาไฟฟ้าอ้างอิง (4) ผ่านตัวต้านทานตัวที่หนึ่ง (Re) และถูกต่อ ผ่านตัวต้านทานตัวที่สอง (Rd) เข้ากับแผ่นที่กำหนดเลือกไว้ของตัวเก็บประจุ (C1) ที่ซึ่ง ถูกต่อระหว่างขาคอลเล็คเตอร์และขาเบสของทรานซิสเตอร์ตัวที่สอง (Q2) ค่าอิมพีแดนท์ ของวงจรจะถูกกำหนดขึ้นโดยที่ Re > Rd >R1 Re และ Rd จะแทนค่าของตัวต้าน ทานตัวที่หนึ่งและตัวที่สองตามลำดับ และ R1 จะเป็นส่วนประกอบของค่าอิมพีแดนท์เอาท์ พุท ของแหล่งสัญญาณเริ่มต้นเปลี่ยน (5)
Claims (9)
1. อุปกรณ์สำหรับจำกัดสัญญาณอินพุท ที่ประกอบด้วย เส้นทางวงจรที่หนึ่งเพื่อต่อโยงสัญญาณอินพุทดังกล่าวเข้ากับขั้วเอาท์พุท (2) ผ่านขาเบสและอิมิตเตอร์ของทรานซิสเตอร์ตัวที่หนึ่ง (QI) เส้นทางวงจรที่สองเพื่อต่อโยงสัญญาณเริ่มต้นเปลี่ยน (Vt)ที่ถูกจัดให้มีขึ้นโดย แหล่งสัญญาณที่เริ่มต้นเปลี่ยนแปลง (5) เข้ากับขั้วเอาท์พุทผ่านขาเบสและอิมิตเตอร์ของทรานซิส เตอร์ตัวที่สอง (Q2) เส้นทางวงจรที่สาม (3) เพื่อจ่ายแรงดันไฟฟ้า (+Vcc) โดยตรงไปยังขาคอลเล็ค เตอร์ของทรานซิสเตอร์ตัวที่หนึ่ง และตัวที่สองดังกล่าวเพื่อคงสภาพขาดังกล่าวไว้ที่ศักดาไฟฟ้า DC ที่คงที่ เส้นทางวงจรที่สี่เพื่อต่อโยงขั้วเอาท์พุท (2) เข้ากับแหล่งศักดาไฟฟ้าอ้างอิง (4) ผ่านตัวต้านทานตัวที่หนึ่ง (Re) และต่อกับขาคอลเล็คเตอร์ของทรานซิสเตอร์ตัวที่สองผ่านตัวต้าน ทานตัวที่สอง (Rd) และ เส้นทางวงจรที่ห้าเพื่อต่อโยงตัวเก็บประจุ (C1) แบบขนานกันกับขาเบส และ ขาคอลเล็คเตอร์ของทรานซิสเตอร์ตัวที่สองดังกล่าว (Q2) และที่ซึ่ง เส้นทางวงจรที่สอง และเส้นทางวงจรที่สี่ดังกล่าวจะถูกเลือกขึ้นให้มีค่าอิมพี แดนท์ที่ไม่เท่ากันซึ่ง Re>Rd>Ro โดยที่ Rc และ Rd จะเป็นค่าของตัวต้านทานตัวที่หนึ่ง และตัว ที่สองตามลำดับ และ Ro จะเป็นค่าอิมพีแดนท์เอาท์พุทของแหล่งสัญญาณเริ่มต้นเปลี่ยน
2. ตัวจำกัดพัลส์ที่ประกอบด้วย ทรานซิสเตอร์แบบสองขั้วต่อตัวที่หนึ่งและตัวที่สองที่มีขาคอลเล็คเตอร์ ซึ่งถูก ต่อโดยตรงโดยปราศจากชิ้นส่วนคืนเข้ากับขั้วจ่าย โดยมีขาอิมิตเตอร์ถูกต่อโดยตรงโดยปราศจาก ชิ้นส่วนคืนเข้ากับขั้วเอาท์พุท และถูกต่อเข้ากับแหล่งศักดาไฟฟ้าอ้างอิงผ่านตัวต้านทานตัวที่หนึ่ง แหล่งแรงดันไฟฟ้าเริ่มต้นเปลี่ยนที่ต่อเข้ากับขาเบสของทรานซิสเตอร์ตัวที่สอง ดังกล่าว ตัวเก็บประจุที่ถูกต่อโดยตรงอยู่ระหว่างขาคอลเล็คเตอร์และขาเบสของ ทรานซิสเตอร์ตัวที่สองดังกล่าว ตัวต้านทานตัวที่สองที่ถูกต่ออยู่ระหว่างขาเบส และขาอิมิตเตอร์ของ ทรานซิสเตอร์ตัวที่สองดังกล่าวและที่ซึ่ง ตัวต้านทานตัวที่หนึ่งดังกล่าว จะมีค่าที่มากกว่าค่าของตัวต้านทานตัวที่สองดัง กล่าว แหล่งแรงดันไฟฟ้าเริ่มต้นเปลี่ยนดังกล่าว จะมีค่าอิมพีแดนท์เอาท์พุทตามที่ กำหนดให้และ ตัวต้านทานตัวที่สองจะมีค่ามากกว่าค่าของอิมพีแดนท์เอาท์พุทที่กำหนดให้ของ แหล่งแรงดันไฟฟ้าเริ่มต้นเปลี่ยนดังกล่าว
3. ตัวจำกัดพัลส์ดังข้อถือสิทธิข้อ 2 ซึ่ง ตัวเก็บประจุดังกล่าวจะถูกเลือกให้มีค่ามากกว่าค่าความจุรวมทั้งหมด ที่รวมถึง ส่วนที่เบี่ยงเบนไปด้วยระหว่างขาเบส และขาอิมิตเตอร์ของทรานซิสเตอร์ตัวที่สองดังกล่าว
4. ตัวจำกัดพัลส์ดังระบุในข้อถือสิทธิข้อ 2 ซึ่งแหล่งแรงดันไฟฟ้าเริ่มต้นเปลี่ยน ดังกล่าวจะประกอบด้วย ตัวต้านทานตัวที่สาม และตัวที่สี่ที่ต่ออยู่ระหว่างขาเบสของทรานซิสเตอร์ตัวที่ สองดังกล่าว และตัวหนึ่งของขั้วจ่ายที่เหมาะสมดังกล่าวและแหล่งศักดาไฟฟ้าอ้างอิงดังกล่าว และ ตัวต้านทานตัวที่สามดังกล่าว จะมีค่าความต้านทานที่ถูกเลือกขึ้นให้น้อยกว่าค่า ของตัวต้านทานตัวที่สองดังกล่าว
5. ตัวจำกัดพัลส์ดังระบุในข้อถือสิทธิข้อ 2 ที่ซึ่งทรานซิสเตอร์ตัวที่หนึ่งและตัว ที่สองตัวต้านทานตัวที่หนึ่งและตัวที่สอง แหล่งแรงดันไฟฟ้าเริ่มต้นเปลี่ยน และตัวเก็บประจุดัง กล่าวจะถูกรวมขึ้นเป็นวงจรรวม
6. อุปกรณ์สำหรับจำกัดสัญญาณอินพุทที่ประกอบด้วย เส้นทางวงจรที่หนึ่งเพื่อต่อโยงสัญญาณอินพุทดังกล่าวเข้ากับขั้วเอาท์พุท ผ่าน ขาเบสและอิมิตเตอร์ของทรานซิสเตอร์ตัวที่หนึ่ง เส้นทางวงจรที่สองเพื่อต่อโยงสัญญาณเริ่มต้นเปลี่ยนเข้ากับขั้วเอาท์พุทผ่านขา เบสและอิมิตเตอร์ของทรานซิสเตอร์ที่สอง เส้นทางวงจรที่สามเพื่อจ่ายแรงดันไฟฟ้าโดยตรงไปยังขาคอลเล็คเตอร์ของ ทรานซิสเตอร์ตัวที่หนึ่ง และตัวที่สองดังกล่าวเพื่อคงสภาพขาดังกล่าไว้ที่ศักดาไฟฟ้า DC ที่คงที่ เส้นทางวงจรที่สี่เพื่อต่อโยงขั้วเอาท์พุทเข้ากับแหล่งศักดาไฟฟ้าอ้างอิง ผ่านตัว ต้านทานตัวที่หนึ่ง และต่อกับขาคอลเล็คเตอร์ของทรานซิสเตอร์ตัวที่สอง ผ่านตัวต้านทานตัวที่ สอง เส้นทางวงจรที่ห้าเพื่อต่อโยงตัวเก็บประจุแบบขนานกันกับขาเบส และขาคอล เล็คเตอร์ของทรานซิสเตอร์ตัวที่สองดังกล่าว และที่ซึ่ง เส้นทางวงจรที่สอง และเส้นทางวงจรที่สี่ดังกล่าวจะถูกเลือกขึ้นให้มีค่าอิมพี แดนท์ที่ไม่เท่ากันซึ่ง Re>Rd>Ro โดยที่ Rc และ Rd จะเป็นค่าของตัวต้านทานตัวที่หนึ่ง และตัว ที่สองตามลำดับ และ Ro จะเป็นค่าอิมพีแดนท์เอาท์พุทของแหล่งสัญญาณเริ่มต้นเปลี่ยน
7. ตัวจำกัดพัลส์ที่ประกอบด้วย ทรานซิสเตอร์แบบสองขั้วต่อตัวที่หนึ่งและตัวที่สองที่มีขาคอลเล็คเตอร์ ซึ่งถูก ต่อโดยตรงโดยปราศจากชิ้นส่วนคืนเข้ากับขั้วจ่าย โดยมีขาอิมิตเตอร์ถูกต่อโดยตรงโดยปราศจาก ชิ้นส่วนคืนเข้ากับขั้วเอาท์พุท และถูกต่อเข้ากับแหล่งศักดาไฟฟ้าอ้างอิงผ่านตัวต้านทานตัวที่หนึ่ง แหล่งแรงดันไฟฟ้าเริ่มต้นเปลี่ยนที่ต่อเข้ากับขาเบสของทรานซิสเตอร์ตัวที่สอง ดังกล่าว ตัวเก็บประจุที่ถูกต่อโดยตรงอยู่ระหว่างขาคอลเล็คเตอร์และขาเบสของ ทรานซิสเตอร์ตัวที่สองดังกล่าว และ ตัวต้านทานตัวที่สองที่ถูกต่ออยู่ระหว่างขาคอลเล็คเตอร์ และขาอิมิตเตอร์ของ ทรานซิสเตอร์ตัวที่สองดังกล่าว และที่ซึ่ง ตัวต้านทานตัวที่หนึ่งดังกล่าว จะมีค่าที่มากกว่าค่าของตัวต้านทานตัวที่สองดัง กล่าว แหล่งแรงดันไฟฟ้าเริ่มต้นเปลี่ยนดังกล่าว จะมีค่าอิมพีแดนท์เอาท์พุทตามที่ กำหนดให้และ ตัวต้านทานตัวที่สองจะมีค่ามากกว่าค่าของอิมพีแดนท์เอาท์พุทที่กำหนดให้ของ แหล่งแรงดันไฟฟ้าเริ่มต้นเปลี่ยนดังกล่าว
8. ตัวจำกัดพัลส์ดังข้อถือสิทธิข้อ 7 ซึ่ง ตัวเก็บประจุดังกล่าวจะถูกเลือกให้มีค่ามากกว่าค่าความจุรวมทั้งหมด ที่รวมถึง ส่วนที่เบี่ยงเบนไปด้วยระหว่างขาเบส และขาอิมิตเตอร์ของทรานซิสเตอร์ตัวที่สองดังกล่าว
9. ตัวจำกัดพัลส์ดังระบุในข้อถือสิทธิข้อ 7 ซึ่งแหล่งแรงดันไฟฟ้าเริ่มต้นเปลี่ยน ดังกล่าวจะประกอบด้วย ตัวต้านทานตัวที่สาม และตัวที่สี่ที่ต่ออยู่ระหว่างขาเบสของทรานซิสเตอร์ตัวที่ สองดังกล่าว และตัวหนึ่งของขั้วจ่ายที่เหมาะสมดังกล่าว และแหล่งศักดาไฟฟ้าอ้างอิงดังกล่าว และ ตัวต้านทานตัวที่สามดังกล่าว จะมีค่าความต้านทานที่ถูกเลือกขึ้นให้น้อยกว่าค่า ของตัวต้านทานตัวที่สองดังกล่าว 1
0. ตัวจำกัดพัลส์ดังระบุในข้อถือสิทธิข้อ 7 ที่ซึ่งทรานซิสเตอร์ตัวที่หนึ่งและตัว ที่สองดังกล่าว ตัวต้านทานตัวที่หนึ่งและตัวที่สอง แหล่งแรงดันไฟฟ้าเริ่มต้นเปลี่ยน และตัวเก็บ ประจุดังกล่าวจะถูกรวมขึ้นเป็นวงจรรวม
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TH22714A TH22714A (th) | 1996-12-27 |
| TH18228B true TH18228B (th) | 2005-03-03 |
Family
ID=
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| KR950010479B1 (ko) | 액티브필터 | |
| JPH06503452A (ja) | 回路保護装置 | |
| FI934481A0 (fi) | Omvandlarkrets | |
| GB798523A (en) | Improvements relating to transistor amplifier circuits | |
| JPH04501792A (ja) | 温度安定性発振器 | |
| KR950010337A (ko) | 전자회로 | |
| KR880008511A (ko) | 액티브 필터 | |
| KR930003543A (ko) | 전류 거울 회로 | |
| JPS5652420A (en) | Constant-current circuit | |
| TH18228B (th) | วิธีการและอุปกรณ์จำกัดสัญญาณภาพที่มีความเร็วสูง | |
| TH22714A (th) | วิธีการและอุปกรณ์จำกัดสัญญาณภาพที่มีความเร็วสูง | |
| EP0123909B1 (en) | Variable resistance circuit | |
| KR930017289A (ko) | 가변 주파수 발진 회로 | |
| US5300834A (en) | Circuit with a voltage-controlled resistance | |
| KR910019329A (ko) | Ecl 영역으로부터 나오는 신호 검출용 bicmos 입력회로 | |
| KR900015437A (ko) | 포화 검출 증폭기 장치 | |
| KR960009384A (ko) | 액티브 밴드패스 필터 | |
| KR970055268A (ko) | 오디오신호 증폭회로 | |
| KR900015449A (ko) | 리액턴스 제어회로 | |
| JPS6022862A (ja) | 電源回路 | |
| US4099226A (en) | Circuit arrangement for generating a continuously variable DC voltage | |
| JP2706146B2 (ja) | 半導体集積回路 | |
| KR860009554A (ko) | 디지탈투 아날로그 변환기용 비트조정 및 필터 | |
| KR950025793A (ko) | 포커스 전압 가변 회로 및 이것을 내장한 플라이백 변압기 | |
| KR920001561Y1 (ko) | 브이티알의 비디오 인벨로프 디텍터회로 |