SU991432A1 - Комбинаторное устройство - Google Patents

Комбинаторное устройство Download PDF

Info

Publication number
SU991432A1
SU991432A1 SU813300437A SU3300437A SU991432A1 SU 991432 A1 SU991432 A1 SU 991432A1 SU 813300437 A SU813300437 A SU 813300437A SU 3300437 A SU3300437 A SU 3300437A SU 991432 A1 SU991432 A1 SU 991432A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
counter
elements
output
inputs
Prior art date
Application number
SU813300437A
Other languages
English (en)
Inventor
Виктор Михайлович Полищук
Original Assignee
Войсковая Часть 25840
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая Часть 25840 filed Critical Войсковая Часть 25840
Priority to SU813300437A priority Critical patent/SU991432A1/ru
Application granted granted Critical
Publication of SU991432A1 publication Critical patent/SU991432A1/ru

Links

Landscapes

  • Pulse Circuits (AREA)

Description

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано дл  решени  комбинаторных задач, а также дл  генерации кодовых последовательностей в .устройствах контрол . Известно комбинаторное- устройство содержащее последовательно включен ,ные счетчики, элементы И и обеспечивающее последовательный перебор сочетаний (С )при всех значени х п, начина  с единицы l. Недостатком известного устройства Явл етс  невозможность генерации сочетаний с повторени ми. Наиболее близким по технической сущности  вл етс  комбинаторное устройство , содержащее п групп элементов И, п счетчиков, п-1 блоков сравнени  и блок режима, содержащий группу эле ментов ИЛИ, элемент ИЛИ и четыре элемента И, причем тактовый вход первого счетчика  вл етс  первым входом .устройства, а тактовый вход j-ro ( ,...n) счетчика соединен с тактовым выходом j-1-го счетчика, при этом выходы i-ro (...,п) счетчика подключены соответственно к первым входам элементов И i-й группы, выходы которых  вл ютс  выходами устройства, входы q-ro (,...n-l) блока сравнени  соединены соответственно с выходами q-ro и g+1-ro счетчика, при этом первые выходы блоков сравнени  соединены с первыми входами элементов ИЛИ группы, выходы которых подключены к входам- первого элемента И, выход которого соединен с первым входом второго эле- мента И, выход Которого подключен к первому входу элемента ИЛИ, выход которого соединен с вторыми входами элементов И каждой из п групп, вторые выходы блоков сравнени  подключены к вторым входам соответствующих элементов ИЛИ группы и к соответствующим входам третьего элемента И, выход которого соединен с первым входом четвертого элемента И, выход которого подключен к второму входу элемента ИЛИ, вторые входы второго и четвертого элементов И объединены и  вл ютс  вторым входом устройства (2 Недостатком этого устройства  вл етс  его сложность, обусловленна  наличием п-1 блоков сравнени  и блока режима, а также низкое его быстродействие . Целью изобретени   вл етс  упроще ние устройства и повышение его быстродействи . Поставленна  цель достигаетс  тем что устройство, содержащее п групп элементов И, п счетчиков, причем так товый вход п-го счетчика соединен с , тактовым выходом п-1-го счетчика, выходы i-ro счетчика подключены к пе вым входам элементов И i-й группы, выходы которых  вл ютс  выходами уст ройства, содержит п-1 групп элементов И, 2п-3 элементов ИЛИ, 2п-3 элементов И, 2 (п-1) элементов задержки и триггер режима, причем выходы j-ro счетчика подключены к первым входам элементов И Р-ой (,.,.,2п-1) группы, выходы которых соединены с единичными«входами триггеров (j-1)-r счетчика, первый вход первого элемен та ИЛИ и вторые входы элементов И i-ы групп подключены к тактовой шине устройства, тактовый вход q-ro счетчика подключен к выходу q-ro эле мента ИЛИ соответственно, первый вход которого подключен через элемен задержки к выходу q-ro элемента И со ответственно, первый вход К-го , п-2) элемента И и вторые входы элементов И L-ой ( ,.. .2п-2) группы подключены через элемент задержки к выходу т-го (,...,2п-3) элемента ИЛИ, а первый вход (п-1)-го элемента И и вторые входы элементов И {2п-1)-ой группы подключены через элемент задержки к тактовому выходу п-1-го счетчика, второй вход q-ro элемента И подключен к единичному выходу триггера режима, первый вход т-го элемента ИЛИ подключен к вы .ходу S-ro (,...n-l) элемента ИЛИ, а второй вход - к выходу т-го элемента И, первый вход т-го элемента И соединен с входом 5-го элемента И, а второй вход подключен к нулевому выходу триггера режима, нулевой вход триггера режима подключен к управл ющей шине генерации сочетаний с повторени ми, единичный вход три|- гера режима и третий вход (п-1)-го элемента ИЛИ подключены к управл ющей шине генерации сочетаний, тактовый выход п-го счетчика подключен к шине окончани  работы устройства, тактовые выходы К-ых счетчиков (, п-2) соединены с вторыми входами S-ых элементов ИЛИ. На чертеже представлена функциональна  схема комбинаторного устройства дл  и ( при изменении значени  m соответственно измен етс  коэффициент пересчета счетчиков , а при увеличении п - увеличиваетс  количество счетчиков, которые подключаютс  аналогично первому счетчику). Комбинаторное устройство состоит из трех счетчиков 1-3, групп элементов И 4, групп элементов , элементов ИЛИ 6-8, элементов И 9-11, элементов 12 задержки,триггера 13 , управл ющей шины 14 генерации сочетаний с повторени ми, управл ющей шины 15 генерации сочетаний, шины 16 тактового входа, шины 17 окончани  работы устройства. Комбинаторное устройство работает в двух режимах. . В режиме генерации сочетаний с повторени ми и в режиме генерации сочетаний. В исходном состо нии счетчики должны быть установлены в 0. В режиме генерации сочетаний с повторени ми на шину 14 поступает импульс, который устанавливает три|- гер 13 в нулевое состо ние. Сигнал с единичного выхода триггера 13 закрывает элементы И , а с нулевого выхода триггера открывает элемент И 11. Работа устройства в режиме генерации сочетаний с повторени ми иллюстрируетс  табл. 1, в которой представлены состо ни  счетчиков. I На шину 16 тактового входа пЬступает первый тактовый импульс. Поскольку счетчики 3, 2, 1 наход тс  в нулевом состо нии, то поступивший на входы элементов И 4 тактовый импульс выдает .на выход устройства первое сочетание с повторением 000, где номера позиций цифр в сочетании соответствуют номерам счетчиков, а цифры, сто щие на этих позици х, соответствуют дес тичной записи двоичных кодов состо ний соответствующих счетчиков. Этот же тактовый импульс через элемент ИЛИ 6 поступит на тактовый вход счетчика 1 и изменит его состо ние на единицу, т.е. запишет в него число 1. Второй тактовый импульс аналогичным образом выдаст на выход устройства второе-сочетание 001 и запишет в счетчик 1 следующее число 2 и т.д. до п того тактового импульса. На п том такте будет выдано на выход устройства п тое сочетание 004, после чего импульсом с выхода элемента ИЛИ 6 счетчик 1 установитс  в состо ние О и на его -тактовом выходе сформируетс  сигнал. Этот сигнал, пройд  элемент ИЛИ 7 поступит на тактовый вход счетчика 2 и запишет в нем число 1. Этот же сигнал, пройд  через элемент ИЛИ 8, задержитс  (на врем  переходных про цёссов в счетчике) на элементе 12 задержки, поступит на входы элементов И 5 и перепишет содержимое счетчика 2 в счетчик 1. Таким образом , в счетчиках 2 и 1 будет записано число 1. На шестом такте, -в. св зи с этим, на выход устройства будет выдано шестое сочетание с повторением 011. С шестого по четыр надцатый такт включительно (табл.1) устройство работает аналогично описанному . На п тнадцатом, такте будет выдано на выход устройства п тнадцатое сочетание с повторением ОЦЦ, счетчик 1 установитс  в состо ние О, затем импульсом с тактового вы хода счетчика 1, прошедшим через эл мент ИЛИ 7-на тактовый вход счетчика 2, последний установитс  также в О, поэтому состо ние счетчика 1 тока останетс  без изменени . После перехода счетчика 2 в состо ние О нЗ его тактовом выходе сформируетс  импульс, который Поступит на тактовый вход счетчика 3 и запишет в нем .число 1. Этот же импульс, задержа ный на элементе задержки, перепишет содержимое счетчика 3 в счетчик 2, а затем пройдет открытый элемент И и элемент ИЛИ 8,задержитс  еще раз на другом элементе задержки и перепишет состо ние счетчика 2 в счетчи 1. После чего на счетчиках 3,2,1 бу дет сформировано шестнадцатое сочетание с повторением 111. В дальне шем устройство работает аналогично описанному. На тридцать п том такте на выход устройства будет выдано последнее сочетание с повторением kkk а с тактового выхода счетчика 3 на шину 17 будет выдан сигнал окончани  работы устройства. В режиме генерации сочетаний на шину 15 поступает сигнал, который установит триггер 13 режима в единичное состо ние, в результате чего элементы И 9-10 откроютс , а элемент И 11 закроетс . Этот же импульс поступит через элемент ИЛИ 7 на тактовый вход счетчика 2, запишет в нем число 1, затем пройдет через элемент ИЛИ 8, задержитс  на элементе задержки, перепишет состо ние счетчика 2 в счетчик 1, пройдет через открытый элемент И 9 задержитс  еще раз на элементе задержки, поступит через элемент 6 ИЛИ на тактовый вход счетчика 1 и скорректирует его состо ние на +1 т.е. запишет в нем число самым на счетчиках устройства будет сформировано первое сочетание 012. Дальнейша  работа устройства по сн етс  табл. 2. На первом и втором такте устройство работает так же, как и в режиме генерации сочетаний с повторени ми. На третьем (табл.2)такте на выход устройства будет выдано третье сочетание 01 А. Затем счетчик 1 установитс  в состо ние О, на его тактовом выходе сформируетс  импульс, который пройдет элемент ИЛИ 7, поступит на тактовый вход счетчика 2, запишет в нем число 2 и, кроме того, пройдет через,элемент ИЛИ 8, задержитс  на элементе задержки, перепишет содержимое счетчика 2 в счетчик 1, а также пройдет через открытый элемент И 9, задерживаетс  еще раз на элементе задержки, поступит через элемент 6 ИЛИ на тактов1ый вход счетчика 1 и скорректирует его состо ние на 4-1. После этого на счётчиках будет сформировано четвертое сочетание 023. До шестого такта устройство работает аналогично. На шестом такте на выход устройства будет выдано сочетание ОЗ. Счетчик 1 перейдет в состо ние О, сформирует на тактовом выходе импульс , который через элемент ИЛИ 7 запишет в счетчик 2 число 4, затем перепишет состо ние счетчика 2 в счетчик 1V скорректирует его состо ние на +1, после чего счетчик 1 снова перейдет в состо ние О. С выхода счетчика 1 импульс снова.поступит на тактовый вход счетчика 2 и переведет его в состо ние О. После этого на выходе счетчика 2 по ви с  импульс, который последовательно осуществит следующее: запишет в счетчик 3 число 1, задержитс  и пе репишет содержимое счетчика 3 в счет чик 2, пройдет через открытый элемент И 10, поступит с задержкой на элемент ИЛИ 7 и далее на тактовый вход счетчика 2, скорректирует его состо ние на 41, т.е. запишет в нем число 2, пройдет через элемент ИЛИ 8, перепишет содержимое счет- . чика 2 в счетчик 1, и, наконец, прой дет через открытый элемент. И 9 и элемент ИЛИ 6, поступит на тактовый вход счетчика 1 и скорректирует его состо ние на +1 , ЧТО будет соответ 3. Таствовать записи в нем числа КИМ образом, в счетчиках будет сформировано седьмое сочетание 123. С седьмого такта по дес тый устройство работает аналогично описанному. На дес том такте на выход устройства будет выдано последнее сочетание 23V, а на шину 17 - сигнал окончани  работы устройства. Технико-экономический эффект от использовани  устройства состоит в следующем. Во-первых, устройство проще , поскольку вместо каждой схемы сравнени  используетс  1+2 элемента И (1 - количество разр дов счетчиков устройства), 2 элемента ИЛИ и 2 элемента задержки, а вместо блока режима - триггер, то есть по количеству элементов существенно меньше, что повышает надежность устройства. Во-вторых, данное устройство обладает более высоким быстродействием, поскольку дл  получени  сочетаний с повторени ми или сочетаний требуетс  столько тактов, сколько соответственно ,самих сочетаний с повторени ми или сочетаний, в то врем  как в известном устройстве всегда требуетс  тактов, что во много раз больше количества генерируемых сочетаний. 1. Таблица 1
000 001 002 003 011 012 013
022 023 024
1Ц 222 223 22Ц 233 23 2 333 34

Claims (2)

  1. ЦЦl Формула изобретени  Комбинаторное устройство, содержащее п групп элементов И, п счетчиков, причем тактовый «ход п-го счетчика соединен с тактовым выходом п-1-го счетчика, выходы i-ro счетчика подкпю чены к первым входам элементов И -и группы (is1,...n), выходы которых  вл ютс  выходами устройства, отличающеес  тем, что, с целью уп рощени  и повышени  быстродействи , устройство содержит группы элементов И с (п+1)-ой по (2п-1)-ую, (2п-3) эле ментов ИЛИ, (2п-3) элементов И, 2(п-1 элементов задержки, триггер режима, причем выходы j-ro счетчика (..n) подключены к первым входам элементов И Р-ой группы ( ,... ,2п-1) .выходы которых соединены с единичными входами триггеров (j-l)-ro счетчика соответственно , первый вход первого эле мента ИЛИ и вторые входы элементов И i-ых групп подключены к тактовой шине устройства, тактовый вход q-ro (q«l,...,п-1) счетчика подключен к выходу q-ro элемента ИЛИ соответственно , первый вход которого подключен через соответствующий элемент задержки к выходу q-ro элемента И соответственно , первый вход К-го (Кв1.., п-2) элемента И и вторые входы элементов И L-ой (),... ,2п-2) группы .подключены соответственно через т-ый элемент задержки (,.. .2п-3)
    10 Таблица- 2 к выходу т-го элемента ИЛИ, первый вход (n-l)-ro элемента И и вторые входы элементов И (2п-1)-ой группы подключены через 2{п-1) элемент задержки к тактобому выходу (n-l)-ro счетчика, вторые входы q-ых элементоэ И подключены к единичному выходу триггера режима,первый вход т-го элемента ИЛИ подключен к выходу S-ro (S«2,...) элемента ИЛИ, а второй его вход подключен к выходу т-го элемента И, первый вход т-го элемента И соединен с входом S-ro элемента И, второй его вход подключен к нулевому выходу триггера режима, нулевой вход триггера режима подключен к управл ющей шине генерации сочетаний с повторени ми, единичный вход триггера режима и третий вход (n-l)-ro элемента ИЛИ подключены к управл ющей шине генерации сочетаний , тактовый выход п-го счетчика подключен к шине окончани  работы устройства, тактовые выходы К-ых счетчиков соединенысоответственно с вторыми входами S-ых элементов .ИЛИ. Источники информации, прин тые во Внимание при экспертизе 1.Авторское свидетельство СССР IT , кл. G 06 F 15/20, 1973.
  2. 2.Авторское свидетельство СССР f 760108, кл. G 06 F 15/20, 1978 (прототип).
SU813300437A 1981-06-12 1981-06-12 Комбинаторное устройство SU991432A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813300437A SU991432A1 (ru) 1981-06-12 1981-06-12 Комбинаторное устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813300437A SU991432A1 (ru) 1981-06-12 1981-06-12 Комбинаторное устройство

Publications (1)

Publication Number Publication Date
SU991432A1 true SU991432A1 (ru) 1983-01-23

Family

ID=20962757

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813300437A SU991432A1 (ru) 1981-06-12 1981-06-12 Комбинаторное устройство

Country Status (1)

Country Link
SU (1) SU991432A1 (ru)

Similar Documents

Publication Publication Date Title
SU991432A1 (ru) Комбинаторное устройство
EP0006468A2 (en) Parallel to series data converters
RU154062U1 (ru) Устройство для перебора перестановок
SU1173402A1 (ru) Генератор чисел
SU1479934A1 (ru) Устройство дл контрол дешифратора
SU1401475A1 (ru) Устройство дл формировани нелинейных рекуррентных последовательностей дискретных сигналов
SU1430946A1 (ru) Цифровой генератор периодических функций
SU1587501A1 (ru) Генератор нестационарного случайного импульсного процесса
SU1405105A1 (ru) Распределитель импульсов
SU1591010A1 (ru) Цифровой интегратор
SU760108A1 (ru) Комбинаторное устройство 1
SU813411A1 (ru) Комбинаторное устройство
SU949654A1 (ru) Устройство дл извлечени квадратного корн
SU1401462A1 (ru) Устройство дл контрол логических блоков
SU1531086A1 (ru) Арифметико-логическое устройство
SU1287262A1 (ru) Формирователь импульсов
UA141386U (uk) Реверсивний лічильник у фібоначчієвій системі числення
SU1522411A1 (ru) Преобразователь двоичного кода в двоично-дес тичный
SU1462282A1 (ru) Устройство дл генерировани синхроимпульсов
SU934511A1 (ru) Устройство дл считывани графической информации
SU690475A1 (ru) Преобразователь двоичного кода в двоично-дес тичный код градусов и минут
SU1315993A1 (ru) Устройство дл моделировани графов
SU452827A1 (ru) Устройство дл сравнени двоичных чисел
SU1562928A1 (ru) Устройство дл определени аргумента семейства периодических функций
SU1487154A1 (ru) Генератор кодовых последовательностей