SU980287A1 - Двенадцатитактный реверсивный распределитель импульсов - Google Patents
Двенадцатитактный реверсивный распределитель импульсов Download PDFInfo
- Publication number
- SU980287A1 SU980287A1 SU813301455A SU3301455A SU980287A1 SU 980287 A1 SU980287 A1 SU 980287A1 SU 813301455 A SU813301455 A SU 813301455A SU 3301455 A SU3301455 A SU 3301455A SU 980287 A1 SU980287 A1 SU 980287A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- elements
- flip
- inputs
- flops
- pulse distributor
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
- Ignition Installations For Internal Combustion Engines (AREA)
Description
Изобретение относитс к автоматике и вычислительной технике.
Известны двенадцатитактные реверсивные распределители импульсов, содержащие D-триггеры и элементы 1.
К недостаткам указанных распределителей относитс низка помехоустойчивость .
Наиболее близким к предлагаемому вл етс двенадцатитактный реверсивный распределитель импульсов, содержащий шесть D-триггеров, С-входы которых соединены с тактовой шиной, D-вхОды подключены соответственно к выходам элементов 2И-ИЛИ, а единичные выходы - к выходным шинам, шина обратного хода соединена с первыми входами первых элементов И элементов , ,а шина пр мого хода - с первыми входами вторых элементов И элементов 2И-ИЛИ, причем второй и третий входы первых элементов И элементов 2И-ИЛИ соединены соответственно с нулевыми выходами четвертого и п того , п того и шестого, шестого и первого, первого и второго , второго и третьего, третьего и че-твертого D-триггеров, а второй и третий; входы вторых элементов И элементов 2И-ИЛИ
соединены соответственно с нулевыми выходами третьего и четвертого, четвертого и п того, п того и шестого, шестого и первого, первого и второго, второго и третьего D-триггеров 2,
К недостаткам известного распределител относитс низка помехоустойчивость .
Цель изобретени - повышение поме10 хоустойчивости двенадцатитактного реверсивного распределител импульсов.
Указанна цель достигаетс тем, что в двенадцатитактном реверсивном распределителе импульсов, содержащем
15 шесть D-триггеров, С-входы которых соединены с тактовой шиной, D-входы подключены соответственно к выходам элементов 2И-ИЛИ, а единичные выходы - к выходным шинам, шина обратно20 го хода соединена с первыми входами первых элементов И элементов 2И-ИЛИ, а шина пр мого хода - с первыми входами вторых.элементов И элементов 2И-ИЛИ, причем второй и третий ды первых элементов И элементов 2И-ИЛИ соединены соответственно с нулевыми выходами четвертого и п того , п того и шестого, шестого и первого , первого и второго, второго и
30 третьего, третьего и четвертого
О-триггаров, а второй и третий входы вторых элементов И .элементов 2И-ИЛИ соединены соответственно с Е улевыми выходами третьего и четвертого, четвертого и п того, п того и шестого, шестого и первого, первого и второго второго и третьего П--триггеров, нулевые выходы шестого, п того и четвертого D-триггеров соединены с R-BXOдами соответственно третьего, второго и первого D-триггеров.
На чертеже представлена функциональна схема двенадцатитактного реверсивного распределител импульсов.
Распределитель содержит D-тригге-ры 1-6, С-входы которых соединены с тактовой шиной 7, D-входы подключены соответственно к выходам элементов 2И-ИЛИ 8-13, а единичные выходы к выходным шинам 14г19; -шина 20 обратного хода соединена с первыми входами первых элементов И элементов 2И-ИЛИ 8-13, а шина 21 пр мого хода с первыми входами вторых элементов И элементов 2И-ИЛИ 8-13. Второй и третий входы первых элементов И элементов 2И-ИЛИ 8-13 соединены соответственно с нулевыми выходами D-триггеров 4и5; 5и6;6и1;1и2; 2 и 3; 3 и 4, а второй и третий входы вторых элементов И элементов 2И-ИЛИ соединены соответственно с нулевыми выходами D-триггеров 3 и 4; 4и5;5и6 6и1; 1и2; 2иЗ Нулевые выходы D-триггеров б,5 и 4 соединены с R-входами соответственно D-триггеров3,2 и 1.
Функционирование двенадцатитактного реверсивного распределител импульсов осуществл етс следующим образом .
В начальный момент времени D-триггеры 1 и 2 наход тс в единичном состо нии , а D-триггеры 3-6 - в нулево Если на шине 20 имеетс единичный логический уровень, то двенадцатитактный реверсивный распределитель импульсов работает в обратном направлении , а если единичный логический уровень имеетс только на шине 21, т распределитель импульсов работает в пр мом направлении. Во втором случае единичный сигнал присутствует только на D-входах D-триггеров 1,2 и 3. Первый тактовый импульс перебрасывает р-триггер 3 в единичное состо ние; такое же состо ние поддержидаетс в D-триггерах 1 и 2. Второй тактовый импульс приводит к сбросу D-триггера 1, а в D-триггерах 2 и 3 единичное состо ние сохран етс . Далее процессы протекают аналогично, а на выходах D-триггеров 1-6 формируетс последовательность 12-123-23234-34-345-45-456-56-561-61-612-12 .. (в этой последовательности цифрами
указаны единичные выходы .D-триггеров 1-6). При смене пол рности на шинах 20 и 21 наблюдаетс обратна последовательность 12-612-61-561-56-45645-345 34-234-23-123 .-12... В двенадцатитактном реверсивном распределителе импульсов некоторые запрещенные комбинации вовсе невозможны: 111111
110111 100111 и т.д. Из других запрещенных комбинаций (например 00000 переход к нормальному рабочему режим осуществл етс первым же тактовым импульсом. Третьи запрещенные комбинации перевод тс вначале в полный сброс D-триггеров, а затем - в рабочие комбинации (например 010101-чОООООО - 000111) .
Таким образом, предлагаемый реверсивный распределитель импульсов по сравнению с известным отличаетс повышенной помехоустойчивостью.
Claims (2)
1.Букреев И.Н. и др. Микроэлектронные схемы цифровых устройств. М., Советское радио , 1973, с. 211, рис.6.9.
2.Авторское свидетельство СССР
№ 593314, кл. Н 03 К 17/62, 20.11.75 (прототип).
1
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813301455A SU980287A1 (ru) | 1981-06-12 | 1981-06-12 | Двенадцатитактный реверсивный распределитель импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813301455A SU980287A1 (ru) | 1981-06-12 | 1981-06-12 | Двенадцатитактный реверсивный распределитель импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU980287A1 true SU980287A1 (ru) | 1982-12-07 |
Family
ID=20963120
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU813301455A SU980287A1 (ru) | 1981-06-12 | 1981-06-12 | Двенадцатитактный реверсивный распределитель импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU980287A1 (ru) |
-
1981
- 1981-06-12 SU SU813301455A patent/SU980287A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3258696A (en) | Multiple bistable element shift register | |
JPS63102510A (ja) | 排他的orゲートおよび/または排他的norゲートを構成する組合せ回路 | |
SU980287A1 (ru) | Двенадцатитактный реверсивный распределитель импульсов | |
US3546597A (en) | Frequency divider circuit | |
SU982198A1 (ru) | Реверсивный счетчик | |
SU705688A1 (ru) | Счетчик | |
SU497583A1 (ru) | Устройство дл сравнени чисел | |
SU438125A1 (ru) | Троичный асинхронный счетчик | |
SU381172A1 (ru) | Двоично-десятичный счетчик | |
SU752328A1 (ru) | Устройство дл сравнени двоичных чисел | |
SU746944A1 (ru) | Делитель частоты импульсов | |
SU922728A1 (ru) | Устройство дл формировани сигнала переноса при суммировании многофазных кодов | |
SU453689A1 (ru) | Элемент однородной структуры | |
SU1145476A1 (ru) | Синхронный делитель частоты следовани импульсов на 5 | |
SU692091A1 (ru) | Реверсивный п-разр дный счетчик импульсов | |
SU892666A1 (ru) | Триггер | |
SU982201A1 (ru) | Реверсивный счетчик | |
SU1003356A1 (ru) | Реверсивный счетчик | |
SU634276A1 (ru) | Накапливающий сумматор | |
SU1348909A2 (ru) | N-разр дный регистр сдвига единичного кода | |
SU661817A1 (ru) | Реверсивный счетчик | |
SU851786A1 (ru) | Многостабильный триггер | |
SU729584A1 (ru) | Устройство дл ввода информации | |
SU1190520A1 (ru) | Синхронный счетчик | |
SU638960A1 (ru) | Двоичный сумматор |