Claims (1)
, ..1 Изобретение относитс к импульсной и вычислительной технике и может быть использовано, например, во входных устройствах в:ычислительных машин. Известен формирователь импульсов, содержащий генератор тактовых импульCCJB с двум выходами, триггеры раз15ешени и запрещени , элемент ИЛИ и элемент И 1 . Недостатком этого устройства вл етс отсутствие возможности формировани Сдвинутых по времени парных синхронизированных импульсов по одному выходу и двух одиночных синхронизированных импульсов по разным выходам. Наиболее близкимтехническим .решением к данному изобретению вл етс формировател|ь импульсов, соде ржащнй четыре триггера, три элемента И, элемент ИЛИ и и элемент НЕ, вход которог соединен с шиной тактовых импульсов и вторым входом первого триггера, первый вход которого соединен с выходом первого элемента -И, первый выход которого соединен с выходом второго триггера и первым входом третьего триггера, второй вход первого элемента И соединен с выходом третьего триггера, первый вход i второго триггера соединен с шиной управлени , вторые входы второго и четвертого триггера соединены с выходом элемента НЕ, первый вход четвертого триггера соединен с пр мым выходом первого триггера и первым входом второго элемента И, второй вход которого соединен с инверсным выходом четвертого триггера и вторым входом третьего триггера, инверсный выход первого триггера соединен с первым входом третьего элемента И, второй вход которого соединен с пр мым выходом четвертого триггера, а выходы второго и третьего элементов И соединены с выходами элемента ИЛИ .21 . Недостатками данного формировател импульсов вл ютс невозмозкность формировани на двух выходах устройства пакетов из п .синхронизированных импульсов , а на третьем выходе - пакета из 2 п 396 синхронизированных импульсов, кроме то- го, формирователь сложен. Цель изобретени - расширение функциональных вЬзможностей формировател импульсов за счет формировани пакетов синхронизированных импульсов. Дл достижени поставленной дели в формирователь импульсов, содержащий триггер, три элемента И и элемент НЕ, вход которого соединен с шиной тактовых импульсов, первый вход триггера соединен с шиной управлени , второй вход - с выходом элемента НЕ, выход триггера соединен с первым входом первого элемента И, введены счетный триггер и счетчик импульсов, причем шина тактовых импульсов соединена с вторым входом первого элемента И, выход которого соединен с входом счетного триггера и первыми входами второго и третьего элементов И, вторые входы которых соединены соответственно л пр мым и инверсным выходами счетного триггера, выход второго элемента И соединен с входом счетчика импульсов , выход которого соединен с. третьим входом триггера, а установочные входы счетного триггера и счетчика импульсов соединены с шиной сброса. На чертеже приведена принципиальна схема формировател импульсов. Формирователь импульсов содержит шину 1 управлени , шину 2 тактовых импульсов , элемент НЕ 3, триггер 4, элементы И 5 - 7, счетный триггер 8, счетчик 9 импульсов, шину Ю сброса, выходы 11-13 элементов И 6, 7 вл ютс выходами формировател импульсов. Шина 1 управлени соединена с первым входом триггера 4, второй вход которого соединен с выходом элемента НЕ 3, а третийс выходом счетчика 9 Импульсов. Выход триггера 4 соединен с первым входом первого элемента И 5, второй вход которого соединен с шиной тактовых импульсов и с входом элемента НЕ 3. Выход первого элемента И 5 соединен с первыми входами элементов И 6, 7 и с входом счетнбго триггера 8. Вторые входы .элементов И 6, 7 соединейь соответственно с пр мым и инверсным выходами счетного триггера 8. Выход элемента И 6 соединен с входом счетчика 9 импульсов. Установочные входы счетного триггера 8 и счетчика 9 импульсов соединены с шиной 10 сброса. Формирователь импульсов работает следующим образом. В начальный момент времени на шине управлени , шине 1О сброса, выходе триг 24 гера 4, пр мом выходе счетного триггера 8 и вькодах 11 - 13формировател импульсов присутствуют низкие уровни напр -. жени , на выходе счетчика 9 импульсов - высокий .. уровень напр жени . На шине 2 тактовых импульсов присутствуют тактовые импульсы. При поступлении (после окончани импульса на шине 10 сброса) высокого уровн напр жени по шине 1 управлени триггер 4 срабатьюает при по влении высокого уровн напр жени на выходе элемента НЕ 3 и на его выходе по вл етс высокий уровень напр жени , разрешающий прохождение тактовых импуль-сов с шины 2 тактовых импульсов через элемент И 5 на выход 13 формировател импульсов. С выхода элемента И 5 тактовые импульсы поступают на вход счетного триггера 8 и первые входы элемента И 6, 7. Поскольку на втором входе элемента И 7 присутствует высокий (разрешающий) уровень напр жени с инверсного выхода счетного триггера 8, то первый тактовый импульс проходит через элемент И 7 навыход 12 формировател импульсов. По заднему фронту первого тактового импульса счетный триггер 8 срабатьтает, и на его пр мом выходе, а следовательно, и на втором входе элемента И 6 по вл етс высокий (разрешающий) уровень напр жени , на инверсном выходе счетного триггера 8 по вл етс низкий уровень напр жени ,, запрещающий-прохождение тактовых импульсов через элемент И 7. При поступлении с выхода элемента И 5 второго тактового импульса последний через элемент И 6 проходит на выход 11 формировател импульсов. По заднему фронту второго тактового импульса счетный триггер 8 вновь срабатывает, разреша тем самым прохождение следующего тактового импульса через элемент И 7, и запреща его прохождение через элемент И 6. Така работа формировател импульсов продолжаетс до тех пор, пока на выходе счетчика 9 импульсов по заднему фронту п -го тактового импульса, проход щего на выход 11 формировател импульсов , не по витс низкий уровень напр жени , который, поступа на третий вход триггера 4, сбрасывает его в исходное состо ние, на выходе триггера 4 по вл етс низкий уровень напр жени , запрещающий прохождение тактовых импульов через элемент И 5. При поступлении импуль- са низкого уровн напр жени по шине 1О сброса счетн(з1Й триггер 8 и счетчик 9 импульсов устанавливаютс в исходное состо ние, т. е, все устройство устанавливаетс в исходное состо ние. Применение предлагаемого формировател импульсов позвол ет получить на дву его выходах пакеты из п. импульсов, на третьем выходе - пакет из 2 п импульсо Кроме того, при необходимости формировани на двух выходах формировател им пульсов одиночных jCHHXpOHHSHpoBaHBiix импульсов, а на третьем - сдвинутых во времени парных синхронизированных импульсов счетчик импульсов будет содержать один счетный триггер, т. е. предлагаемый формирователь импульсов будет проще известного за счет исключени D-триггера и элемента ИЛИ. Формула изобретени Формирователь импульсов, содержащий триггер, три элемента И, элемент НЕ, вход которого соединен с шинрй тактовых импульсов, первый вход триггера соединен с шиной управлени , второй вход -.с .в ыходом элемента НЕ, выход триггера соединен с первым входом первого элемента И, отличающийс тем, что, с целью расщиреви функпиональных возможностей за счет формировани пакетов синхронизированных импульсов, в него введены счетный триггер и счетчик импульсов, причем шина тактовых импулы сов соединена с вторым входом первого .элемента И, выход которого соединен с входом счетного триггера и перюыми входами второго и третьего элементов И, вторые входы которых соединены соот ветственно с пр мым в инверсным выходами счетного триггера, выход второго элемента И соединен с входом счетчикаимпульсов , выход которого соединен с третьим входом триггера, а установочные входы счетного триггера и счетчшса импульсов соединены с шиной сброса. Источники информапии, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР № 4QOO15, кл. И ОЗ К 5/О1, 1971 2, Авторское свидетельство СССР № 608257. кл. Н 03 К 5/О1, 1978., ..1 The invention relates to a pulse and computer technology and can be used, for example, in input devices in: computing machines. A pulse shaper is known, which comprises a two-output CCJB clock pulse generator, a disarm and inhibition trigger, an OR element, and an AND 1 element. A disadvantage of this device is the inability to form paired synchronized pulses in a single output and two single synchronized pulses in different outputs. The closest technical solution to this invention is a pulse former, four triggers, three AND elements, and OR and and NOT elements, the input of which is connected to the clock bus and the second input of the first trigger, the first input of which is connected to the output of the first element -I, the first output of which is connected to the output of the second trigger and the first input of the third trigger, the second input of the first element I is connected to the output of the third trigger, the first input i of the second trigger is connected to the control bus, the second The second and fourth flip-flops are connected to the output of the NOT element, the first input of the fourth flip-flop is connected to the direct output of the first flip-flop and the first input of the second element I, the second input of which is connected to the inverse output of the fourth flip-flop and the inverse output of the first trigger is connected to the first input of the third element And, the second input of which is connected to the direct output of the fourth trigger, and the outputs of the second and third elements AND are connected to the outputs of the OR element .21. The disadvantages of this pulse shaper are that the packages of the synchronized pulses are formed at two outputs of the device, and at the third output - a packet of 2 396 synchronized pulses, moreover, the driver is complicated. The purpose of the invention is to expand the functional capabilities of the pulse former by forming a packet of synchronized pulses. To achieve the set, the pulse shaper containing the trigger, three AND elements and the NOT element, whose input is connected to the clock bus, the first trigger input is connected to the control bus, the second input is connected to the HE element output, and the trigger output is connected to the first input of the first element And, a counting trigger and a pulse counter are introduced, the clock pulse bus being connected to the second input of the first element I, the output of which is connected to the input of the counting trigger and the first inputs of the second and third elements And, the second input l which are respectively connected direct and inverse outputs countable trigger output of the second AND element is connected to the input of a pulse counter whose output is connected to. the third input of the trigger, and the installation inputs of the counting trigger and the pulse counter are connected to the reset bus. The drawing shows a schematic diagram of a pulse former. The pulse shaper contains the control bus 1, the bus 2 clock pulses, the HE 3 element, the trigger 4, the AND elements 5-7, the counting trigger 8, the pulse counter 9, the reset bus Yu, the outputs 11-13 of the AND 6, 7 elements pulses. The control bus 1 is connected to the first input of the trigger 4, the second input of which is connected to the output of the element HE 3 and the third input to the output of the counter 9 Pulses. The output of the trigger 4 is connected to the first input of the first element And 5, the second input of which is connected to the bus of clock pulses and to the input of the element NO 3. The output of the first element And 5 is connected to the first inputs of the elements 6, 7 and to the input of the counting trigger 8. The second inputs And 6, 7 connections, respectively, with direct and inverse outputs of the counting trigger 8. The output of the element And 6 is connected to the input of the counter 9 pulses. The installation inputs of the counting trigger 8 and the pulse counter 9 are connected to the reset bus 10. The pulse shaper operates as follows. At the initial moment of time, on the control bus, the reset bus 1O, the output of trigger 24 Gera 4, the direct output of the counting trigger 8, and the codes 11 through 13 of the pulse former, there are low levels eg. at the output of the counter 9 pulses - a high level of voltage. On the bus 2 clock pulses there are clock pulses. When a high voltage level arrives (after the end of the pulse on the reset bus 10) through the control bus 1, the trigger 4 triggers when a high voltage level appears at the output of the HE element 3 and a high voltage level appears at its output - bus with 2 clock pulses through the element And 5 to the output 13 of the pulse shaper. From the output of the element 5, the clock pulses arrive at the input of the counting trigger 8 and the first inputs of the element 6, 7. Since the second input of the element 7 has a high (enabling) voltage from the inverse output of the counting trigger 8, the first clock pulse passes through element And 7 on output 12 of the pulse former. On the trailing edge of the first clock pulse, the counting trigger 8 triggers, and at its direct output, and consequently, a high (allowing) voltage appears at the second input of the And 6 element, and a low level appears at the inverse output of the counting trigger 8 voltage, prohibiting the passage of clock pulses through the element And 7. When entering from the output of the element And 5 of the second clock pulse, the latter through the element And 6 passes to the output 11 of the pulse shaper. On the trailing edge of the second clock pulse, the counting trigger 8 is again triggered, thereby allowing the next clock pulse to pass through the AND 7 element and prohibiting it from passing through the AND 6 element. Such operation of the pulse shaper continues until the output of the pulse counter 9 pulses through the rear the front of the pth clock pulse passing to output 11 of the pulse former does not turn out to be a low voltage level which, arriving at the third input of the trigger 4, resets it to its initial state, at the output of the trigger 4 along A low voltage level prohibiting the passage of clock pulses through AND 5 element. When a low level pulse arrives on the reset bus 1O, the counter is reset (i.e. the trigger 8 and the pulse counter 9 are reset; Application of the proposed pulse former allows to receive packets from a pulse on the two outputs, and a packet of 2 n pulses on the third output. In addition, if it is necessary to form a pulse on two outputs, cing jCHHXpOHHSHpoBaHBiix pulses, and - the third time-shifted binary pulses synchronized pulse counter will contain one counting trigger, ie, the pulse shaper proposed form will be easier by eliminating the D-flip-flop and OR element... The invention The pulse shaper containing a trigger, three elements AND, an element NOT whose input is connected to the clock pulse, the first input of the trigger is connected to the control bus, the second input is from the output of the element NO, the output of the trigger is connected to the first input of the first element And, characterized by the fact that, in order to expand functional-functional capabilities due to the formation of packets of synchronized pulses, a counting trigger and a pulse counter are introduced in it, the clock pulse bus connected to the second input of the first .el And, the output of which is connected to the input of the counting trigger and the first inputs of the second and third elements And, the second inputs of which are connected respectively to direct inverse outputs of the counting trigger, the output of the second element And is connected to the input of the pulse counter, the output of which is connected to the third input of the trigger , and the installation inputs of the counting trigger and counting pulses are connected to the reset bus. Sources of information taken into account in the examination 1. USSR author's certificate № 4QOO15, cl. And OZ K 5 / O1, 1971 2, USSR Copyright Certificate No. 608257. Cl. H 03 K 5 / O1, 1978.