SU960828A1 - Устройство дл отладки программ - Google Patents
Устройство дл отладки программ Download PDFInfo
- Publication number
- SU960828A1 SU960828A1 SU802961243A SU2961243A SU960828A1 SU 960828 A1 SU960828 A1 SU 960828A1 SU 802961243 A SU802961243 A SU 802961243A SU 2961243 A SU2961243 A SU 2961243A SU 960828 A1 SU960828 A1 SU 960828A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- block
- output
- switch
- elements
- Prior art date
Links
Landscapes
- Debugging And Monitoring (AREA)
Description
(5) УСТРОЙСТВО дл ОТЛАДКИ ПРОГРАММ
1
Изобретение относитс к вычислительной технике и может быть использовано при отладке программ цифровых вычислительных управл ющих систем (ЦВС).
Известно устройство дл отладки программ ЦВС, фиксируемых в посто нных запоминающих блоках (ПЗБ) цифровых вычислительных управл ющих машин ШВУМ), содержащее ПЗБ и полупосто нный запоминающий блок (ППЗБ). На этапе отладки программ блок ППЗБ замещает один из блоков ПЗБ, т.е. информаци , записанна в блоке ППЗБ, считываетс в регистр команд вместо информации , записанной в блоке ПЗБ UJ.
Недостатком указанного устройства вл етс отсутствие оборудовани дл выборки информации из ППЗБ по содержащимс в нем признакам и вывода дл ее дл регистрации, например, на цифропечатающее устройство.
Наиболее близким по технической сущности к предлагаемому вл ет.с
устройство отладки программ дл посто нного запоминающего устройства, содержащее ППЗБ, в.ыходы которого соединены с первыми входами коммутатора (блок приема и вывода команд совместно с блоком подключени ПЗУ), , подключенного вторыми входам к ПЗБ, ЦВУМ, а выходами - к числовым шинам, адресные шины, соединенные с входом регистра адреса (блоки формировани
10 адреса и адреса участка), первые выходы которого св заны с парными адресными входами ПЗБ, и через блок переадресации (распределитель), с первыми адресными входами ППЗБ, а вто15 рые выходы - с вторыми адресными входами ПЗБ и ППЗБ, блок управлени , первый вход которого подключен к управл ющей шине, а выходы - к регистру адреса. Оборудование управлени ,
20 вход щее в состав распределител , Св зано с входом блока переадресации, управл ющими входами ППЗБ, коммутатора и ПЗБ. Устройство также содержит
39608284
шины дл подключени регистрирующегоной и полупосто нной пам ти и вл ютустройства , св занные с выходом бло- .с группой адресных выходов устройстка управлени , регистром адреса ива, управл ющий вход устройства соевыходами коммутатора 2 .динен с первым входом блока управлеНедостатком известного устройства 5 адресный выход устройства соеди вл етс отсутствие в нем средствнен с информационным входом счетчика
автоматизации получени систематичес-адреса, Т1Нформационный выход которокой информации о характеристиках от-го соединен с входом блока задани
лаживаемых программ и процесса отлад-адреса, адресный и управл ющий выходы
ки. Так, например, при отладке про- юблока задани адреса соединены соотграмм необходимо знать структурныеветственно с вторым входом блока поособенности алгоритмов, в частностилупосто нной пам ти и с вторым вхостатистику использовани логических,дом блока управлени , введены перва
арифметических и других операций ви втора группы элементов И, блок
управл ющих алгоритмах, знать распре- isсравнени , регистр маски, регистр
деление пам ти, находить свободные .эталонов и второй коммутатор, причем
чейки. Кроме того, ППЗУ может со-выход блока посто нной пам ти соедидержать дополнительную информацию внен с первым информационным входом
виде идентификаторов, с помощью кото-второго коммутатора, выход которого
рь1Х определ ютс команды, содержимое JQсоединен с первыми входами элементов
которых в продессе отладки корректи-И первой группы, выход регистра масруетс , а также определ етс - врем ки соединен с первыми входами элеменвведени и характер корректуры. Дна-тов И второй группы и с вторыми вхолиз такого рода данных позвол ет болеедами элементов И первой группы, выхообосноваПно подходить к организации jjды которых соединены с первой группой
процесса отладки математического обе-входов схемы сравнени , выход блока
спечени ЦВМ.полупосто нной пам ти соединен с втоКроме того, в процессе отладки воз-рыми входами элементов И второй .групникает необходимость сравнени ин-пы, выходы которых соединены с второй
формации, содержащейс в ПЗУ и ППЗУ, ,группой входов схемы сравнени , выход
с регистрацией соответствующих отли-схемы сравнени соединен с третьим
чий содержимого той или иной пам ти.входом блока управлени , шестой выЦелью изoбpeteни вл етс расши-ход которого соединен с управл ющим
рение функциональных возможностей уст-входом второго коммутатора, выход реройства за счет обеспечени возможно-гистра эталонов соединен с вторым упсти получени статистической информа- равл ющим входом второго коммутатора, ции о характеристиках отлаживаемых Кроме того, блок управлени содерпрограмм и процесса отладки.жит первый, второй и третий элементы
Поставленна цель достигаетс тем,ИЛИ, первый и второй элементы НЕ, перчто в устройство дл отладки программ,вый, второй, третий, четвертый и п содержащее блок полупосто нной пам ти,тый элементы И, генератор импульсов,
блок посто нной пам ти, блок задани переключатель режимов, первый, второй|
адреса, первый коммутатор, счетчиктретий и четвертый разделительные элеадреса , блок управлени , причем пер-менты и тумблер, причем выходы первовый , второй, третий четвертый и п тыйго и второго элементов ИЛИ вл ютс
выходы блока управлени соединены со- соответственно первым и вторым выхоответственно с первыми входами блокадами блока, один из выходов всех чеполупосто нной пам ти, первого ком-тырех разделительных элементов соедимутатора , управл ющим и счетным вхо-нен с шиной нулевого потенциала, втодом счетчика адреса и с управл ющимрой выход первого разделительного
выходом устройства, первый выход бло- элемента - с первым контактом перека управлени соединен с первым вхо-ключател , с первыми входами первого
дом блока посто нной пам ти, выходи второго элементов К, с входом перкоторого соединен с вторым входомвого элемента НЕ и вл етс третьим
Claims (2)
- первого коммутатора, информационныйвыходом блока, выход третьего элеменвыход которого вл етс информацион- та ИЛИ соединен с первым входом треным выходом устройства, информацион-тьего элемента И, выход которого соеные выходы счетчика адреса соединеныдинен с первым входом первого элеменс адресными входами блоков посто н-та ИЛИ, первый вход блока соединен с вторым входом второго элемента И, выход которого соединен с вторым входом первого элемента ИЛИ, второй вход блока соединен с вторым входом первого элемента И, выход которого соединен с первым входом второго элемента ИЛИ, выходы четвертого и п того элементов И вл ютс соответственно четвертым и п тым выходами блока, выход первого элемента НЕ соединен с первыми входами четвертого и п того элементов И, второй выход второго разделительного элемента, соединен с вторым контактом переключател , с пер вым входом третьего элемента ИЛИ, с вторым входом второго элемента ИЛИ и вл етс шестым выходом блока, второй выход третьего разделительного элемента соединен с третьим контактом переключател , вторым входом третьего элемента ИЛИ и третьим входом второго элемента ИЛИ, второй вход четвертого разделительного элемента соединен с третьим входом третьего элемента ИЛИ и четвертым контактом переключател , переключающий контакт кото рого соединен с шиной единичного потенциала , третий вход блока соединен с входом второго элемента НЕ и с первым контактом тумблера, второй контакт которого соединен с выходом второго элемента НЕ, переключающий контакт тумблера соединен с вторым входом четвертого элемента И, выход генератора соединен с вторыми входами третьего и п того элементов И. На фиг. 1 представлена блок-схема устройства дл отладки программ; на фиг. 2 - функциональна схема блока управлени ; на фиг. 3 - функциональна электрическа схема блока задани адреса. Устройство содержит полупосто нный блок 1 пам ти (ППБП), выходы которого соединены с первыми входами коммутатора 2, подключенного вторыми входами к выходам блока 3 посто нной пам ти (ВПП) ЦВМ, а выходами - к информационным выходам k, адресные входы 5, соединенные с входом счетчика 6 адреса , первые выходы которого св заны с первыми адресными входами блока 3 -И через блок 7 задани адреса с вторыми адресными входами блока 1, а вторые выходы - с вторыми адресными, входами блока 3 и блока 1, блок 8 управлени , первый вход которого подключен к первому управл ющему входу 9, второй вход - к выходу блока 7, первый выход - к управл ющим входам и четвертый выходы - к счетчику 6 адреса ,-шины 10 дл подключени регистрирующего устройства, св занные с п тым выходом блока 8 управлени , выходами счетчика 6 адреса и числовыми шинами 4. Устройство содержит также блок 11 сравнени , первый 12 и второй 13 блоки элементов И, регистр I масок. регистр 15 талонов и второй коммута- . тор 16, причем выход блока П сравнени подключен к третьему входу блока 8 управлени , первые и вторые входы - к выходам первого 12 и второго 13 блоков элементов И соответственно, Первые входы первого блока 12 элементов И св заны через второй коммутатор 16 с выходами регистра 15 эталонов , а первые входы второго блока 13 элементов И - с выходами блока 1. Вторые входы блоков 12 и 13 элементов И соединены с выходами регистра 1А масок , вторые входы коммутатора 16 - с выходами блока 3, а третий вход второго коммутатора 16 - с шестым вырого коммутатора ходом блока 8 управлени . Блок управлени 8 (Задержит элементы И 17-21, элементы ИЛИ , логические элементы НЕ 25-26, генератор 27 импульсов, переключатель 28, тумблер 29, разделительные элементы 30, роль которых могут выполн ть резисторы , входные и выходные контакты 31-39. Выход элемента 17 соединен с п тым выходом блока (контакт 32), его первый вход - с выходом элемента 26 и первым входом элемента 21, а второй вход - с выходом тумблера 29. Первый вход элемента 18 св зан с вторым входом блока (контакт 31), его второй вход - с первым выходом переключател 28, одним из разделительных элементов 30, входЪм элемента 26, третьим выходом блока (контакт 36) и вторым входом элемента 20, а выход - с первым входом элемента 23, второй вход которого подключен к третьему выходу переключател 28, одному из разделительных элементов 30 и второму входу элемента , а выход - к второму выходу блока (контакт З). Выход элемента 22 св зан с первым выходом блока (контакт 33), первый вход - с выходом элемента 20, подключенного первым входом к первому входу блока (контакт 35), второй вход - с выходом элемента 19, первый вход которого соединен с выходом генератора 27и вторым входом элемента 21, а вто рой вход - с выходом элемента 2k, пер вый вход которого св зан с четвертым выходом переключател 28 и одним из разделительных элементов 30. Второй выход переключател 28 подключен к одному из разделительных элементов 30, третьему входу элемента 2k, шестому выходу блока (контакт 38) и третьему входу элемента 23. Третий вход блока (контакт 39) соединен с первым входом тумблера 29 и входом элемента 25, выход которого св зан с вторым входом тумблера 29, четвертый выход блока (контакт 37) соединен с выходом элемента 21. На вход переключател 28подаетс сигнал .логической 1, а на резисторы 30 - сигнал логического О. Блок 7 задани адреса (фиг. 3) содержит элементы И kO г, т организован ные в группы, где п - номер группы, m - пор дковый номер элемента в группе . Блок Содержит также тумблеры tl , п, т, организованные в группы аналогично элементам 0 п, т. Кажда группа тумблеров образует регистр установки . В состав блока вход т также логические элементы И , логический элемент ИЛИ 43, шифратор 4, входные kS и выходные адресные 46 контакты, выходной управл ющий контак 47. Первые входы всех элементов kO п, m подключены на выходах одноименных тумблеров 41 п, т, вторые входы всех элементов 40 п, m с одинаковым первым индексом соединены с одним из входных контактов 45. Выходы элементов 40 п, m каждой группы св заны с входами одного из элементов . Выходы элементов подключены на входы элементов 43 и 44. Выход элемента 43 св зан с выходным управл ющим контактом 47, а выходы шифратора 44 - с выходными контактами 46. На первые входы всех тумблеров 41 п, m подключен сигнал логического О, на вторые входы - сигнал логической 1. Устройство работает совместно с ДВУМ, программы которой подлежат отладке . При этом числовые 4, адресные 5 и управл ющие 9 шины подключаютс к соответствующим шинам ЦВУМ. Регистрирующее устройство, в качестве которого может быть использована, например , печатающа машинка, соедин етс с шинами 10. Перед началом работы в блок 1 тем или иным способом записы9 88 ваетс информаци , котора , представл ет собой коды команд отлаживаемой программы. С этой целью устройство отладки должно содержать дополнительное оборудование записи. В противном случае блок 1 извлекаетс из устройства отладки и подключаетс к автономному оборудованию, с помощью которого производитс запись информации . В режиме Отладка устройство обеспечивает совместную работу блоков 3 и 1 таким образом, что необходима информаци извлекаетс на числовые шины 4 либо из блока 3, либо из блока 1. Наличие блока 7 задани адреса обеспечивает разбиение всего массива адресов блока 1 на участки. С помощью регистров установки блока 7 каждому участку блока 1 присваиваетс определенное место в массиве адресов блока 3. В режиме Отладка переключатель 28 блока 8 управлени устанавливаетс в положение Т. При этом с переключател 28 на один из входов элемента 20 поступает сигнал 1. Сигнал, поступающий из ЦВУМ на шину 9 устройства, проходит через элементы 20 и 22 на первый выход 33 блока 8 и далее на управл ющие входы блоков 1 и 3- Код адреса поступает в блок 3 с выходов счетчика 6. В блок 1 со счетчика 6 адреса поступают только младшие разр ды адреса, старшие разр ды подаютс на входы блока 7. При этом входной код адреса на элементах 40 п, m сравниваетс с кодом, набранным на регистрах установки, выполненных на тумблере 41 п, т. При совпадении кода, пост;,пившего в блок 7, с кодом, установленным, например, на тумблерах ,, на всех входах элемента 42 имеютс сигналы 1. Таким образом, и на выходе 47 блока сигнал 1, который поступает через второй вход блока 8 (контакт 31) на элемент 18. На втором входе элемента 18 в установленном режиме имеетс сигнал 1. Следовательно , на выходе элемента 23 (втором выходе блока 8, контакт 34) сигнал такой же, как и на контакте 31. Поскольку этот сигнал поступает на управл ющий вход коммутатора 2, то в результате на выходах его, т. е. на числовых шинах устройства, находитс информаци ,поступивша на входы коммутатора 2 из блока 1 в том случае. если в блоке 7 произойдет совпадение входного кода с содержимым одного из регистров установки, или информаци на выходе блока 3, если такого совпадени в блоке 7 нет, Старшие разр ды кода адреса поступают на входы блока I с шифратора kk блока 7 через его выходы 6. Код на выходе элемента 0 зависит от содержимого регистров установки (тумблера 41) и кода на его контактах Ц. Та ким образом производитс произвольное наложение зон блока 1 на массивы адре сов блока 3. В этом режиме на третьем выходе блока 8 (контакт 36) формирует с сигнал 1, который разрешает поступление в счетчик 6 кода адреса с адресных шин 5. На выходе элемента 2б находитс сигнал О, благодар чему запрещаетс прохождение через элемент 21 и контакт 37 (четвертый выход блока 8) в блок 6 счетных импульсов с генератора 27. В этом режиме, также бла годар сигналу, на входе элемента 2б, запрещаетс выдача в регистрирующее устройство шины 10 управл ющего сигна ла с выхода элемента 17 (контакт 32 блока 8). В режиме вывода информации из блока 1 на регистрирующее устройство по результатам сравнени его содержимого с содержимым регистра 15 эталонов переключатель 28 блока 8 устанавливаетс в положение II. При этом через резистор 30 на один из входов элемента 20 поступает сигнал О, что блокирует поступление в блок 8 сигналов с шины 9. Поскольку на выходе элемента 26 в этом режиме сигнал 1., то импульс с генератора 27 через элемент 21 и контакт 37 поступает на счетчик 6 адреса, на его счетный вход Поступление в него кода с шины 5 блокируетс сигналом О с третьего выхода блока 8 (контакт Зб). Сигналы с генератора 27 через элементы 19 и 22 проход т на первый выход блока 8 (контакт 33), обеспечива запуск блоков 1 и 3i так как сигнал 1 на втором входе элемента 19 обеспечиваетс элементом 2k. Поскольку на одном из входов элемента 23 в этой режиме посто нно присутствует сигнал , поступающий с переключател 28, на втором входе блока 8 (контакт 3), сигнал 1, Благодар этому на числовых шинах 4 в этом режиме находитс только информаци , считываема из бло ка 1. Работа блока 7 в этом режиме и всех последующих аналогична работе в режиме Отладка. Сигнал 1 на шестом выходе блока 8 (контакт 33) разрешает поступление в блок 12 через коммутатор 16 содержимого регистра 15 эталонов. С помощью кода, установленного на регистре It масок, часть разр дов кода эталона в блоке 12 маскируетс , что означает выработку на соответствующих выходах блока 12 посто нных потенциалов, не завис щих от содержимого указанных разр дов регистра 15. Аналогичным образом происходит маскирование в блоке 13 тех же разр дов информации, поступающей в блок 13 с выходов блока 1. Результат сравнени кодов в блоке 11 поступает на третий вход блока 8 (контакт 39)- При этом, например, сигнал равнозначности . Тумблер 29 соответствует уровню в блоке 8 устанавливаетс в соответствии с тем, что требуетс вывести на регистрирующее устройство коды совпадающие или не совпадающие с эталоном. Во втором случае производитс инверси сигнала, поступающего с контакта 39, с помощью элемента 25- Управл ющий сигнал на шины 10 дл подключени регистрирующего устройства поступает с элемента 17 через п тый выход блока 8 (контакт 32) . Кроме того, на шинах 10 присутствует выводима информаци и соответствующий ей код адреса. В режиме вывода информации из блока 1. на регистрирующее устройство по результатам сравнени его содержимого с содержимым блока 3 переключатель 28 8 устанавливаетс в положение III. В отличие от предыдущего режима на шестом выходе блока 8 (контакт 38) посто нно формируетс сигнад О. В результате на выход блока 16 поступает информаци не с регистра 15i а с выходов блока 3. В остальном устройство работает так же, как и в предыдущем режиме. В режиме вывода информации из блока 3 на регистрирующее устройство по результатам сравнени его содержимого с содержимым блока 1 переключатель 28 блока 8 устанавливаетс в положение IV. В отличие от предыдущего режима на любом из входов элемента 23 блока 8 находитс сигнал О , такой же сигнал и на втором выходе блока 8 (контакт. З). В результате на числовых шинах k в этом режиме присутствует информаци , считываема из бло1196 ка 3- Следовательно, она и выводитс в устройство регистрации вместе с кодом адреса через шины О, В предлагаемом устройстве обеспечена автоматизаци получени статис тинеской информации о характере отлаживаемых программ и процесса отладки. Таким образом, по вл етс возможность оперативного получени необходимой систематической информации, например, О о ходе отладочных работ. На основании полученной информации могут быть обоснованно сделаны переходы от одного технологического этапа отладки к другому. В результате этого оптимизи- 5 И руетс процесс отладки, что приводит к повышению качества работ, к сокращению сроков отладки или к повышению степени отлаженности математического обеспечени при заданных сроках отладки . Формула изобретени 1. Устройство дл отладки программ содержащее блок полупосто нной пам ти блок посто нной пам ти, блок задани адреса, первый коммутатор-, счетчи адреса и блок управлени , причем первый , второй, третий, четвертый и п тый выходы блока управлени соединены соответственно с первыми входами блока полупосто нной пам ти, первого ком мутатора, управл ющим и счетным вхо--, дом счетчика адреса и с управл ющим выходом устройства, первый выход блока управлени соединен с первым входом блока посто нной пам ти, выход которого соединен с вторым входом первого коммутатора, информационный выход которого вл етс информационным выходом устройства, информационные выходы счетчика адреса соединены с адресными- входами блоков посто нной и полупосто нной пам ти и вл ютс группой адресных выходов устройства j управл ющий вход устройства соединен с первым входом блока управлени , адресный выход устройства соединен с информационным входом счетчика адреса, информационный выход которого соединен с входом блока задани адреса, адресный и управл ющий выход блока задани адреса соединены соответственно с вторым входом блока полу посто нной пам ти и с вторым входом блока управлени , отличающеес тем, что, с целью расширени 8 функциональных возможностей устройства за счет обеспечени возможности получени статистической информации о характеристиках отлаживаемых программ и процесса отладки., в него введены перва и втора группы элементов И, блок сравнени , регистр маски, регистр эталонови второй коммутатор, причем выход блока посто нной пам ти соединен с первым информационным входом второго коммутатора, выход которого соединен с первыми входами элементов И первой группы, выход регистра маски соединен с первыми входами элементов второй группы и с вторыми входами элементов И первой группы, выходы которых соединены с первой группой входов схемы сравнени ., выход блока полупосто нной пам ти соединен с вторыми входами элементов И второй группы, выходы которых соединены с второй группой входов схемы сравнени , выход схемы сравнени соединен с третьим входом блока управлени , шестой выход которого соединен с управл ющим входом второго коммутатора, выход регистра эталонов соединен с вторым управл ющим входом второго коммутатора . 2, Устройство по п. 1, отличающеес тем, что блок управлени содержит первый, второй и третий элементы ИЛИ, первый и второй элементы НЕ, первый, второй, третий, четвертый и п тый элементы И, генератор импульсов, переключатель режимов, первый, второй, третий и четвертый разделительные элементы и тумблер, причем выходы первого и второго элементов ИЛИ вл ютс соответственно первым и вторым выходами блока, один из выходов всех четырех разделительных элементов соединен с шиной нулевого потенциала, второй выход первого разделительного элемента соединен с первым контактом переключател , с первыми входами первого и второго элементов И, с входом первого элемента НЕ и вл етс третьим выходом блока, выход третьего элемента ИЛИ соединен с первым входом третьего элемента И, выход которого соединен с первым входом первого элемента ИЛИ, первый вход блока соединен с вторым входом BTOpord элемента И, выход которого соединен с вторым входом первого элемента ИЛИ, второй вход ,блока соединен с вторым входом первого элемента И, выход которого соединен с первым входом второго элемента ИЛИ, выходы четвертого и п того элементов И вл ютс соответственно четвертым и п тым выходами блока, выход первого элемента НЕ соединен с первыми входами четвертого и п того элементов И, второй выход второго разделительного элемента соединен с вторым контактом переключател , с первым входом третьего элемента ИЛИ, с вторым входом второг9 элемента ИЛИ и. вл етс шестым выходом блока, второй выход третьего разделительного элемента соединен с третьим контактом переключател , вторым входом третьего элемента ИЛИ и . третьим входом второго элемента ИЛИ, второй вход четвертого разделительного элемента соединен с третьим входом третьего элемента ИЛИ и четаер9 8 тым контактом переключател , переключающий контакт которого соединен с шиной единичного потенциала, третий вход блока соединен с входом второго элемента НЕ и с первым контактом тумблера , второй контакт.которого соединен с выходом второго элемента НЕ, переключающий контакт тумблера соединен с.вторым входом четвертого элемента И, выход генератора соединен с вторыми входами третьего и п того элементов И. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № 613326, кл. G Об F 15/06, 1976.
- 2.Авторское свидетельство СССР If 89107, кл. G 06 F 11/00, 1975.О Л63Фиг. 2
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802961243A SU960828A1 (ru) | 1980-07-25 | 1980-07-25 | Устройство дл отладки программ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802961243A SU960828A1 (ru) | 1980-07-25 | 1980-07-25 | Устройство дл отладки программ |
Publications (1)
Publication Number | Publication Date |
---|---|
SU960828A1 true SU960828A1 (ru) | 1982-09-23 |
Family
ID=20910100
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU802961243A SU960828A1 (ru) | 1980-07-25 | 1980-07-25 | Устройство дл отладки программ |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU960828A1 (ru) |
-
1980
- 1980-07-25 SU SU802961243A patent/SU960828A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3470542A (en) | Modular system design | |
US3924240A (en) | System for controlling processing equipment | |
US3534339A (en) | Service request priority resolver and encoder | |
US3937935A (en) | Fault detection process and system for a time-division switching network | |
SU960828A1 (ru) | Устройство дл отладки программ | |
US3701112A (en) | Balanced, incomplete, block designs for circuit links interconnecting switching network stages | |
FI63140C (fi) | Genomkopplingsenhet foer bitgrupper inom ett programstyrt elektroniskt dataoeverfoeringssystem | |
JPH0366879B2 (ru) | ||
US2957945A (en) | Timing circuit | |
SU1674133A1 (ru) | Устройство дл имитации неисправностей | |
SU830394A1 (ru) | Устройство дл обработки цифровыхдАННыХ | |
SU940151A1 (ru) | Устройство обмена информацией | |
SU1446621A1 (ru) | Имитатор дл тестировани компонентов моноканальной локальной вычислительной сети | |
SU1377857A2 (ru) | Имитатор канала | |
SU1144099A1 (ru) | Микропрограммное устройство дл ввода-вывода информации | |
SU1315982A1 (ru) | Устройство тестового контрол цифровых блоков | |
SU1228054A1 (ru) | Устройство дл автоматического контрол прецизионных делителей | |
JPS6077543A (ja) | 多重伝送装置 | |
SU628490A2 (ru) | Устройство дл сопр жени электронной вычислительной машины с каналами св зи | |
SU744589A1 (ru) | Вычислительна структура | |
SU1188789A1 (ru) | Запоминающее устройство с самоконтролем | |
SU1474665A1 (ru) | Устройство дл сопр жени двух вычислительных машин | |
SU809146A1 (ru) | Устройство дл сопр жени | |
SU783781A2 (ru) | Устройство обмена данными | |
SU855717A1 (ru) | Устройство дл приема информации с контролем |