SU960823A1 - Устройство дл обнаружени и исправлени ошибок в системе остаточных классов - Google Patents
Устройство дл обнаружени и исправлени ошибок в системе остаточных классов Download PDFInfo
- Publication number
- SU960823A1 SU960823A1 SU802967296A SU2967296A SU960823A1 SU 960823 A1 SU960823 A1 SU 960823A1 SU 802967296 A SU802967296 A SU 802967296A SU 2967296 A SU2967296 A SU 2967296A SU 960823 A1 SU960823 A1 SU 960823A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- inputs
- word
- detecting
- adder
- Prior art date
Links
Landscapes
- Error Detection And Correction (AREA)
Description
Изобретение относитс к вычислительной технике и предназначено дл обнаружени ошибок, возникающих в арифметическом устройстве ЭВМ в процессе вычислений.
Известно устройство дл обнаружени ошибок в системе остаточных классов, содержащее два блока пам ти , три сумматора, три преобразовател в дополнительный код, сумматор по модулю Р„ первого уровн , два сумматора по модул м Р. и РК первого уровн , два сумматора по модул м Р и Рц2. второго уровн и блок формировани сигнала ошибки, причем п-1 входов устройства соединены с входами первого блока пам ти, выходы которого св заны соответственно с входами сумматоров, выход первого сумматора подключен к первому входу сумматора по модулю Р„ первого уровн , второй вход которого через первый преобразователь в дополнительный код соединен с п-м входом устройства, а выход - с входом второго блока пам ти 11 .
в этом устройстве с помощью сумматоров и преобразователей, блоков |Пам ти и сумматоров по контрольным модул м первого и второго-уровней
обеспечиваетс получение разностей между кодом контрольных частей слова и свертками кода информационной части слова по контрольным модул м Рц.., и P,t2.. Анализ полученных разностей позвол ет сформировать . сигналы о знаке числа, наличии ошибки в его представлении и выполнить исправление ошибок определенного
10 класса. Но имеюща с больша избыточность используетс лишь дл формировани указанных двух сигналов. Исправление ошибок при этом не производитс .
15
Наиболее близким к изобретению техническим решением вл етс устройство дл обнаружени ошибок в системе остаточных классов, содержащее регистры информационной и конт20 рольной частей слова, входы которых вл ютс входами устройства, преобразователь кода из системы остаточных классов в позиционную систему счислени , блок свертки слова
25 по контрольным основани м, схему сравнени , первый вход которой подключен к выходу регистра контрольной части слова, а второй - к выходу блока свертки слова по контрольным
30 основани м, входом подключенного к
выходу преобразовател кода из системы остаточных классов в позиционную систему счислени , первый вход которого подключен к выходу регистра информационной части слова, а второй - к выходу регистра контрольной части слова, выход схемы сравнени вл етс выходом устройства 2 .
Недостатком устройства вл етс отсутствие возможности исправлени ошибок.
Цель изобретени - расширение функциональных возможностей устройства за счет обнаружени всех одиночных ошибок и исправлени одиночных ошибок, не вывод щих величину контролируемого числа за предела
ИИ
диапазона П PJ
Поставленна цель достигаетс
т.ем, что устройство содержит блок выделени ошибочного основани , элемент И, блок хранени поправок, сумматор , элемент ИЛИ-НЕ, причем выход схемы сравнени подключен к первомувходу элемента И и управл ющему входу блока хранени поправок, группа адресных входов которого объединена с соответствующими входами элемента ИЛИ-НЕ и подключена к группе выходов блока выделени ошибочного основани , входы которого объединены с соответствующими входами первой группы входов сумматора и годключены к соответствующим выходам регистров информационной и контрольной частей слова, втора группа входов сумматора подключена к соответстВ5ТОЩИМ выходам блока хранени поправок , второй вход элемента И подключен к выходу элемента ИЛИ-НЕ, выход сумматора вл етс информационным выходом устройства, выход эле1у1ента И вл етс выходом Ошибка устройства .
При этом блок выделени о11Шбочного основани содержит группу из (п+1) дешифраторов, группу из (n+l) элементов ИЛИ, группу из (п+1) схем сравнени , выходы которых вл ютс группой выхода блока, выходы i-ro дешифратора группы подключены к соответствующим входам 1-го элемента ИЛИ (1 1,2,,..,п+1), выход которого подключен к входу i-й схемы сравнени с константой, входы дешифрат Ьров вл ютс входом блока.
На фиг.1 представлена блок-схема устройства; на фиг.2 - схема блока выделени ошибочного основани .
Устройство содержит регистры 1 и 2 информационной и контрольной частей слова, преобразователь 3 кода из системы остаточных классов в позиционную систему счислени , блок 4 свертки слова по контрольным основани м, схему 5 сравнени , блок
6 выделени ошибочного основани , элемент И 7, элемент ИЛИ-НЕ 8, блок 9 хранени поправок, сумматор 10, группу дешифраторов 11, группу элементов ИЛИ 12, группу схем 13 сравнени .
Блок 4 свертки слова по контрольным основани м представл ет собой много русную схему, в каждом русе которой установлены сумматор и умножитель (не показаны). К первым входам сумматора каждого последующего руса подключены выходы сумматор предыдущего руса. На вторые входы сумматоров через умножители подключены разр ды позиционного представлени информационной части слова с выхода преобразовател 3.
Блок 6 выделени ошибочного основани преобразует вычеты по основани м системы в унитарный код, который через элементы ИЛИ 12 поступает на входы схем сравнени 13, гд происходит его сравнение с константой -1. Если вычет по некоторому модулю не имеет ошибки, на выходе схемы 5 сравнени по данному модулю сигнал равен нулю. Если вычет по некоторому модулю ошибочен или неправильно дешифриройан, на выходе схемы 5 сравнени по данному модулю сигнал равен единице.
Блок хранени поправок 9 представл ет собой, например, одностороннее запоминающее устройство, в котором хран тс величины поправок. Адрес чейки этого запоминающего устройства задаетс кодами с выходов блока 6 выделени ошибочного основани и схемы 5 сравнени .
Сумматор 10 представл ет собой набор сумматоров, каждый из которых обеспечивает сложение по соответствующему основанию вьпетов, поступающих на его входы.
Устройство работает следуюгдам образом.
На регистры 1 и 2 из арифметического устройства ЭВМ поступает контролируемый код слова, состо ший из совокупности вычетов числа по контрольным и информационным основани м . Информационна часть слова преобразуетс в преобразователе 3 в позиционный код. Цифры позиционного кода слова по мере, их формировани подаютс на блок 4, где в y нoжитeл x вычисл етс произведение по контрольному основанию данной цифры позиционного кода слова на величину произведений оснований по которым формирование цифр позиционного кода закончено, т.е. формирование величины
1-1
Claims (2)
1.Авторское свидетельство СССР
519714, кл. G 06 F 11/08,1976 .
2.Журавлев Ю.П. и др. Надежность и контроль ЭВМ. М., Советское радио , 1978, с. 136 (прототип).
т
tQUJudha
Фиг
5
fJ f
W
Вхрд (fflOHQ 6
дшод лома f (pt/г. 2
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802967296A SU960823A1 (ru) | 1980-08-04 | 1980-08-04 | Устройство дл обнаружени и исправлени ошибок в системе остаточных классов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802967296A SU960823A1 (ru) | 1980-08-04 | 1980-08-04 | Устройство дл обнаружени и исправлени ошибок в системе остаточных классов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU960823A1 true SU960823A1 (ru) | 1982-09-23 |
Family
ID=20912337
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU802967296A SU960823A1 (ru) | 1980-08-04 | 1980-08-04 | Устройство дл обнаружени и исправлени ошибок в системе остаточных классов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU960823A1 (ru) |
-
1980
- 1980-08-04 SU SU802967296A patent/SU960823A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5457702A (en) | Check bit code circuit for simultaneous single bit error correction and burst error detection | |
SU960823A1 (ru) | Устройство дл обнаружени и исправлени ошибок в системе остаточных классов | |
GB1476603A (en) | Digital multipliers | |
SU794728A1 (ru) | Устройство декодировани сКОРРЕКциЕй ОшибОК | |
SU873237A1 (ru) | Устройство дл сравнени чисел в системе остаточных классов | |
SU1399743A1 (ru) | Устройство дл обнаружени ошибок в системе остаточных классов | |
SU858115A1 (ru) | Устройство дл контрол блоков посто нной пам ти | |
SU1068942A1 (ru) | Устройство дл контрол двоичной информации в кодах Бергера | |
SU982005A1 (ru) | Устройство дл распределени задач между процессорами | |
SU1049981A1 (ru) | Устройство дл коррекции отказов в полупроводниковой пам ти | |
RU1797119C (ru) | Устройство дл преобразовани чисел из кода системы остаточных классов в позиционный код с контролем ошибок | |
RU1829030C (ru) | Устройство дл накоплени чисел с плавающей зап той | |
SU1282134A1 (ru) | Устройство дл расширени системы оснований модул рного кода | |
SU1134948A1 (ru) | Матричное вычислительное устройство | |
SU940155A1 (ru) | Устройство дл вычислени элементарных функций | |
SU726527A1 (ru) | Устройство дл сравнени чисел | |
SU962954A1 (ru) | Устройство дл контрол двоичного кода на четность | |
SU1072050A1 (ru) | Устройство дл контрол блоков обнаружени и коррекции ошибок,работающих с кодом Хэмминга | |
RU2060602C1 (ru) | Устройство для многоканальной обработки информации | |
SU377780A1 (ru) | УСТРОЙСТВО дл ОПРЕДЕЛЕНИЯ АДРЕСА ПОПРАВКИ | |
SU955037A1 (ru) | Сумматор в коде М из N | |
SU1619260A1 (ru) | Матричное устройство дл возведени в квадрат | |
SU1667077A1 (ru) | Устройство дл делени | |
SU602939A1 (ru) | Устройство сдвига информации | |
SU1005016A1 (ru) | Устройство дл ввода информации |