SU951712A1 - Делитель частоты следовани импульсов с нечетным коэффициентом делени - Google Patents

Делитель частоты следовани импульсов с нечетным коэффициентом делени Download PDF

Info

Publication number
SU951712A1
SU951712A1 SU802994579A SU2994579A SU951712A1 SU 951712 A1 SU951712 A1 SU 951712A1 SU 802994579 A SU802994579 A SU 802994579A SU 2994579 A SU2994579 A SU 2994579A SU 951712 A1 SU951712 A1 SU 951712A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
division factor
counter
frequency divider
pulse
Prior art date
Application number
SU802994579A
Other languages
English (en)
Inventor
Александр Александрович Сорокин
Лев Аронович Мондрус
Вадим Васильевич Короваев
Александр Алексеевич Селиванов
Original Assignee
Научно-исследовательский и проектно-конструкторский институт автоматизированных систем управления транспортом газа
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Научно-исследовательский и проектно-конструкторский институт автоматизированных систем управления транспортом газа filed Critical Научно-исследовательский и проектно-конструкторский институт автоматизированных систем управления транспортом газа
Priority to SU802994579A priority Critical patent/SU951712A1/ru
Application granted granted Critical
Publication of SU951712A1 publication Critical patent/SU951712A1/ru

Links

Landscapes

  • Apparatus Associated With Microorganisms And Enzymes (AREA)

Description

Изобретение относитс  к области вь числительной техники и а&томатики и предназначено дл  велени  последовательности входных импульсов. Известен делитель частоты следовани  импульсов с нечетным коэффиииентом делени , содержащий разр ды делени , каждый из которых состоит из триггеров и элементов {.1 Недостаток известного устройства сложность и вследствие этого низка  надежность . Наиболее близким tio технической сущности к изобретению,  вл етс  делитель частоты следовани  импульсов, содержащий переключатели на эжментах И, управл ющий триггер и двоичный счетчик импульсов и а триггерах, при этом управл ю щие входы переключателей подключены к пр мому и инверсным выходам счетчика импульсов на триггерах, сигнальные входы - к пр мому и инверсному входам уст ройства, а выходы - к входам управл ющего триггера L2J. Однако такое устройство обладает недостаточно Высокой надежностью вследствие сложности, котора  возрастает с увеличением коэффициента делени . Цель изобретени  - повышение надежности при коэффициенте делени  равном 2 +1 . Эта цель достигаетс  тем, что в делитель частоты следовани  импульсов с нечетным коэф4 щиентом делени , содержащий счетчик импульсов, даа э/юмента И, первые входы кЬторых с.оединены с входной шиной, и управл ющий триггер, введен э;юмёнт ИЛИ, выход которого соединен со счетным входом управл ющего триггера, пр мой и инверсный выходы которого соединены с вторыми входами соогветственно первого и второго элементов И, выходы которых соединены соответственно с первым входом э;нментаИЛИ, второй вход которого подключен к выходу счетчика имг льсов , и счетным входом счетчика импульсов .
395
На чертеже преоста&лепа структурна  схема ycTpoJteTBa.
Устройство содержит счетчик I импульсов на И послеаовател1,но соепиненных триггера управл5поший триггер 2, элэменты 3 и 4 И, элемент 5 ИЛИ,
Данное устройство позвол ет реализовать коэффициент делени  равный , Где П 1,2,3 ..;
Делитель при коэффициенте делени  (К) равном 9 работает сле1 к цим образом .
Так как +1, то Vi в ценном случае равно 3, т.е. устройство содержит четыре триггера; три триггера в составе счетчика 1 и управл ющий триггер 2.
В исходном состо нии у всех триггеро имеетс  на единичных выходах потенциал, соответствующий логическому нулю, а на нулевых выходах - логической единице, Следовательно, на вход элемента подан разрешающий потенциал, а на вход элемента 3 - запрещающий.
Первый импульс, поступивший на входную шину устройства, проходит через элемент 4 и устанавливает первый триггер счетчика 1 в единичное состо ние. Второй импульс перебрасывает SITOT же триггер в нулевое состо ние, а второй триггер счетчика 1 устанавливаетс  в единичное состо$шие и т.д., т.е. счетчик 1 работает в режиме двоичного счета.
Восьмой импульс сбрасывает первый, второй и третий триггеры счетчика 1 в нулевое состо ние, а триггер 2 - в единичное .
ГТри аггом потенциалы на пр мом и инверсном вы :одах триггера 2 мен ютс  на противоположные и, соответсчьенно на элементы 4 и 3 подаютс  запрещающий и ра зрещак дий потенциалы.
124
Дев тый импульс, пройд  через элемен 3, поступает на выходы устройства, с выхода устройства, пройд  через элемент 5 на вход триггера 2, устанавливает его в 1 левое положение. Стсема возвращаетс  в исходное состо ние.
Таким образом, предложенное устройство обеспечивает деление частоты повторени  импульсов с коэффициентом делени  равным 2 +1, где 1, 2, 3 ..., позвол ет (по сравнению с прототипом) сократить количество триггеров и повысить надежность , а следовательно, и эффективность работы.

Claims (2)

  1. Формула изобретени 
    Делитель частоты следовани  импульсов с нечетным коэффициентом делени , содержащий счетчик импульсов, два элемента И, первые входы которых соединены с входной шиной, и управл ющий триггер , отличающийс  тем, что, с целью повышени  надежности, в него введен элемент ИЛИ, выход которого соединен со счетным входом управл ющего триггера, пр мой и инверсный выходы которого соединены с вторыми втсодами соответственно первйго и второго элеменfoB И, выходы которых соединены соответственно с первым входом элемента ИЛИ, второй вход которого подключен к выходу счетчика импульсов, и счетным входом счетчика импульсов.
    Источники информации, прин тые во внимание при экспертизе 1. Авторское свиютельство СССР № 524321, кл. Н 03 К 23/02, 1975.
  2. 2. Авторское свидетельство СССР N. 5920 16,кл. Н 03 К 23/00, 1976.
    Вход о-
    itfixod -
SU802994579A 1980-10-17 1980-10-17 Делитель частоты следовани импульсов с нечетным коэффициентом делени SU951712A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802994579A SU951712A1 (ru) 1980-10-17 1980-10-17 Делитель частоты следовани импульсов с нечетным коэффициентом делени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802994579A SU951712A1 (ru) 1980-10-17 1980-10-17 Делитель частоты следовани импульсов с нечетным коэффициентом делени

Publications (1)

Publication Number Publication Date
SU951712A1 true SU951712A1 (ru) 1982-08-15

Family

ID=20922467

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802994579A SU951712A1 (ru) 1980-10-17 1980-10-17 Делитель частоты следовани импульсов с нечетным коэффициентом делени

Country Status (1)

Country Link
SU (1) SU951712A1 (ru)

Similar Documents

Publication Publication Date Title
SU951712A1 (ru) Делитель частоты следовани импульсов с нечетным коэффициентом делени
SU944105A1 (ru) Коммутатор
SU533930A1 (ru) Частотно-импульсный функциональный преобразователь
SU873232A1 (ru) Устройство дл ввода информации
SU949786A1 (ru) Генератор последовательности импульсов
SU834918A1 (ru) Сенсорный переключатель
SU894874A1 (ru) Устройство дл делени частоты импульсов
SU369715A1 (ru) Троичный потенциальный триггер
SU587628A1 (ru) Делитель частоты следовани импульсов
SU824449A1 (ru) Реверсивный счетчик
SU991405A1 (ru) Устройство дл вывода информации
SU542336A1 (ru) Генератор импульсов
SU1119002A1 (ru) Преобразователь параллельного кода в последовательный
SU822348A1 (ru) Преобразователь код-временной интервал
SU622070A1 (ru) Цифровой генератор функций
SU1594690A2 (ru) След щий аналого-цифровой преобразователь
SU421991A1 (ru)
SU982198A1 (ru) Реверсивный счетчик
SU839047A1 (ru) Преобразователь частота-код
SU840953A1 (ru) Генератор функций
SU894697A1 (ru) Устройство дл ввода информации
SU1598146A1 (ru) Коммутатор
SU839068A1 (ru) Делитель частоты следовани импуль-COB C КОэффициЕНТАМи дЕлЕНи
SU734647A1 (ru) Устройство дл ввода информации
SU824446A1 (ru) Реверсивный двоично-дес тичныйСчЕТчиК иМпульСОВ