SU533930A1 - Частотно-импульсный функциональный преобразователь - Google Patents
Частотно-импульсный функциональный преобразовательInfo
- Publication number
- SU533930A1 SU533930A1 SU2166326A SU2166326A SU533930A1 SU 533930 A1 SU533930 A1 SU 533930A1 SU 2166326 A SU2166326 A SU 2166326A SU 2166326 A SU2166326 A SU 2166326A SU 533930 A1 SU533930 A1 SU 533930A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- counter
- inputs
- binary
- Prior art date
Links
Landscapes
- Complex Calculations (AREA)
Description
Изобретение относитс к области азто.матики и вычислительной техники и может быть использовано в специализированных вычислительных устройствах.
Известен функциональный .преобразователь 1, содержащий управл ющий делитель частоты, реверсивный счетчик, дешифратор, логические элементы ИЛИ и триггер управлени знакОМ.
Известен функциональный преобразователь 2, содержащий реверсивный счетчик , дешифратор, блох сравнени кодов, регистр , генератор импульсов, блогк пам ти , реверсивный распределитель и логические элементы И.
К недостаткам известных устройств относ тс их ограниченные функциональные возможности , не позвол ющие, например, одновременно с воспроизведением тригонометрических функций, проводить вычисление квадратного корн из сум1мы квадратов двух слагаемых .
Ирототилом изобретени вл етс преобразователь 3, содержащий выходной регистр , две группы элементов И, два двоичных умножител и два реверсивных счетчика, каждый из которых соединен разр дными выходами с нервыми входами элементов И соответ1ствующей группы, подключенных вторыми входами к .выходу соответствующего реверсивного счетчика, и с входами соответствующего двоичиого умпожител , а выходы двоичных умножителей через бло.к колшутации подключены к счетным входам реверсивных счетчиков, соединенных установочнымн входами с КОДОВЫМИ щинамн записи начальных условий. Недостатком прототипа вл етс ограниченность его функциональных возможностей .
Целью изобретенн вл етс устраненне указанного недостатка, а именно обеслечение одновременного формированн сннусои.тальпых зависимостей и вычислени кор-н квадратного из суммы квадратов. Поставленна
цель достигаетс тем, что в преобразователь дополннтельно введены блок сравненн кодов и группа логических элементов ИЛИ, подключенных выходамн ;к входам выходного регистра , входы логических элементов ИЛИ
группы соеди)1ены с выходамн элемс-итов И обеих грунп, причем входы блока сравнени , иодключенного выходом к улраз/шюще .му входу блока коммутации, соединены с кодовыми шинами записи начальных условий.
На чертеже изображена блок-схема устройства .
Claims (3)
- Устройство состоит из двоичных умножителей ) и 2, реверсивных счетчиков 3 и 4, в которые но 5, 6 записываютс входпые коды и , блока коммутации 7, который (л(;ммутнрует выходы двоичных умножителей /, 2 па суммирующие и вычитающие счетные входы реверсивных счетчи (KOiB ,, 4, групп логических элементов И 8, 9, пср.зые входы которых сосди.нены с соответствуюн1ими им иульсиыми выходами лереиолнсни реверсивных счетчи-ков 4 и 3, вторые входы соединены с разр дными выходами ре.верснвмых очетчи1коп, а выходы через группу логических элементов ИЛИ W соединены со, входом выходного регистра 11, выходы которого соеипены с выходными шинами устройства , блока 1сравнеии «одов 12, нредназначенного дл сравнени кодов NI и Ny, поступающ .чх по входным щипам, выход которого соединен с унравл ющнм входом блочка (коммутат-ни 7. Преобразователь работает следующим образом . .В реперси1вные счетчИ|Ки 3, 4 защипываютс со.ответственио ио входиым щинам 5 и 6 (коды NI и Ny. На вход Д13оичиых умножителей /, 2 поступает частота FO. С выхода двоичиого умнож,ит.;л / на вход бл.ока коммутации 7 в текущий момент поступает частота разр дность реверсив иых счетч 1г.;ов ,), 4. С .выхода двоичпого умножител 2 .па вход бд.оха .коммутации 7 в теf ,V кущий М.окегт поступает частота Ь 2 - Частоты /I и /2 через блок .коммутаплш 7 поступают соОБветствениО на 1суммирующий счетиый вход реверснв 0 о ечетчика 4 и на вычитающий сметный вход ревереив.тгого счетчика 3. Коды //I и , записанные в реверсивном счетчике 3, 4 измен ютс ,в соответствии с уравнени ми: iV,-|/fl + &- Sli (.-arctg- -) (1) /а«Т cos Jb..arctg ), (2) т. е. в устройстве осуществл етс воспроизведение синусоидальных зависимостей. Gигпaл переполнени счетчика 3 будет сформирован в момент време.пн 6;,, когда Л О, т. е. а arctr,в этот дМОМент N- + й-АнаЛОгично обнуление счетчика 4 произойдет в момент времени /;.;,. При этом в ечетчнсе 3 будет та.кже записан ко.д I . Отсюда следует, что результат вычислени можно нолучить как на счетчике 3, так и на счетчике 4, З моменты времени /h, и /;,, когда на другом счетчике соответственно 4 или 3 формируетс сигнал обнулени . Врем вычислени . . устройстве определ етс по .меньшему из двух зремен 4, и /иг, в зависимости от соотношени величин а и Ь. При блок сравнени 12 выдает управлени на блок коммутации 7, при атом пм.пульсы с выхода двоичного умножител 2 401163 o;iOK коммутации 7 ттоступают па вычитающий счетный вход счетчика 5, импульсы с выхода двоичного умножптел / - на суммирующий вход счетчйка 4. При блек сравнени 12 формирует сигнал унравлени . по которому выход двоичного умножител 2 .подключаетс к суммирующему счетному входу счетчи:ка 3, а выход двоичного множптел / - к вычитающему счетному входу счетч1П;а 4. Формула изобретени Частотко-имнульсный функ1.но;1альный п)еобразовате; ь, содержащий выходной регП тр , две группы элементов И, два двоичпы .х умножител и два реверсивных счетчика, каждый из которых соединен разр д;1ыми выходами с Первыми входами элементов И соответсъвующей гругтпы, лодключенных вторыми входами к выходу соответст;- ующего рсзерснвного ечетчика, и с входами соответствующего двоичного умножител , а выходы Двоичных улиюжгггелей через .хоммутаци1 гюдключепы IK счетным входам реЗерсивпых счетчиков, соединенных устанозочными входами с кодовыми щинами записи начальных условий, отличающийс тем, что, с целью pacDJиpeнп функцио1 альных возможностей , в него дополнительно введены блок cj)aBHeHHH кодов и группа логи-ческих элементов ПЛИ, .подключенных выходами к вхола .м выходного регистра, входы логических элементов РйТИ группы соединены с выхода мп элементов И .обеих .групп, причем вхсды блочка срав.нени .кодов, подключенного выходом к управл ющему входу блока коммута:ц:п1 , .соединены -с кодовыми щинами заппо: начальных условий. Источники информацией, и.рл-штые во внимание при Экспертизе: 1.Авт. сз. Ло 302716, кл. G 06 F 7/38, 1969.
- 2.Авт. св. Л 389519, кл. G OG G 7/2о, 1971.
- 3. Л ВТ. 03. Ло 373732, кл. О 06 G 7/26, 97 ( ПрОТОТНП).т j т, Iit-,J. г :XX /,/ ik-.l4/,
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2166326A SU533930A1 (ru) | 1975-08-26 | 1975-08-26 | Частотно-импульсный функциональный преобразователь |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2166326A SU533930A1 (ru) | 1975-08-26 | 1975-08-26 | Частотно-импульсный функциональный преобразователь |
Publications (1)
Publication Number | Publication Date |
---|---|
SU533930A1 true SU533930A1 (ru) | 1976-10-30 |
Family
ID=20629840
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU2166326A SU533930A1 (ru) | 1975-08-26 | 1975-08-26 | Частотно-импульсный функциональный преобразователь |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU533930A1 (ru) |
-
1975
- 1975-08-26 SU SU2166326A patent/SU533930A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3548328A (en) | Digital fm discriminator | |
SU533930A1 (ru) | Частотно-импульсный функциональный преобразователь | |
SU1114976A1 (ru) | Цифровой фазометр | |
SU622113A1 (ru) | Функциональный генератор напр жени ступенчатой формы | |
SU525235A1 (ru) | Устройство умножени частоты следовани импульсов | |
SU1688189A1 (ru) | Цифровой фазометр | |
SU731592A1 (ru) | Распределитель импульсов | |
SU951712A1 (ru) | Делитель частоты следовани импульсов с нечетным коэффициентом делени | |
SU571915A1 (ru) | Делитель частоты импульсов с регулируемым коэффициентом делени | |
SU855531A1 (ru) | Цифровой фазовращатель | |
SU824449A1 (ru) | Реверсивный счетчик | |
SU907547A1 (ru) | Генератор псевдослучайных чисел | |
SU534037A1 (ru) | Счетчик импульсов | |
SU928352A1 (ru) | Цифровой умножитель частоты | |
SU691843A1 (ru) | Преобразователь двоичного кода в двоично-дес тичный | |
SU840902A1 (ru) | Вычислительное устройство | |
SU542338A1 (ru) | Умножитель частоты следовани периодических импульсов | |
SU921095A1 (ru) | Делитель частоты | |
SU955053A1 (ru) | Устройство дл делени | |
SU885987A1 (ru) | Устройство дл ввода информации | |
SU756632A1 (ru) | Преобразователь двоичного кода во временной интервал 1 | |
SU744608A1 (ru) | Устройство дл автоматического контрол генератора случайных чисел | |
SU758473A1 (ru) | Умножитель частоты | |
SU1653145A1 (ru) | Устройство задержки | |
SU1695282A1 (ru) | Генератор систем дискретных базисных функций Аристова |