SU734647A1 - Устройство дл ввода информации - Google Patents
Устройство дл ввода информации Download PDFInfo
- Publication number
- SU734647A1 SU734647A1 SU772443207A SU2443207A SU734647A1 SU 734647 A1 SU734647 A1 SU 734647A1 SU 772443207 A SU772443207 A SU 772443207A SU 2443207 A SU2443207 A SU 2443207A SU 734647 A1 SU734647 A1 SU 734647A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- trigger
- switch
- counter
- Prior art date
Links
Landscapes
- Electronic Switches (AREA)
Description
1
Изобретение относитс к вычислительной технике предназначено дл ввода информации в ЭВМ и может быть использовано дл построени устройств ручного ввода информации .
Известно устройство дл ввода информации , содержащее тиратроны с холодным катодом, два источника посто нного напр жени , пары неподвижных электродов по числу тиратронов 1.
. Недостатком этого устройства вл етс низка надежность.
Наиболее близким техническим решением к описываемому вл етс устройство дл ввода информации, содержащее коммутационные элементы, подключенные к коммутатору , выход которого соединен с первым , входом первого триггера, последовательно соединенные генератор импульсов и одновибратор , выход которого подключен ко второму входу первого триггера и входу 20 стробировани коммутатора, счетчик выходы которого соединены с адресными входами коммутатора и со входами преобразовател кодов 2.
Недостатком указанного устройства вл етс низка надежность.
Цель изобретени - повышение надежности устройства.
Указанна цель достигаетс тем, что устройство содержит фиксатор адреса коммуS тационного элемента, причем первый вход фиксатора адреса соединен с выходом генератора импульсов, второй вход - с выходом первого триггера, первый выход фиксатора адреса соединен со входом счетчика, второй выход - со входом преобразовател кодов.
Claims (2)
- При этом в качестве фиксатора адреса коммутационного элемента может быть использована схема, содержаща итегратор, второй триггер, элемент И-НЕ, инвертор, причем вход инвертора соединен с первым входом фиксатора адреса, а выход - с первым входом элемента И-НЕ, второй вход которого подключен к первому выходу второго триггера, второй выход которого соединен с первым входом интегратора, второй вход которого подключен ко второму входу фиксатора адреса и первому входу второго триггера, второй вход которого соединен с выходом интегратора, первый выХОД второго триггера подключен ко второму выходу фиксатора адреса, выход элемента И-НЕ соединен с первым выходом фиксатора адреса. На фиг. 1 представлена блок-схема устройства; jHa фиг. 2 - блок-схема фиксатора адреса коммутационного элемента. Устройство содержит коммутационные элементы 1, соединенные со входами данных коммутатора 2 , адресные входы коммус выходами счетчика 6 татора соединены и первы.ми входами преобразовател кодов 7, выход коммутатора 2 соединен с первыр входом первого триггера 3, выход которого соединен со вторь1м входом фиксатора адреса 8, первый вход которого подключен к выходу . генератора импульсов 4 и входу одновибратора 5, выход которого соединен со входом стробировани коммутатора 2 и вторым входом первого триггера 3, первый выход фиксатора адреса 8 соединен со входом счетчика 6, а второй выход - со вторым входом преобразовател кодов 7. Фиксатор адреса содержит второй триггер 9, элемент И-НЕ 10, интегратор 11, инвертор 12. Устройство работает следующим образом. Одновибратор 5 формирует короткие положительные стробирующие импульсы с частотой , задаваемой генератором импульсов 4. Эти импульсы поступают на второй вход первого тригтера 3 и на вход стробировани коммутатора 2. Коммута1июн}1ые элементы подключаютс к коммутатору 2 в последовательности , задаваемой счетчиком 6. Счетчик мен ет свое состо ние в промежутке времени между стробирующими импульсами . С выхода коммутатора сигналы поступают на первый вход первого триггера 3. По заднему фронту стробирующих импульсов , поступающих на второй вход первого триггера 3, производитс запись информации в первый триггер 3, котора разрешает прохождение импульсов, вырабатываемых генератором импульсов 4, на вход счетчика 6. Счита импульсы генератора и поочередно подава на адресные входы коммутатора 2 адреса коммутационных элементов 1, счетчик последовательно опрашивает входы коммутатора . Собственна электрическа е.мкость статических ко.ммутационных элементов (включа емкость .монтажа) мала, каждый строб ,ирую1ций импульс успевает зар дить ее (если оператор не касаетс коммутационного эле.мепта), и на выходе коммутатора формируетс последовательность задержанных стробирующих импульсов. Каса сь одного из коммутационных элементов , оператор подключает электрическую емкость своего тела к статическо.му коммутационно .му элементу. Этого увеличени емкости достаточно дл того, чтобы ток. протекающий через соответствуюпхий элемент коммутатора 2, соединенный с выбранным ко.ммутационны.м элементом 1, не успел за врем , равное длительности стробирующего импульса, зар дить его до напр жени порога срабатывани ко.ммутатора, следовательно , на его выходе сохран етс высокий логический уровень. На перво.м входе первого триггера 3 в момент прохождени заднего фронта стробирующего импульса будет низкий логический уровень, который записываетс в первый триггер 3, вызыва срабатывание второго триггера 9. Сработав , второй триггер 9 через элемент И-НЕ 10, на другой вход которого поступают импульсы генератора через инвертор 12, запрещает поступление импульсов на вход счетчика 6. Счетчик останавливаетс и хранит код, соответствующий включенному коммутационному элементу. Одновременно с этим второй триггер 9 разрешает преобразователю кодов 7 дешифрацию кода, зафиксированного в счетчике 6. Пока оператор касаетс выбранного ком .мутационного элемента 1, коммутатор опрашивает только соответствующий это.му элементу вход данных. Поэто.му на случайные касани элементов, соседних с выбранным, схема не реагирует. При выключении коммутационного эле .мента 1 первый триггер 3 возвращаетс в исходное состо ние, запуска интегратор 11. Интегратор имеет посто нную времени интегрировани , большую, чем максимально допустимый период наводки на коммутационных элементах 1 при касании их оператором . Врем восстановлени интег ратора меньще минимально допусти.мого |ериода наводки. Запуск И1ггегратора 11 вызывает (с некоторой задержкой, определ емой его посто нной времени) установку второго триггера 9 в исходное состо ние, разреша тем самым прохождение импульсов генератора 4 на вход счетчика 6 и одновременно запреща дешифрацию кодовых ко.мбинаций счетчика 6 преобразователем кодов 7. Если в момент касани коммутационных элементов 1 на тело оператора наводитс помеха от промышленных силовых цепей или других источников с частотой 50 Гц, то при высокой частоте посылки стробирующих импульсов наводка проходит на первый вход первого триггера 3, вызыва его срабатывание с частотой наводки. При первом переключении из исходного состо ни первый триггер 3 переключает второй триггер 9, который останавливает счетчик 6. Обратному переключению второго триггера 9 из-за Г1оследуюш.их переключений первого триггера 3 MenjaeT посто нна вре.мени инте1фатора П. При отпускании оператором коммутационного элемента 1 устройство работает аналогично. Формула изобретени 1. Устройство дл ввода информации, содержащее коммутационные эле.менты. подключенные к коммутатору, выход которого соединен с первым входом первого триггера, последова1ельно соединенные генератор импульсов и одновибратор, выход которого подключен ко второму входу первого триггера и входу стробировани коммутатора, счетчик , выходы которого соединены с адресными входами коммутатора и со входами преобразовател кодов, отличающеес тем, что с целью повышени его надежности, оно содержит фиксатор адреса коммутационного элемента, причем первый вход фиксатора адреса соединен с выходом генератора импульсов , второй вход фиксатора адреса соединен с выходом первого триггера, первый выход фиксатора адреса соединен со входом счетчика, второй выход фиксатора адреса соединен со входом преобразовател кодов,
- 2. Устройство по п. 1, отличающеес тем, что фиксатор адреса коммутационного элемента содержит интегратор, второй тригiгер, элемент И-НЕ, инвертор, причем вход инвертора соединен с первым входом фиксатора адреса, а выход - с первым входом элемента И-НЕ, второй вход которого подключен к первому выходу второго триггера, второй выход которого соединен с первьгм входом интегратора, второй вход которого подключен ко второму входу фиксатора адреса и первому входу второго триггера, второй вход которого соединен с выходом интегратора , первый выход второго триггера подключен ко второму выходу фиксатора адреса , выход элемента И - НЕ соединен с первым выходом фиксатора адреса.И сточ н и к и п н фор м а ци и. прин тые во внимание при экспертизе1.Авторское свидетельство СССР .V9 387355, кл. G 06 Е 3/02, 1970.2.Патент США Л 3836909, кл. 340-365, 1974.23Г 548Фиг. i12-«wU2.2
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772443207A SU734647A1 (ru) | 1977-01-13 | 1977-01-13 | Устройство дл ввода информации |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772443207A SU734647A1 (ru) | 1977-01-13 | 1977-01-13 | Устройство дл ввода информации |
Publications (1)
Publication Number | Publication Date |
---|---|
SU734647A1 true SU734647A1 (ru) | 1980-05-15 |
Family
ID=20691896
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU772443207A SU734647A1 (ru) | 1977-01-13 | 1977-01-13 | Устройство дл ввода информации |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU734647A1 (ru) |
-
1977
- 1977-01-13 SU SU772443207A patent/SU734647A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3226568A (en) | Gating means for passing a predetermined number of pulses | |
US3508079A (en) | Logic sensing circuit with single pushbutton operation | |
SU734647A1 (ru) | Устройство дл ввода информации | |
US3214695A (en) | Timing pulse circuit employing cascaded gated monostables sequenced and controlled by counter | |
RU1409099C (ru) | Программируемый формирователь импульсов по фронту и спаду входного сигнала | |
SU1444931A2 (ru) | Генератор импульсов | |
SU834860A1 (ru) | Генератор треугольного напр жени | |
SU961124A1 (ru) | Устройство дл синхронизации сигнала электромеханического переключател | |
SU1401594A1 (ru) | Сенсорна клавиатура | |
SU1608669A1 (ru) | Резервированное устройство | |
SU547773A1 (ru) | Устройство поиска псевдослучайного сигнала по задержке | |
SU1112557A1 (ru) | Коммутатор каналов с переменным циклом работы | |
SU780207A1 (ru) | Троичный счетный триггер | |
SU478429A1 (ru) | Устройство синхронизации | |
RU2236748C1 (ru) | Мультивибратор | |
SU1626339A1 (ru) | Ждущий мультивибратор | |
SU1591076A2 (ru) | Устройство для контроля блоков оперативной памяти | |
SU987613A1 (ru) | Устройство дл ввода информации | |
SU542336A1 (ru) | Генератор импульсов | |
SU1425640A1 (ru) | Устройство дл ввода информации | |
SU1415432A1 (ru) | Троичное счетное устройство | |
SU1180898A1 (ru) | Устройство дл контрол логических блоков | |
SU1688237A1 (ru) | Устройство дл ввода информации | |
SU1555858A1 (ru) | Управл емый делитель частоты | |
RU2030115C1 (ru) | Электронный ключ кода морзе |