SU951329A1 - Операционный усилитель - Google Patents

Операционный усилитель Download PDF

Info

Publication number
SU951329A1
SU951329A1 SU803215553A SU3215553A SU951329A1 SU 951329 A1 SU951329 A1 SU 951329A1 SU 803215553 A SU803215553 A SU 803215553A SU 3215553 A SU3215553 A SU 3215553A SU 951329 A1 SU951329 A1 SU 951329A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
differential amplifier
input
outputs
amplifier
Prior art date
Application number
SU803215553A
Other languages
English (en)
Inventor
Владимир Иванович Анисимов
Михаил Васильевич Капитонов
Николай Николаевич Прокопенко
Юрий Михайлович Соколов
Original Assignee
Ленинградский Ордена Ленина Электротехнический Институт Им.В.И.Ульянова (Ленина)
Шахтинский Технологический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ленинградский Ордена Ленина Электротехнический Институт Им.В.И.Ульянова (Ленина), Шахтинский Технологический Институт filed Critical Ленинградский Ордена Ленина Электротехнический Институт Им.В.И.Ульянова (Ленина)
Priority to SU803215553A priority Critical patent/SU951329A1/ru
Application granted granted Critical
Publication of SU951329A1 publication Critical patent/SU951329A1/ru

Links

Landscapes

  • Amplifiers (AREA)

Description

(5) ОПЕРАЦИОННЫЙ УСИЛИТЕЛЬ
1
Изобретение относитс  к автоматике и вычислительной технике и может быть использовано в различных аналоговых и аналого-цифровых устройствах .
Известны операционные усилители (.ОУ), содержащие входной дифференциальный каскад, быстродействующий выходной усилитель и цепи форсировани  процессов перезар дки корректирующего конденсатора 1.
Недостатком таких устройств  вл етс  недостаточное высокое быстродействие .
Наиболее близким по техническому решению к данному изобретению  вл етс  ОУ, содержащее входной квазилинейный , дифференциальный усилительный каскад, симметричные выходы которого подключены к выводам корректирующего конденсатора и к входам выходного дифференциального усилител  2 .
Недостаток этого усилител  заключаетс  в сравнительно невысоком быстродействии, св занном с тем, что симметричное подключение нагрузки входного квазилинейного дифференциального каскада вызывает насыщение его транзисторов в режимах большого сигнала.
Цель изобретени  - повышение быстродействи .
Поставленна  цель достигаетс  тем, что операционный усилитель дополни тельно содержит два последовательно соединенных ключа, подсоединенных общими выводами к вспомогательному выходу дл  синфазного сигнала выходного дифференциального усилител , а другими выводами к соответствующим выходам входного квазилинейного дифференциального усилительного каскада.
На чертеже схематически изображено предлагаемое устройство.

Claims (2)

  1. Операционный усилитель содержит входной квазилинейный дифференци395 альный усилительный каскад 1, имеющий инвертирующий и неинвертирующйй входы 2 и 3. Симметричныевыходы и 5каскада 1 подключены к входам вы ходкого дифференциального усилител  6и корректирующему конденсатору 7 и через два ключа 8 и 9 подключены к вспомогательному выходу 10 дл  син фазного сигнала выхрдного дифференциального усилител , выход 11 кот рого  вл етс  выходом всего усилител . Операционный усилитель работает, следующим образом. При малых входных дифференциальных сигналах (50-100 мВ ) кЛючи 8 и 9 разомкнуты и усилие этих сигналов ОУ происходит обычным образом, так как входной квазилинейный дифференциальный усилитель 6 работает практически в линейном режиме. При этом быстродействие ОУ максимально. Если входное напр жение ОУ получает сравнительно большое приращение ( больше 100 MBJ, элементы базового входного дифференциального усилительного каскада вход т в динамическую перегрузку, и включаютс  цепи, расшир ющие диапазон активной работы входного квазилинейного дифференциального усилительного каскада 1. При отсутствии ключей В и 9 на блюдаетс  синфазное изменение напр жени  на выходах и 5 каскада 1, пр вод щее к насыщению его транзисторов В св зи с этим существует принципиальное ограничение назначени  токов перезар дки корректирующего конденсатора 7, что ограничивает быстродействие ОУ. В предлагаемом устройстве одна из обкладок корректирующего конденсатора 7 в зависимости от пол рности входного напр жени  в режимах большого сигнала подключаетс  к сравнительно низкоомному вспомогательному ВЫХОДУ 10. в этом случае перезар д конденсатора 7 происходит через низкоомную цепь (вспомогательный выход 10 и выходные напр жени  каскада 1 мен ютс  незначительно. Таким образом , в ОУ не существует принципиальных ограничений на максимальный разр дный ток корректирующего конденсатора 7 и, следовательно, может ч быть реализовано значительно большее быстродействие. Экономический эффект от использовани  изобретени  обусловлен его техническими особенност ми. Формула изобретени  Операционный усилитель, содержащий входной квазилинейный дифференциальный усилительный каскад, симметричные выходы которого подключены к обкладкам корректирующего конденсатора и к входам выходного дифференциального усилител , отличающийс  тем, что, с целью повышени  быстродействи , он содержит два последовательно включенных ключа, подсоединенных общим выводом к вспомогательному выходу синфазного сигнала выходного дифференциального усилител , а другими выводами к соответствующим выхрдам входного квазилинейного дифференциального усилительного каскада . Источники информации, прин тые во внимание при экспертизе 1.Аналоговые интегральные схемы, под. ред. Д.Коннели, М., Мир, 1977, с.105.
  2. 2.АНисимов В.И., Капитонов М.В. Прокопенко Н.Н. , Соколов Ю.М. Операционные усилители с непосредственной св зью, каскадов, Л., Энерги , 1979 (прототип).
    |7
    Ю
    f1
SU803215553A 1980-12-12 1980-12-12 Операционный усилитель SU951329A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU803215553A SU951329A1 (ru) 1980-12-12 1980-12-12 Операционный усилитель

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU803215553A SU951329A1 (ru) 1980-12-12 1980-12-12 Операционный усилитель

Publications (1)

Publication Number Publication Date
SU951329A1 true SU951329A1 (ru) 1982-08-15

Family

ID=20931043

Family Applications (1)

Application Number Title Priority Date Filing Date
SU803215553A SU951329A1 (ru) 1980-12-12 1980-12-12 Операционный усилитель

Country Status (1)

Country Link
SU (1) SU951329A1 (ru)

Similar Documents

Publication Publication Date Title
JPH0322103B2 (ru)
JPS58170213A (ja) 電圧比較回路
US3696305A (en) High speed high accuracy sample and hold circuit
US4672239A (en) Sample-and-hold circuit arrangement
JPH0738544B2 (ja) 演算増幅器の制御回路
SU951329A1 (ru) Операционный усилитель
JPH06232706A (ja) 比較器
US5835046A (en) Analog-to-digital converter for differential signals
KR950002247A (ko) 아날로그 디지탈 변환기
JPS58145206A (ja) 差動増幅器
JP4039737B2 (ja) 増幅器及びサンプルアンドホールド回路
JPS55143855A (en) Offset compensating circuit
KR950013021A (ko) 전압 리미트 회로
SU648991A1 (ru) Делитель напр жени
JPH0834391B2 (ja) 演算増幅回路
SU708492A1 (ru) Усилитель посто нного тока
SU1164788A1 (ru) Аналоговое запоминающее устройство
SU841058A1 (ru) Устройство дл хранени и выборкииНфОРМАции
JPS61105918A (ja) 差動増幅回路
SU1741255A1 (ru) Операционный усилитель
SU680058A1 (ru) Аналоговое запоминающее устройство
SU746568A1 (ru) Операционный усилитель
SU1624342A1 (ru) Цифровой широкодиапазонный измеритель напр жени
SU566253A1 (ru) Функциональный преобразователь
SU1277147A1 (ru) Выпр митель