SU911516A1 - Устройство дл вычислени модул комплексного числа - Google Patents

Устройство дл вычислени модул комплексного числа Download PDF

Info

Publication number
SU911516A1
SU911516A1 SU802977566A SU2977566A SU911516A1 SU 911516 A1 SU911516 A1 SU 911516A1 SU 802977566 A SU802977566 A SU 802977566A SU 2977566 A SU2977566 A SU 2977566A SU 911516 A1 SU911516 A1 SU 911516A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
adder
switch
register
inputs
Prior art date
Application number
SU802977566A
Other languages
English (en)
Inventor
Юрий Иосифович Абрамович
Александр Николаевич Мелешкевич
Игорь Федорович Муравинец
Алексей Николаевич Романов
Олег Васильевич Цыганов
Original Assignee
Одесский ордена Трудового Красного Знамени политехнический институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Одесский ордена Трудового Красного Знамени политехнический институт filed Critical Одесский ордена Трудового Красного Знамени политехнический институт
Priority to SU802977566A priority Critical patent/SU911516A1/ru
Application granted granted Critical
Publication of SU911516A1 publication Critical patent/SU911516A1/ru

Links

Landscapes

  • Measuring Volume Flow (AREA)

Description

(S) УСТРОЙСТВО дл  ВЫЧИСЛЕНИЯ МОДУЛЯ КОМПЛЕКСНОГО ЧИСЛА
1
Изобретение относитс  к вычислительной технике.
Известно устройство дл  вычислени  квадратного корн  из суммы квадратов двух чисел, содержащее регистры , сумматоры и логические элементы fl 3«
Известно также устройство дл  вычислени  модул  комплексного числа, которое содержит два регистра, два сумматора, два коммутатора, два блока сдвига, элементы НЕ, блок анализа знака, причем знаковые разр ды регистров соединены с входами блока анализа знаков, выход его соединен с управл ющими входами коммутаторов, на остальные входы коммутаторов поступают сигналы с выходов блоков сдвига, а также с выходов схем НЕ, подключенных к выходам блоков сдвига, входы блоков сдвига соединены с выход ми регистров, выходы коммутаторов соединены с входами сумматоров,вто2
рые входы которых соединены с выходами регистров f2 J., .
Недостатком известных устройств Явл етс  их значительна  сложность.
Цель изобретени  - уггрощение устройства.
Указанна  цель достигаетс  тем, что в устройстве дл  вычислени  модул  комплексного числа, содержащем регистры, сумматоры и коммутаторы,
to причем входы первого и второго регистров подключены к первому и второму информационным входам устройства , пр мые выходы разр дов первого регистра подключены к группе первых

Claims (2)

  1. ts входов первого сумматора соответственно , выход первого коммутатора подключен к первому входу второго сумматора, пр мые выходы разр дов первого регистра подключены к первым группам информационных входов первого и второго коммутаторов, вторые группы информационных входов которых Подключены к пр мым выходам разр дов 39 второго регистра, инверсные выходы которого подключены к группе вторых входов первого сумматора, выход которого подключен к управл ющим входа первого и второго коммутаторов,выход второго коммутатора подключен к второму входу второго сумматора, выход которого подключен к выходу устройства . На чертеж представлена структурна  схема предлагаемого устройства. Устройство содержит первый регистр t , второй регистр 2, первый . сумматор 3| первый коммутатор 4,второй коммутатор 5 и второй сумматор 6 Устройство работает следующим образом. В начальный момент времени в первый регистр 1 и второй регистр 2 занос тс  соответственно п-разр дные мантисы пр мых кодов дeйctвительной и мнимой составл ющих компг .ексного числа. С выхода первого регистра I пр мой код действительной составл ющей поступает на первые входы первого сумматора 3, первого коммутатора , а (п-2) разр да этого кода на второй зход второго коммутатора 5 С выхода второго регистра 2 инверсйый код мнимой составл ющей поступает на второй вход первого ;cyw«aTopa 3 пр мой код - на второй вход коммутатора , а (п-2) старших разр да этого кода - на второй вход второго коммутатора 5. Сигнал с выхода знакового разр д сумматора 3 поступает на управл ющий вход коммутаторов t и 5 На выходе коммутатора k при соответствующем управл ющем сигнале выраба тываётс  код максимальной комплексн составл ющей, а на выходе второго коммутатора 5 ) старшй9 разр  да меньшей комплексной составл ющей Сигналы с выходов коммутаторов и поступают на входы второго сумматора 6, результат сложени  определ ет значение модул  комплексного числа. Предлагаемое устройство позвол ет производить вычисление модул  комплексного числа при сокращении оборудовани  по сравнению с известным устройством. Формула изобретени  Устройство дл  вычислени  модул  комплексного числа, содержащее регистры , сумматоры и коммутаторы, причем входы первого и второго регистров подключены к первому и второму информационным входам устройства , пр мые выходы разр дов первого регистра подключены к группе первых exojqoe первого сумматора соответственно , выход первого коммутатора подключен к первому второго сумматора, отличающеес  тем, что, с целью упрощени  устройства , пр мые выходы разр дов первого, регистра подключены к первым группам информационных .входов первого и второго коммутаторов, вторые группы информационных входов которых подключены к пр мым выходам разр дов второго регистра, инверсные выходы которого подключены к группе вторых входов первого сумматора, выход которого подключен к управл ющим входам первого и второго коммутаторов, выход второго коммутатора подключен к второму входу второго сумматора, выход которого подключен к выходу устройства.. Источники информации, прин тые во.внимание при экспертизе 1.Авторское свидетельство СССР Н- , кл. G 06 F 7/38, 1976.
  2. 2.Авторское свидетельство .СССР № 623202, кл. G Об F 7/38, 1976 Гпрототип).
SU802977566A 1980-06-30 1980-06-30 Устройство дл вычислени модул комплексного числа SU911516A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802977566A SU911516A1 (ru) 1980-06-30 1980-06-30 Устройство дл вычислени модул комплексного числа

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802977566A SU911516A1 (ru) 1980-06-30 1980-06-30 Устройство дл вычислени модул комплексного числа

Publications (1)

Publication Number Publication Date
SU911516A1 true SU911516A1 (ru) 1982-03-07

Family

ID=20916071

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802977566A SU911516A1 (ru) 1980-06-30 1980-06-30 Устройство дл вычислени модул комплексного числа

Country Status (1)

Country Link
SU (1) SU911516A1 (ru)

Similar Documents

Publication Publication Date Title
KR880014470A (ko) 승산기 어레이 회로에서의 시프트 연산 수행장치 및 방법
SU911516A1 (ru) Устройство дл вычислени модул комплексного числа
SU1001085A1 (ru) Устройство дл вычислени модул комплексного числа
JPS54122113A (en) Code signal converter
SU1476463A1 (ru) Оптический модуль дл сложени и вычитани в системе остаточных классов
SU690477A1 (ru) Цифровое устройство ограничени числа по модулю
SU717780A1 (ru) Устройство дл вычислени коэффициентов фурье
SU1070544A1 (ru) Устройство дл приближенного вычислени модул комплексного числа
SU1141422A2 (ru) Устройство дл определени фазы спектральных составл ющих исследуемого сигнала
SU1647558A1 (ru) Матричный вычислитель
SU1078427A1 (ru) Устройство дл вычислени функций
SU981991A2 (ru) Устройство дл умножени по модулю
JPS5795737A (en) Multiplex data transmission device
SU1737472A1 (ru) Вычислитель градиента ркости изображени
SU879584A1 (ru) Устройство дл возведени в квадрат комплексных чисел
SU1307454A1 (ru) Устройство дл нормализации чисел
SU1718215A1 (ru) Устройство дл выполнени векторно-скал рных операций над действительными числами
SU744563A1 (ru) Устройство дл умножени
JPS5636740A (en) Signal selecting circuit
SU1718242A1 (ru) Многоканальный автокоррел тор
SU600554A1 (ru) Матричное множительное устройство
SU771691A1 (ru) Экстрапол тор приращений с плавающей зап той
SU1107134A2 (ru) Устройство дл ортогонального преобразовани цифровых сигналов по Уолшу-Адамару
SU731436A1 (ru) Двоично-дес тичное арифметическое устройство
SU1185328A1 (ru) Устройство дл умножени