SU905979A1 - Импульсное фазосдвигающее устройство - Google Patents

Импульсное фазосдвигающее устройство Download PDF

Info

Publication number
SU905979A1
SU905979A1 SU802906080A SU2906080A SU905979A1 SU 905979 A1 SU905979 A1 SU 905979A1 SU 802906080 A SU802906080 A SU 802906080A SU 2906080 A SU2906080 A SU 2906080A SU 905979 A1 SU905979 A1 SU 905979A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
phase
trigger
phase detector
Prior art date
Application number
SU802906080A
Other languages
English (en)
Inventor
Ионас-Гинтаутас Болисловович Балтарагис
Original Assignee
Предприятие П/Я В-8574
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8574 filed Critical Предприятие П/Я В-8574
Priority to SU802906080A priority Critical patent/SU905979A1/ru
Application granted granted Critical
Publication of SU905979A1 publication Critical patent/SU905979A1/ru

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Description

Изобретение относитс  к радиотехнике и может быть использовано в радиоизмерительных устройствах.
Известно импульсное фазосдвигающее устройство., содержащее последовательно соединенные фазовый детектор , фильтр нижних частот, управл емый генератор импульсов, фиксированный делитель частоты, а также триггер, логическую схему И и делитель частоты с переменным коэффициентом делени  (ДПКД). Вход устройства соединен с первым входом фазового детектора, к другому входу которого подключен выход триггера, первый вход которого соединен с выходом фиксированного делител  частоты и выходом устройства, а другой подключен к выходу ДПКД, причем выход регулируемого генератора импульсов соединен с выходом триггера. При работе устройства на его вход и первый вход фазового детектора подаетс  сигнал, представл ющий собой симметричный меандр с частотой повторени  Fg. Фазовый сдвиг импульсов на выходе устройства с желаемой дискретностью осуществл етс  за счет применени  ДПКД и цепи фазовой автоподстройки частоты управл емого генератора импульсов 1.
Однако наличие в устройстве двух делителей частоты, один из которых к тому же должен быть с переменным коэффициентом делени , делает схему устройства довольно сложной.
Наиболее близким по технической
10 сущности к предлагаемому  вл етс  импульсное фазосдвигающее устройство , содержащее соединенные в кольцо фазовый детектор, фильтр нижних частот, управл емый генератор импульсов и синхронный счетчик импульсов , а также два блока сравнени  и задатчик кода фазового сдвига и триггер, причем вход устройства соединен с первым входом фазового детек20 тора, а выход - с выходом триггера. Выходы разр дов синхронного счетчика импульсов подключены к одним из входов блоков сравнени , другие входы которых соединены с выходами за25 датчика кода фазового сдвига. Выходы блоков сравнени  раздельно подключены ко входам триггера, а инверсный выход синхронного счетчика импульсов соединенсо старшим разр дом блока сравнени  2.
Недоста7ком известного устройств  вл етс  его сложность, обусловленна  применением двух блоков сравнени .
Цель изобретени  - упрощение усройства .
Указанна  цель достигаетс  тем, что в импульсное фазосдвигающее устройство , содержащее последовательно соединенные фазовый детектор, фильт нижних частот, управл емый генера ,тор импульсов и синхронный счетчик импульсов, триггер, задатчик кода фазовогр сдвига и блок сравнени , дополнительно введены электронный коммутатор и запоминающий элемент, причем выход синхронного счетчика импульсов соединен с входом триггера , пр мой выход которого соедине с вторым входом фазового детектора одним из входов электронного коммутатора , а инверсный - с вторым входом электронного коммутатора, управл ющий вход которого соединен с выходом задатчика кода фазового сдвига, а выход - с информационным входом запоминающего элемента, вход которого соединен с выходом блока сравнени .
На фиг. 1 показана структурна  схема импульсного фазосдвигающего устройства; на фиг. 2 - эпюры сигналов в некоторых точках структурной схемы предлагаемого устройства.
Устройство содержит последовательно соединенные фазовый детектор 1, фильтр 2 нижних частот, управл емый генератор 3 импульсов, синхронный счетчик 4 импульсов, триггер 5, задатчик б кода фазового сдвига и блок 7 сравнени , первые входы которого соединены с выходами разр дов синхронного счетчика 4 импульсов , вторые входы - с выходами задатчика 6 кода фазового сдвиге, причем первый вход фазового детектора 1 соединен с входом 8 устройства .
Устройство содержит также электронный котлмутатор 9, запоминающий элемент 10, причем выход переноса синхронного счетчика 4 импульсов соединен с входом триггера 5, пр мой выход которого соединен с вторым входом фазового детектора 1 и одним из входов электронного коммутатора 9, а инверсный - с вторым входом электронного коммутатора 9, управл ющий вход которого соединен с одним из выходов задатчика б кода фазового сдвига, а выход - с информационным входом запоминающего элемента 10, вход записи которого соединен с выходом блока 7 сравнени , а выход подключен к выходу 11 устройства .
Импульсное фазосдвигающее устрой ство работает следующим образом.
Входной сигнал, имеющий форму симметричного меандра (фиг. 2а) подаетс  на вход 8 устройства и первый вход фазового детектора 1, на второй вход которого поступает сигнал с пр мого выхода триггера 5 (фиг. 2в). Сигнал ошибки фазового детектора 1 через фильтр 2 нижних частот регулирует частоту управл емого генератора 3 импульсов до тех пор, пока не выполн етс  равенство.
р - f . 2N
где PQ - частота повторени  входных импульсов; f - частота управл емого генератора 3 импульсов N - коэффициент делени  синхроного счетчика 4 импульсов.
Разность фаз сигналов на входах фазового детектора 1 в системе фазовой автоподстройки частоты в установившемс  режиме зависит от типа дискриминационной характеристики фазового детектора.
В данном случае применен фазовый детектор с дискриминационной характеристикой , обеспечивающей вхождение в синхронизм системы при нулевой фазовой расстройке входных синалов .
Формирование задержанных выходны импульсов осуществл етс  блоком 7 сравнени  кодов и элементом 10.Блок 7 сравнени  выдает импульсы (фиг.2д в момент времени равенства текущего кода синхронного счетчика 4 импульсов и кода задатчика б кода фазовог сдвига. Эти импульсы перезаписывают сигнал с информационного входа элемента 10 на выход 11 устройства (фиг.2е). В зависимости от управл ющего кода задатчика б сигнал на выходе 11 устройства задерживаетс  по отношению к входному сигналу на входе 8 устройства на фазовый угол дЧ (фиг, 2 е, 1), который может быть изменен от О до 180 в случае подачи на информационный вход элемента 10 через электронный коммутатор 9 сигнсша с пр мого выхода счетного триггера 5 (фиг. 2г), или на угол 180 + (фиг. 2е, 2), который может быть изменен от 180 до. 360° в случае подачи на информационный вход элемента 10 через электронный KOfflviyTaTOp 9 сигнала с инверсного выхода счетного триггера 5 (фиг,2г)
Положительный эффект устройства достигаетс  за счет того,что вместо одного блока сравнени , который при малой дискретности фазового сдвига содержит большое количество логи/ческих вентилей, применен электронный коммутатор и запоминающий элемент .

Claims (2)

1.Патент США 3714589, кл.328 48, 1976.
2.Авторское свидетельство СССР 526068, кл. Н 03 В 3/04, 1976.
Фмг. /
SU802906080A 1980-04-04 1980-04-04 Импульсное фазосдвигающее устройство SU905979A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802906080A SU905979A1 (ru) 1980-04-04 1980-04-04 Импульсное фазосдвигающее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802906080A SU905979A1 (ru) 1980-04-04 1980-04-04 Импульсное фазосдвигающее устройство

Publications (1)

Publication Number Publication Date
SU905979A1 true SU905979A1 (ru) 1982-02-15

Family

ID=20888030

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802906080A SU905979A1 (ru) 1980-04-04 1980-04-04 Импульсное фазосдвигающее устройство

Country Status (1)

Country Link
SU (1) SU905979A1 (ru)

Similar Documents

Publication Publication Date Title
NL192966C (nl) Fasecomparator-vergrendelingsdetectieketen en een deze keten toepassende frequentiesynthesizer.
US3096483A (en) Frequency divider system with preset means to select countdown cycle
JPS6413814A (en) Phase locking loop locking synchronizer and signal detector
US4027262A (en) Phase detector employing quadruple memory elements
US3383619A (en) High speed digital control system for voltage controlled oscillator
SU905979A1 (ru) Импульсное фазосдвигающее устройство
US3688202A (en) Signal comparator system
US3798564A (en) Digital frequency multiplier
SE502901C2 (sv) Digital faskomparator
US3568077A (en) Pseudo voltage controlled oscillator
US3251003A (en) Frequency synthesizer arrangement for providing output signals coherent with input signals from a frequency standard
SU930695A1 (ru) Устройство фазовой автоподстройки частоты
SU526068A1 (ru) Импульсное фазосдвигающее устройство
SU1149406A1 (ru) Импульсное фазосдвигающее устройство
US3550015A (en) Variable programmed counter
SU859946A2 (ru) Устройство дл измерени несущей частоты последовательности радиоимпульсов
SU750510A1 (ru) Тригонометрический преобразователь
SU1127097A1 (ru) Делитель частоты с переменным коэффициентом делени
SU1601736A1 (ru) Цифровой генератор качающейс частоты
SU1450109A1 (ru) Устройство фазовой автоподстройки частоты
SU1432754A1 (ru) Умножитель частоты следовани импульсов
SU580647A1 (ru) Делитель частоты с дробным коэффициентом делени
SU1626382A1 (ru) Устройство цифровой фазовой автоподстройки частоты
SU866748A1 (ru) Делитель частоты следовани импульсов
SU1166331A1 (ru) Устройство формировани синхронизирующих последовательностей