SU898429A1 - Pulse-frequency dividing device - Google Patents

Pulse-frequency dividing device Download PDF

Info

Publication number
SU898429A1
SU898429A1 SU802908480A SU2908480A SU898429A1 SU 898429 A1 SU898429 A1 SU 898429A1 SU 802908480 A SU802908480 A SU 802908480A SU 2908480 A SU2908480 A SU 2908480A SU 898429 A1 SU898429 A1 SU 898429A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
pulse
inputs
output
frequency
Prior art date
Application number
SU802908480A
Other languages
Russian (ru)
Inventor
Ольга Михайловна Доронина
Геннадий Михайлович Лавров
Модест Георгиевич Рылик
Original Assignee
Предприятие П/Я В-2119
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2119 filed Critical Предприятие П/Я В-2119
Priority to SU802908480A priority Critical patent/SU898429A1/en
Application granted granted Critical
Publication of SU898429A1 publication Critical patent/SU898429A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

Изобретение относитс  к автоматике и вычислительной технике и может использоватьс  дл  делени  двух частотно-импульсных сигналов. Известно след щее частотно-импульсное делительное устройство, содержащее реверсивный счетчик, группу ;элементов И, счетчик, блок сложе ни  1 . Недостатком устройства  вл етс  низкое быстродействие. Наиболее близким по технической сущности к изобретению  вл етс  устг ройство, содержащее блок управлени , управл емый делитель частоты, реверсивный счетчик, два элемента И, группу импульсно-потенциальных элементов И, причем входы блока управлени  соединены соответственно с входной шиной сигнала-делител , выходом устройства и выходом первого управл емого делител  частоты, управл ющий вход которого подключён к выходу первого элемента И, первый вход которого соединен с первым выходом блока управле ни , первый вход второго элемента И подключен ко второму выходу блока управлени , а выход - к первому входу реверсивного счетчика, шины сложени  и вычитани  которого соединены соответственно с третьим и четвертым выходами блока управлени , а выходы соединены соответственно с первыми входами импульсно-потенциальных элементов И первой группы, вторые входы которых объединены и подключены к п -. тому выходу блока управлени , а выходы соответственно соединены с уста новомными входами управл емого делител  частоты П В этом устройстве производитс  формирование временного интервала ЛТ, равного разности периодов частоты-делител  f/ и частоты f , равнойThe invention relates to automation and computing and can be used to divide two pulse frequency signals. The following pulse-frequency divider is known, which contains a reversible counter, a group, the elements AND, a counter, a block of complexity 1. The disadvantage of the device is low speed. The closest in technical essence to the invention is a device containing a control unit, a controlled frequency divider, a reversible counter, two elements AND, a group of potential impulse elements AND, and the inputs of the control unit are connected respectively to the input bus signal-divider, device output and the output of the first controlled frequency divider, the control input of which is connected to the output of the first element And, the first input of which is connected to the first output of the control unit, the first input of the second element And Connected to the second output of the control unit, and the output to the first input of the reversible counter, the addition and subtraction tires of which are connected respectively to the third and fourth outputs of the control unit, and the outputs are connected respectively to the first inputs of the pulse-potential elements AND of the first group, the second inputs of which are combined and connected to n -. that output of the control unit, and the outputs are respectively connected to the set of new inputs of the controlled frequency divider P This device produces the time interval of the RT equal to the difference of the periods of the frequency divider f / and the frequency f equal to

где fawhere is fa

- частота делимого;- the frequency of the dividend;

предыдущий результат делени  fj на fj, ,  previous result of dividing fj by fj,,

и коррекци  в. течение ATj значени  импульсами частотой следовани , равной частоте делимого до установлени  равенства частота , т.е.and correction in. the current ATj is the value of pulses with a following frequency equal to the frequency of the dividend until equality is established, i.e.

, ii, ii

(2)(2)

N,N,

вых., Недостатком известного устройства  вл етс  низка  точность делени .O. A disadvantage of the known device is the low division accuracy.

Цель изобретени  - повышение точности устройстваоThe purpose of the invention is to improve the accuracy of the device

Поставленна  цель достигаетс  тем что в устройство введены счетчик импульсов , втора  и треть  группы импульсно-потенциальных элементов И, элемент ИЛИ, регистр, второй управл е мый делитель частоты и элемент задержки , причем счетный вход счетчика импульсов соединен со входной шиной опорной частоты, а вход сброса сметчика импульсов - с выходом элемента задержки, вход которого подключен к входной шине сигнала-делимого и входу записи регистра, выходы п младших разр дов счетчика импульсов соединены соответственно с первыми входами импульсно-потенциальных элементов И вто рой группы, вторые входы которых подключены соответственно к входным шинам посто нного множител  N, выходы импульсно-потенциальных элементов И второй группы соответственно соединены со входами элемента ИЛИ, выход которого подключен к управл ющему входу второго управл емого делител  частоты , выходы п старших разр дов счетчика импульсов соответственно соединены с информационными входами регистра , выходы которого соответственно соединены с пе|эвыми входами импульснопотенциальных элементов И третьей группы, вторые входы которых объединены и подключены к выходу второго управл емого делител  частоты и вторым входам первого и второго элементов И, а выходы соответственно соединены с установочными входами второго управл емого делител  частоты.The goal is achieved by the fact that a pulse counter, a second and a third group of pulsed potential elements AND, an OR element, a register, a second controlled frequency divider and a delay element are entered into the device, the counting input of the pulse counter is connected to the input frequency reference bus, and the input reset the pulse meter - with the output of the delay element, the input of which is connected to the input bus of the signal-dividend and the input of the register record, the outputs and the lower bits of the pulse counter are connected respectively to the first inputs of the pulse of the potential elements of the second group, the second inputs of which are connected respectively to the input buses of a constant multiplier N, the outputs of the pulse potential elements of the second group are respectively connected to the inputs of the OR element, the output of which is connected to the control input of the second controlled frequency divider, the outputs n of the higher bits of the pulse counter are respectively connected to the information inputs of the register, the outputs of which are respectively connected to the first | inputs of the pulsed-potential elements I rd group, the second inputs of which are combined and connected to the output of the second controllable frequency divider and the second inputs of the first and second AND gates, and outputs respectively connected to the inputs of the second mounting controllable frequency divider.

На чертеже представлена блок-схема частотно-импульсного делительного устройства .The drawing shows a block diagram of a pulse frequency divider device.

Блок-схема устройства содержит управл емые делители частоты 1 и 2, реверсивный счетчик 3, элементы И i и 5, группы импульсно-потенциальных элементов И 6-8, блок управлени  9, счет984294The block diagram of the device contains controlled frequency dividers 1 and 2, reversible counter 3, elements I i and 5, groups of impulse-potential elements AND 6-8, control unit 9, count 984294

чик импульсов 10, элемент ИЛИ 11, регистр 12 элемент задержки 13. Входы блока управлени  9 соединены соответственно с входной шиной сигнала-делиg тел , выходом устройства и выходом управл емого делител  частоты 1, управл ющий вход которого подключен к выходу элемента И , второй вход которого соединен с вторым входом второ Q ГО элемента И 5) вторыми входами импульсно-потенциальных элементов И 8 и выходом управл емого делител  частоты 2, а первый вход - с первым выходом блока управлени  9, первый входpulse pulses 10, the element OR 11, the register 12 delay element 13. The inputs of the control unit 9 are connected respectively to the input signal-signal bus of the tel, the device output and the output of the controlled frequency divider 1, the control input of which is connected to the output of the And element, the second input which is connected to the second input of the second Q TH element AND 5) the second inputs of the pulse-potential elements And 8 and the output of the controlled frequency divider 2, and the first input - with the first output of the control unit 9, the first input

JJ элемента И 5 подключен ко второму выходу блока управлени  9, а выход к первому входу реверсивного счетчика 3, шины сложени  и вычитани  которого соединены соответственно с третьим и четвертым выходами блока управлени JJ element 5 is connected to the second output of the control unit 9, and the output to the first input of the reversible counter 3, the addition and subtraction bus of which are connected respectively to the third and fourth outputs of the control unit

2020

9, а выходы реверсивного счетчика соответственно соединень( с первыми входами группы импульсно-потенциальных элементов И б, вторые входы которых9, and the outputs of the reversible counter, respectively, are connected (with the first inputs of a group of pulse-potential elements I b, the second inputs of which

25 объединены и подключены к п тому выходу блока управлени  9, а выходы соответственно соединены с установочными входами управл емого делител  частоты }, счетный вход счетчика импульсов to соединен со входной шиной 25 are combined and connected to the fifth output of the control unit 9, and the outputs are respectively connected to the installation inputs of the controlled frequency divider}, the counting input of the pulse counter to is connected to the input bus

30 опорной частоты, а вход сброса - с выходом элемента задержки 13, вход которой подключен к входной шине сигнала-делимого и входу записи регистра 12. Выходы п младших разр дов счетчика импульсов 10 соединены соответственно с первыми входами группы импульсно-потенциальных элементов И 7, вторые входы которых подключены к входным шинам посто нного (ножител  30 of the reference frequency, and the reset input with the output of the delay element 13, the input of which is connected to the input bus of the signal-dividend and the input of the register entry 12. The outputs of the low-order bits of the pulse counter 10 are connected respectively to the first inputs of the group of pulse-potential elements And 7, the second inputs of which are connected to the input buses of a constant (knife

40 N, а выходы - с соответствующими входами элемента ИЛИ, выход которого соединен с управл ющим входом управл емого делител  частоты 2, выходы п старших разр дов счетчика импульсов40 N, and the outputs with the corresponding inputs of the OR element, the output of which is connected to the control input of the controlled frequency divider 2, the outputs and the higher bits of the pulse counter

10 соединены с информационными входами регистра 12, выходы которого соответственно соединены со вторыми входами группы импульсно-потенциальных элементов И 8. 10 are connected to the information inputs of the register 12, the outputs of which are respectively connected to the second inputs of the group of pulse-potential elements AND 8.

50 Регистр 12 состоит из D-триггеров, 0-входы которых  вл ютс  входами регистра , а входы синхронизации триггеров соединены и подключены ко входу записи регистра.50 Register 12 consists of D-flip-flops, the 0-inputs of which are the inputs of the register, and the synchronization inputs of the flip-flops are connected and connected to the input of the register entry.

55 Элемент задержки может быть выполнен в виде RC-цепочки.55 The delay element can be made in the form of RC-chains.

Claims (2)

Устройство работает следующим образом . n к ладших разр дов счетчика импульсов 10, группа импульсно-потенци альных элементов И 7 и элемент ИЛИ 1Т образуют интегратор с последовательным переносом, на выходе которого формируетс  частотно-импульсна  последовательность с частотой следовани  f : f , (3) где % - опорна  частота N -посто нный множитель, поступающа  на вход управл емого делител  частоты 2 о В течение каждого периода частоты делимого fj и n старших разр дах сче чика импульсов 10 подсчитываетс  чис ло импульсов N частотой следовани  - , м - , тг - r.fj которое в начале каждого следующего периода fj. переноситс  в регистр 12, а n старших разр дое счетчика импуль сов 10 сбрасываетс  в нуль. Управл емый делитель частоты 2 пр изводит деление частоты f на числа j обратный код которых переноситс в него из регистра 12 с по влением и пульсов на выходе, частота следовани которых равна: f« JL , В начале каждого периода частоты делител  f , если в это врем  не про изводитс  коррекци  состо ни  реверсивного счетчика 3 в блоке управлени  9 формируетс  положительный потенциал , поступающий на вход элемента И l и разрешающий прохожденкечере него частотно-импульсной последовате ности f на вход управл емого делител  частоты 1, Последний производит деление частоты f на код предыдущего результата делени  f на f -N etw т.е. импульс на его выходе по витс  через врем  Т от начала периода f : А/вы Т -рГ-Если соблюдаетс  равенство 1 7 т.е. с учетом выражений (5) () (З ТО на первом входе элемента И 5 всег да находитс  нулевой потенциал, запрещающий прохождение импульсов с 8 9 4 выхода управл емого делител  частоты 2 на вход реверсивного счетчика 3i состо ние которого остаетс  без изменени . Если равенство (7) не соблюдаетс , то блок управлени  9 выдел ет временной интервал ДТ , равный АТ4 Т - -г - -J, в течение которого на первый вход элемента И 5 подаетс  положительный потенциал, разрешающий прохождение импульсов частотой следовани  на вход реверсивного счетчика, которые производ т коррекцию предыдущегореf , на f, , N зультата делени  величину / NBW, (10) в момент окончани  временного интерзала йТ| на первые входы элементов И t и 5 подаетс  отрицательный потенциал, запрещающий дальнейшее поступление импульсов на входы управл емого делител  1 и реверсивного счетчика 3 а обратный код числа N jy, , пр мой кдд которого формирует с  в реверсивном счетчике 3, к этому моменту времени . 1 ... ..fj Nf.dl) N«, вык « -BHXi ti переноситс  в управл емый делитель частоты 1. , То, что коррекци  Nj должна быть произведена именно на величину U,N ja I , определ ющуюс  из выражени  (10), видно из следующих ссюбражений. (f - Г ) с учетов Разность Af Wfeb, 9ы ажений (3)-{6) составл ет in I ,.|| Mf.-)t. -VNeWKj,откуда &N a с учетом того, что АМвых, ДТ Таким oбpaзoм предлагаемое час™ тотно импульсное делительное устройство выгодно отличаетс  от известного , так как имеет значительно более,, высокую точность делени . Пог решность результата делени  5 известного устройства с учетом выражени  (2) составл ет Погрешность результата делени  предлагаемого устройства с учетом выражени  (tl) составл ет ., Из сравнени  щ ражений видно, что Формула изобретени  Частотно-импульсное делительное устройство, содержащее управл емый делитель частоты, реверсивный счетчик , два элемента И, группу импульсно-потенциальных элементов И, блок управлени , причем входы блока управ лени  соединены соответственно с вхо ной шиной сигнала-делител  выходом устройства и выходом первого управл емого делител  частоты, управл ющий вход которого подключен к выходу первого элемента И, первый вход кото рого соединен с первым выходом блока управлени , первый вхсщ второго элемента И подключен ко второму выходу блока управлени , а выход - к первому входу реверсивного счетчика, шины сложени  и вычитани  которого соедин ны соответственно с третьим и четвертым выходами, блока управлени , а выходы соединены соответственно с пе выми входами импульсно-потенциа ьных элементов И первой группы, вторые вхо ды которых объединены и подключены к п тому выходу блока управлени , а вы ходы соответственно соединены с уста 9 новочными входами управл емого делител  частоты, отличающеес   тем, что, с целью повышени  точности устройства, в него введены счетчик импульсов, втора  и треть  группы импульсно-потенциальных элементов И, элемент ИЛИ, регистр, второй управл емый делитель частоты и элемент задержки, причем счетный вход счетчика импульсов соединен со входной ши-, ной опорной частоты, а вход сброса счетчика импульсов - с выходом элемента задержки, вход которого подключен к входной шине сигнала - делимого и входу записи регистра, выходы п младших разр дов счетчика импульсов соединены соответственно с первыми входами импульсно-потенциальных элементов И второй группы, вторые входы которых подключены соответственно к входным шинам посто нного множител  N, выходы импульсно-потенциальных элементов И второй группы соответственно соединены со входами элемента ИЛИ, еыход которого подключен к управл ющему входу второго управл емого делител  частоты, выходы п .старших разр дов счетчика импульсов соответственно соединены с информационными входами регистра, выходы которого соOTBetcTBeHHo соединены с первыми входами импульсно-потенциальных элементов И Третьей группы, вторые входы которых объединены и подключены к выходу второго управл емого делител  частоты и вторым входам первого и второго элементов: И, а выходы соответственно соединены с установочными входами второго управл емого делител  частоты . .. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № 62Ш8, кл. G Об. F 7/52, 1978. The device works as follows. n to the best bits of the pulse counter 10, the group of pulse-potential elements AND 7 and the element OR 1T form an integrator with sequential transfer, the output of which forms a pulse-frequency sequence with the following frequency f: f, (3) where% is the reference frequency N -constant multiplier arriving at the input of a controlled frequency divider 2 o During each period of the frequency of the divisible fj and n higher bits of the counter of pulses 10, the number of pulses N is calculated by the frequency of the following,, m -, nr - r.fj the beginning of each next his period fj. transferred to register 12, and the n most significant bit of pulse counter 10 is reset to zero. The controlled frequency divider 2 determines the division of the frequency f by the numbers j, the reverse code of which is transferred to it from register 12 with appearance and pulses at the output, the frequency of which is equal to: f В JL, At the beginning of each period the frequency of the divider f, if time is not performed correction of the state of the reversible counter 3 in the control unit 9, a positive potential is formed, arriving at the input of the element And l and allowing the pulse-frequency sequence f to pass at the input of the controlled frequency divider 1, Last produced um frequency division code f on the previous result for dividing f f -N etw i.e. the pulse at its output is Vits through time T from the beginning of period f: A / you T –RG-If the equality is 1 7, i.e. taking into account expressions (5) () (Z TO at the first input of element 5, there is always a zero potential that prohibits the passage of pulses from 8 9 4 outputs of controlled frequency divider 2 to the input of the reversing counter 3i, the state of which remains unchanged. If equality (7) is not complied with, the control unit 9 allocates the time interval DT, equal to AT4 T - –g - –J, during which a positive potential is applied to the first input of the And 5 element, allowing the pulses to pass through the input frequency of the reversible counter, which produce co The conversion of the previous ref, to f,, N as a result of dividing the value of / NBW, (10) at the time of the end of the time interval ΔT |, negative potential is applied to the first inputs of the elements And t and 5, prohibiting further input of pulses to the inputs of the controlled divider 1 and the reversible counter 3 and the reverse code of the number N jy, which direct cdd forms with in the reversible counter 3, by this time point ... 1 ... fj Nf.dl) N ", off" -BHXi ti is transferred to the controlled frequency divider 1 . The fact that the correction Nj must be made exactly by the value of U, N ja I, determines yus from expression (10), can be seen from the following statements. (f - D) taking into account the difference Af Wfeb, 9s of ations (3) - {6) is in I,. || Mf .-) t. -VNeWKj, whence & N a, taking into account the fact that AMout, DT Thus, the proposed time of a totally pulsed dividing device differs favorably from the known one, since it has a much more high division accuracy. The error of the result of dividing 5 of the known device with regard to the expression (2) is the error of the result of dividing the proposed device with regard to the expression (tl). From the comparison of the observations, it is clear that the formula of the frequency-pulse dividing device containing a controlled frequency divider , reversible counter, two elements And, a group of pulse-potential elements And, a control unit, and the inputs of the control unit are connected respectively to the input bus of the signal-divider output of the device and the output of The controlled frequency divider, the control input of which is connected to the output of the first element I, the first input of which is connected to the first output of the control unit, the first second of the second element I is connected to the second output of the control unit, and the output to the first input of the reversible counter bus addition and subtraction of which are connected respectively to the third and fourth outputs of the control unit, and the outputs are connected respectively to the first inputs of the pulse-potential elements AND of the first group, the second inputs of which are combined and connected to the fifth output of the control unit, and the outputs are respectively connected to the installation of 9 new inputs of a controlled frequency divider, characterized in that, in order to improve the accuracy of the device, a pulse counter, a second and a third group of impulse-potential elements, are entered into it , the OR element, the register, the second controlled frequency divider and the delay element, the counting input of the pulse counter is connected to the input bus frequency reference frequency, and the reset input of the pulse counter is connected to the output of the delay element whose input is Yuchen to the input bus signal - dividend and the register entry input, the outputs n the lower bits of the pulse counter are connected respectively to the first inputs of pulsed potential elements AND the second group, the second inputs of which are connected respectively to the input buses of a constant multiplier N, the outputs of pulse potential elements And the second group is respectively connected to the inputs of the OR element, the output of which is connected to the control input of the second controlled frequency divider, the outputs of the senior bits of the pulse counter corresponding to connected to the information inputs of the register, the outputs of which are co-OptBTcBeHHo connected to the first inputs of the pulse-potential elements AND of the Third group, the second inputs of which are combined and connected to the output of the second controlled frequency divider and the second inputs of the first and second elements: And, and the outputs are respectively connected the installation inputs of the second controlled frequency divider. .. Sources of information taken into account in the examination 1. The author's certificate of the USSR № 62Ш8, cl. G On. F 7/52, 1978. 2.Карпов Р.Г. Техника частотноимпульсного моделировани . М., Маши ноет роение, 19б9 (прототип).2.Karpov R.G. Frequency pulse simulation technique. M., Masha whine swarming, 19b9 (prototype). t t
SU802908480A 1980-04-10 1980-04-10 Pulse-frequency dividing device SU898429A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802908480A SU898429A1 (en) 1980-04-10 1980-04-10 Pulse-frequency dividing device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802908480A SU898429A1 (en) 1980-04-10 1980-04-10 Pulse-frequency dividing device

Publications (1)

Publication Number Publication Date
SU898429A1 true SU898429A1 (en) 1982-01-15

Family

ID=20889062

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802908480A SU898429A1 (en) 1980-04-10 1980-04-10 Pulse-frequency dividing device

Country Status (1)

Country Link
SU (1) SU898429A1 (en)

Similar Documents

Publication Publication Date Title
SU898429A1 (en) Pulse-frequency dividing device
SU489113A1 (en) Device for calculating log numbers of numbers represented by single codes
SU600727A1 (en) Signal frequency- to-digital code converter
SU922740A1 (en) Pulse-frequency multiplying-dividing device
SU396689A1 (en) DEVICE FOR FISSION
SU1043703A1 (en) Shaft angular position-to-code converter
SU1430946A1 (en) Digital generator of periodic functions
SU935956A1 (en) Periodic pulse frequency multiplier
SU549806A1 (en) Functional converter
SU512468A1 (en) Dividing device
SU428548A1 (en) FREQUENCY CONVERTER CODE
SU924667A2 (en) Digital dynamic servo system
SU840902A1 (en) Computer
SU911525A1 (en) Frequency dividing device
SU849468A1 (en) Scaling device
SU819970A1 (en) Multiinput pulse counter
SU746546A1 (en) Digital averaging device
SU855652A1 (en) Device for comparing numbers
SU1261108A1 (en) Pulse repetition frequency divider with variable countdown
SU630628A1 (en) Multiplier
SU905871A1 (en) Digital decimal meter of pulse mean frequency
SU491967A1 (en) Device for displaying circles
SU448578A1 (en) Pulse generator with a linearly varying frequency
SU590735A1 (en) Multiplication arrangement
SU982002A1 (en) Multiplicating-dividing device