SU898416A1 - Преобразователь двоично-дес тичного кода в код семисегментного индикатора - Google Patents
Преобразователь двоично-дес тичного кода в код семисегментного индикатора Download PDFInfo
- Publication number
- SU898416A1 SU898416A1 SU802903147A SU2903147A SU898416A1 SU 898416 A1 SU898416 A1 SU 898416A1 SU 802903147 A SU802903147 A SU 802903147A SU 2903147 A SU2903147 A SU 2903147A SU 898416 A1 SU898416 A1 SU 898416A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- ternary
- converter
- subtraction
- ternary element
- Prior art date
Links
Landscapes
- Compression, Expansion, Code Conversion, And Decoders (AREA)
Description
I
Изобретение относитс -к автоматике и вычислительной .технике, может быть использовано при построении выходных преобразователей двоичного кода числа в код дл отсветки дес тичной цифры на индикаторном элементе, имеющем семь сегментов.
Известно устройство дл цифровой индикации, содержащее тиристорные ключи, автотрансформатор, накопительный элемент и индикаторные элементы СП.
Недостаток известного устройства состоит в сложности преобразовател и низкой надежности, св занной.с тем, что содержит аналоговые элементы.
Наиболее близким решением по технической сущности и схемному построению вл етс преобразователь двоичнодес тичного кода в код семисегментного индикатора, содержащий троичные логические элементы, причем вход первого разр да преобразовател соединен с первым входом сложени Первого и
второго троичных элементов и с входом сложени третьего троичного элемента , вход второго разр да преобразовател соединен с первыми входами сложени четвёртого и п того троичных элементов, вход третьего разр де преобразовател соединен с входами вычитани второго и четвертого троичных элементов и первым входом вычитани первого троичного элемента, вход четвертого разр да преобразовател соединен с входами вычитани третьего и п того троичных элементов, ыход третьего троичногб элемента соединен с первым оходом вычитани шестого троичного элемента, выход четвертого троичного элемента соединен со входом сложени седьмого троичного элемента 2,
Недостаток тйкого преобразовател
X состоит в его сложности, так как он содержит 18 троичных элементов.
Цель изобретени - упрощение преобразовател . Поставленна цель достигаетс тем что в преобразователе двоично-дес тичного кода в код семисегментного и дикатора, содержащем троичные логиче кие элементы, причем вход первого разр да преобразовател соединен с первым входом сложени первого и вто рого троичных элементов и с входом сложени третьего троичного элемента , вход второго разр да преобразовател соединен с первыми входами сл жени четвертого и п того троичных элементов, вход третьего разр да преобразовател соединен с входами вычитани второго и четвертого троичных элементов и первым входом вычи тани первого троичного элемента, вход четвертого разр да преобразовател соединен с входами вычитани третьего и п того троичных элементов выход третьего троичного элемента со динен с первым входом вычитани шестого троичного элемента, выход четве того троичного элемента соединен с входом сложени седьмого троичного элемента, вход первого разр да преобразовател соединен с первым входом сложени четвертого троичного эл мента и входом сложени восьмого тро ичного элемента, вход второго разр да преобразовател соединен со вторыми входами сложени первого и второго троичных элементов и входом вычитани восьмого троичного элемента, вход третьего разр да преобразовател соединен с вторым входом сложени п того троичного элемента, вход четвертого разр да преобразовател соединен с вторым входом вычитани первого троичного элемента, выход которого соединен с входом вымитани дев того троичного элемента, с входом сложени дес того троичного элемента и первым и вторым входами вычитани седьмого троичного элемента, выход второго троичного элемента соединен с входом вычитани одиннадцатого троичного элемента, первым .входом вычитани двенадцатого троичного элемента и вторым входом вычитани шестого троичного элемента, выход третьего троичного элемента соединен со вторым входом вычитани двенадцатого троичного элемента, выход четвертого троичного элемента соединен со входами сложени шестого и дев того троичных элементов и первым входом вычитани дес того троичного элемента, выход п того троичного элемента соединен с вторым входом вычитани дес того троичного элемента и первым и вторым входами вычитани тринадцатого троичного элемента, выход сложени которого соединен с выходом восьмого троичного элемента, выходы шестого, седьмого, дев того, дес того, одиннадцатого, двенадцатого и тринадцатого троичных элементов вл ютс выходами преобразовател . Преобразователь выполнен на тринадцати элементах, каждый из которых выполн ет троичные операции, описываемые в табл. 1. Т а б л и ц а 1
Вход
1
1
t1
О i1
t1
О
О
1 ±1
t1
1 k
1 1
tl Указанные операции образуют функционально полную систему логических функций и могут быть реализованы на основе троичных элементов (например , на ферритовых логических элементах ) . На фиг, 1 представлена схема двух ступенчатого преобразовател двоично дес тичного кода в код семисегментно го индикатора; на фиг. 2 - временна диаграмма его работы. Преобразователь содержит первую ступень преобразовател - элементы 1-5 и 8, вторую ступень - элементы 6, 7 и 9-13.
Продолжение табл. 1
Условное обозначение
Выход элемента
+ 1 +1 -1 -1 О На входы X,-Хц преобразовател подаютс кодовые комбинации в двоичной . форме (по входу Х с весом 2, по входу Xj-2 , по входу Xj-2 , по входу ), при этом на выходах F -F прйобразовател по вл ютс кодовые комбинации , одноэнамно соответствующие входной комбинации сигналов. При подаче двоичного кода на входы Х4-Хц преобразовател 1 представл етс сигналом положительной пол рности, а О сигналом отрицательной пол рности. На выходах F по вл ютс положительные сигналь в соответствии с табл. 2. - Т а б л и ц а 2
78
Если выходы F, -Fy подсоединить через усилители к сегментам (1с-7с) индикаторного элемента (например,люминофора ) один к одному, то на индикаторном элементе визуально можно наблюдать дес тичную цифру, соответствующую двоичной на входе преобразовател .
Система тактового питани схемы преобразовател трехфазна , при этом входна кодова комбинаци сигналов на входы Х -X,, поступает через три фазы (один такт) передачи информации по элементам схемы (фиг. 2).
Тактовым импульсом второйх фазы . считываетс информаци с элементов 1-5 и 8, а третьей фазы - с элементов 6, 7 и 9-13. Импульсы поступают на входы элементов 1-5 и 8 во врем тактового импульса первой фазы.
Второй вход тактового питани (фаза 2 ) соединен с первыми входами элементов 6, 7 и 9-13 (в графическом изображении элемента,- Т). Это означает , что на эти входы во врем тактового импульса второй фазы каждого такта подаютс сигналы, т.е. при отсутствии информации на входах элементы 6, 7 и $-13 вл ютс генераторами (Сигналов положительной пол рмости .
Функционирование преобразовател в соответствии с выходной комбинацией ( ОООО) осуществл етс следующим образо (« (фиг. 2) .
Тактовым импульсом первой фазы первого такта согласно логике работы элемента, записанной в табл. 1, отрицательный сигнал со входа Х преобразовате передаетс на вход элеменtoB 1 и , со входа Xj - на вход элементов 1 и 2, со входа Xj- на вход, элемента 2, со входа Хц - на вход элеМента 5- Импульсом второй фазы положительный сигнал с элемента 1 передаетс на вход элемента 9 и на вход элемента 7 с элемента 4 - на вход элементов 7 и 9. отрицательный сигнал с элемента 5 на вход элемента 13, при этом передаетс сигнал на вход 1 элементов 6, 7 и 9-13 импульсом третьей фазы положительные сигналы с элементов 6, 7 по вл ютс на выходах преобразовател , образу выходную комбинацию (0111111), соответствующую входной комбинации (ОООО)
Аналогично происходит преобразование других входных комбинаций.
16
Claims (2)
- Формула изобретениПреобразователь двои мне-дес тичного кода в код семисегментного индикатора , содержащий троичные элементы, причем вход первого разр да преобразовател соединен с первым входом сложени первого и второго троичных элементов и с входом сложени третьего троичного элемента, вход второго разр да преобразовател соединен с первыми входами сложени четвертого и п того троичных элементов, вход третьего разр да преобразовател соединен с входами вычитани второго и четвертого троичных элементов и первым входом вычитани первого троичного элемента, вход четвертого разр да преобразовател соединен с входами вычитани третьего и п того троичных элементов, выход третьего троичного элемента соединен с первым входом вычитани шестого троичного элемента, выход четвертого троичного элемента соединен с входом сложени седьмого троичного элемента, о тличающийс тем, что, с целью упрощени преобразовател , вход первого разр да преобразовател соединен , с вторым входом сложени четвертого троичного элемента и входом сложени восьмого троичного, элемента , вход второго разр да преобразовател соединен со вторыми входами сложени первого и второго троичных элементов и входом вычитани восьмрго троичного элемента,, вход третьего разр да преобразовател соединен с вторым входом сложени п того троичного элемента, вход четвертого разр да преобразовател соединен.с вторым -ВХОДОМ вычитани первого троичного элемента, выход которого соединен с входом вычитани дев того троичного элемента, с входом сложени дес того троичного элемента и первым и вторым входами вычитани седьмого троичного элемента, выход второго троичного элемента соединен с входом вычитан одиннадцатого троичного элемента, первым входом вычитани двенадцатого троичного элемента и вторым входом вычитани шестого троичного элемента, выход третьего троичного элемента соединен со Вторым входом вычитани двенадцатого троичного элемента, выход четвертого троичного элемента соединен со входами сложени шестого и дев того троичных элементов и первым входом вы989 читани дес того троичного элемента, выход п того троичного элемента соединен с вторым входом вычитани дес того , троичного элемента и первым и вторым входами вычитани тринадцатого троичного элемента, выход сложени которого соединен с выходом восьмого троичного элемента, выходы шестого, седьмого, дев Гтого, дес того, одиннад цатого, двенадцатого и тринадцатого 6 . троичных элементов вл ютс выходами преобразовател . Источники информацииi прин тые во внимание прк экспертизе 1.Авторское свидетельство СССР № 52058t, кл. G Об F 5/18, 1976.
- 2.Авторское свидетельство СССР по за вке f 2589678/18-2, . кл. G Об F 5/00, 1976 (прототип)5с ргФиг./Тс
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802903147A SU898416A1 (ru) | 1980-04-01 | 1980-04-01 | Преобразователь двоично-дес тичного кода в код семисегментного индикатора |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802903147A SU898416A1 (ru) | 1980-04-01 | 1980-04-01 | Преобразователь двоично-дес тичного кода в код семисегментного индикатора |
Publications (1)
Publication Number | Publication Date |
---|---|
SU898416A1 true SU898416A1 (ru) | 1982-01-15 |
Family
ID=20886714
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU802903147A SU898416A1 (ru) | 1980-04-01 | 1980-04-01 | Преобразователь двоично-дес тичного кода в код семисегментного индикатора |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU898416A1 (ru) |
-
1980
- 1980-04-01 SU SU802903147A patent/SU898416A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1040614A (en) | Improvements in or relating to code translation systems | |
GB1101969A (en) | Bipolar analog to digital converter | |
SU898416A1 (ru) | Преобразователь двоично-дес тичного кода в код семисегментного индикатора | |
GB1140760A (en) | Logic circuit producing an analog signal corresponding to an additive combination ofdigital signals | |
SU851393A1 (ru) | Преобразователь троично-дес тичногоКОдА B КОд СЕМиСЕгМЕНТНОгО иНдиКАТОРА | |
SU1092488A1 (ru) | Преобразователь троично-дес тичного кода в код семисегментного индикатора | |
SU1107117A1 (ru) | Преобразователь троично-дес тичного кода в код восьмисегментного индикатора | |
SU1120317A1 (ru) | Число-импульсный функциональный преобразователь | |
SU630627A1 (ru) | Преобразователь двоичных дес тиразр дных чисел в двоично-дес тичные | |
SU1451865A1 (ru) | Преобразователь код-напр жение | |
SU572781A1 (ru) | Преобразователь двоично-дес тичных чисел в двоичные | |
SU1285602A1 (ru) | Устройство формировани блочного балансного троичного кода | |
SU758510A1 (ru) | Аналого-цифровой преобразователь | |
SU809154A1 (ru) | Преобразователь полиадического кодаВ КОд СиСТЕМы ОСТАТОчНыХ КлАССОВ | |
SU661773A1 (ru) | Устройство дл преобразовани кодов в частоту | |
SU432487A1 (ru) | Преобразователь двоично-десятичного кода в унитарный код | |
KR950002302B1 (ko) | 디지탈-아날로그 변환기 | |
SU577671A1 (ru) | Преобразователь напр жени в код | |
SU900293A1 (ru) | Множительное устройство | |
SU702527A1 (ru) | Счетчик | |
SU690475A1 (ru) | Преобразователь двоичного кода в двоично-дес тичный код градусов и минут | |
SU394802A1 (ru) | Вычитающее устройство | |
SU706844A1 (ru) | Преобразователь двоичного кода в двоично-дес тично-шестидес тиричный код | |
SU851782A1 (ru) | Реверсивный счетчик импульсов | |
SU1201852A1 (ru) | Элемент с управл емой проводимостью |