SU851393A1 - Преобразователь троично-дес тичногоКОдА B КОд СЕМиСЕгМЕНТНОгО иНдиКАТОРА - Google Patents

Преобразователь троично-дес тичногоКОдА B КОд СЕМиСЕгМЕНТНОгО иНдиКАТОРА Download PDF

Info

Publication number
SU851393A1
SU851393A1 SU792845720A SU2845720A SU851393A1 SU 851393 A1 SU851393 A1 SU 851393A1 SU 792845720 A SU792845720 A SU 792845720A SU 2845720 A SU2845720 A SU 2845720A SU 851393 A1 SU851393 A1 SU 851393A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
ternary
output
subtraction
elements
Prior art date
Application number
SU792845720A
Other languages
English (en)
Inventor
Фазыл Феритович Мингалеев
Николай Трофимович Пластун
Николай Григорьевич Манько
Original Assignee
Предприятие П/Я В-2969
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2969 filed Critical Предприятие П/Я В-2969
Priority to SU792845720A priority Critical patent/SU851393A1/ru
Application granted granted Critical
Publication of SU851393A1 publication Critical patent/SU851393A1/ru

Links

Landscapes

  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Description

Изобретение относитс  к автоматаке и вычислительной технике и может быть использовано при построении выходных преобразователей дл  индикации чисел, зещанных в троичном коде. Известен преобразователь двоичного кода в код семисегментного индика тора, содержащий тринадцать логических элементов . Недостаток этого преобразовател  состоит в невозможности преобразовани  троичных кодов. Наиболее близким к предлагаемому по технической сущности и схемному построению  вл етс  преобразователь троично-дес тичного кода в код семисегментного индикатора, содержащий троичные элементы, причем вход первого разр да преобразовател  соединен со входами сложени  первого и второго троичных элементов и входом сложени  Третьего троичного элемента , вход второго разр да преобразовател  соединен со входом сложени  четвертого троичного элемента, а вхо третьего разр да преобразовател  соединен со входом вычитани  третьего троичного элемента, выход первого троичного элемента соединен со входом сложени  п того и первым входом сложени  шестого троичных элементов, вйход третьего троичного элемента соединен со вторым входом сложени  шестого троичного элемента, выход второго троичного элемента соединен со входом сложени  седьмого троичного элемента, выход п того троичного элемента соединен со входом вычитани  восьмого троичного элемента, а выход четвертого троичного элемента соединен с первым входом сложени  дев того троичного элемента, выход шестого троичного элемента соединен с первым входом вычитани  дес того троичного элемента, а выход седьмого троичного элемента соединен с первым входом вычитани  одиннадцатого троичного элемента 121. Недостатком этого преобразовател   вл етс  относительно большое количество аппаратуры. Цель изобретени  - упрощение преобразовател . Поставленна  цель достигаетс  тем, что в преобразователе троично-дес тичного кода в код семисегментного индикатораj содержащем троичные элементы , причем вход первого разр да преобразовател  соединен со входаьт сложени  первого и второго троичных
элементов и входом сложени  третьего троичного элемента, вход второго разр да преобразовател  соединен со входом сложени  четвертого троичногс элемента, а вход третьего разр да преобразовател  св зан со входом вычитани  третьего троичного элемента, выход первого троичного элемента соединен со входом сложени  п того и первым входом сложени  шестого троичных элементов, выход третьего троичного элемента св зан с вторым входом сложени  шестого троичного элемента , выход второго троичного элемента соединен со входом сложени  седьмого троичного элемента, выход п того троичного элемента св зан со входом вычитани  восьмого троичного элемента, а выход четвертого троичного элемента - с первым входом сложени  дев того троичного элемента, выход шестого троичного элемента соединен с первым входом вычитани  дес того троичного элемента, а выход седьмого троичного элемента - с первым входрм вычитани  одиннадцатого троичного элемента, вход второго разр да преобразовател  св зан со входами зычитани  первого и второго троичных элементов, а вход третьего разр да преобразовател  - со входом вычитани  четвертого троичного элемента , выход первого троичного элемента соединен со входом вычитани  п того и первым входом вычитани  шестого тричных элементов, выход третьего троичного элемента св зан со входом сложени  дес того и со входом вычитани  двенадцатого троичных элементов , выход второго троичного элемента соединен со входами вычитани  седьмого и дев того троичных элементов и вторым входом вычитани  шестого f троичного элемента, а выход четвертого троичного элемента - со вторым входом сложени  дев того троичного элемента, выход п того троичного элемента св зан со входом вычитани  тринадцатого и первым входом вычитани  четырнадцатого троичных элементов , выход шестого троичного элемента соединен со вторым входом вычитани , дес того троичного элемента, а выход седьмого троичного элемента
5 со вторыми входами вычитани  одиннадцатого и четырнадцатого троичных элементов, .выходы восьмого, дев того, дес того, одиннадцатого, двенадцатого , тринадцатого и четырнадцатого
0 троичных элементов  вл ютс  выходами преобр аз ов ател  .
На фиг. 1 дана блок-схема трехступенчатого преобразовател  Троичнодес тичного кода в код семисегментно5 го индикатора; на фиг. 2 - нумераци  сегментов индикаторного элемента.
Перва  ступень преобразовани  троичные элементы 1-4, втора  ступень троичные элементы 5-7, треть  ступень - троичные элементы 8-14. Входы имеют веса соответственно 3, 3 и 31
Преобразователь выполнен на элементах , каждый из которых выполн ет троичные операции в соответствии с
5 табл. 1.
Таблица 1
о о
о
+1 о о
+1 о о
+1
+1
+1 +1
о +1
о
+1
+1
о о о +1 -1 -1
1 о о +1
о
вх. 1 + (т) -1
1 о вх. 2 (-)
о
,+) BUX,
вх. 3 {+)
На входы преобразовател  подаютс  кодовые комбинации в троич-. ной форме (по входу Х с естественным весом 3, по входу Х - 3 , по входу X,j - 3) , при этом на выходах F + f-f преобразовател  (положительные сигнсшы на выходах элементов 814 ) по вл ютс  кодовые комбинации, однозначно соответствующие входной
Если выходы F -Fy (положительные сигналы) подсоединить через усилители к сегментам (1с-7с-; индикаторного элемента (например, люминофора) один к одному, то на индикаторном элементе визуально можно наблюдать дес тичную цифру, соответствующую троичной на входе преобразовател .
Система тактового питани  схемы преобразовател  - трехфазна ; при этом входна  кодова  комбинаци  сигналов на входы элементов 1-4 поступает через три фазы (один такт) передачи информации по элементам устройства .
Тактовым импульсом первой фазы считываетс  информаци  с элементов 8-14, второй фазы - с элементов 1-4, а третьей фазы - с элементов 5-7. Импульсы поступают на входы элементов 1-4 во врем  тактового импульса первой фазы.
Третий вход тактового питани  (фаза 3) соединен с первыми входами элементов 8, 10-14.
Это означает, что на эти входы во врем  тактового импульса третьей фазы каждого такта подаютс  сигналы, т. е. при отсутствии информации на входах Х -Х, эти элементы  вл ютс  генераторами сигнашов положительной пол рности. При этом импульсом первой фазы второго такта положительные сигналы с элементов 8-14 выход т из преобразовател , образу  выходную
комбинации сигналов. При подаче ТРОИЧНО.ГО кода на входы X, -Xj преобразовател  представл етс  сигналом положительнбй пол рности, 1 сигналом отрицательной пол рности, а О - отсутствием сигналов.
На выходах -F по вл ютс  положительные сигналы в соответствии с табл. 2.
Таблица 2
комбинацию (0111111), соответствующую входной комбинации (000).
Функционирование преобразовател 
5 в соответствии со входной комбинацией (001) осуществл етс  следующим образом.
Тактовым импульсом первой фазы второго такта согласно логике работы элемента, записанной в табл. 1 поло0 жительный сигнал со входа преобразовател  передаетс  на вход элементов 1 и 2, импульсом второй фазы, положительный сигнал с элемента 1 передаетс  на первый вход элемента 5
5 и на второй вход элемента 6, а с элемента 2 - на входы элементов 7 и 9, импульсом третьей фазы положительный сигнал с элемента -5 передаетс  на вход элемента 8 и на вход элемента
0 14, с элемента б - на вход элемента 10, ас элe teнтa 7 - на вход элемента 14 и на вход элемента 11, при этом передаетс  сигнал на вход элементов 8, 10-14.
5
Импульсом первой фазы третьего такта положительные сигналы с элементов 8-14 выход т из преобразовател , образу  выходную комбинацию (0000110), соответствующую входной комбинации (001).
0
Аналогично, в соответствии с фиг. 1 . 2, происход т преобразовани  последующих входных комбинаций.

Claims (2)

  1. Использование предлагаемого преобразовател  троично-дес тичного кода в код семисегмёнтного индикатора обеспечивает по сравнению с известными упрощение преобразовател  (сокрёицено четыре элемента). Формула изобретени  Преобразователь трончно-дес тичного кода в код семисегмёнтного индикатора , содержащий троичные элементы , причем вход первого разр да преобразовател  соединен со входгиии сложени  первого и второго троичных элементов и входом сложени  третьего троичного элемента, вход второго разр да преобразовател  соединен со входом сложени  четвертого троичного элолента, а вход третьего раз р да соединен со входом вычитани  третьего троичного элемента, выход первого троичного элемента соединен со входом сложени  п того и первым входом сложени  шестого троичных эле ментов, выход третьего троичного эле мента соединен со вторым входом сложени  шестого троичного элемента, выход второго троичного элемента соединен со входом сложени  седьмого троичного элемента, выход п того тро ичного элемента соединен со входом вычитани  восьмого троичного элемента , а выход четвертого троичного эле мента соединен с первым входом сложени  дев того троичного элемента, выход шестого троичного элемента соединен с первым входом вычитани  дес того троичного элемента, а выход седьмого троичного элемента соединен с первым входом вычитани  одиннгщца того троичного элемента, отличающийс  тем, что, с целью .упрощени  преобразовател , вход второго разр да преобразовател  соединен со входами вычитани  первого и второго троичных элементов, а вход третьего разр да преобразовател  соединен со входом вычитани  четвертого троичного элемента, выход первого троичного элемента соединен со входом вычитани  п того и первым входом вычитани  шестого троичных элементов, выход третьего троичного элемента соединен со входом сложени  дес того и со входом вычитани  двенадцатого троичных элементов, выход второго ;гроичного элемента соединен со входами вычитани  седьмого и дев того троичных элементов и вторым входом вычитани  шестого троичного элемента, а выход четвертого троичного элемента соединен со вторым входом сложени  дев того троичного элемента, выход п того троичного элемента соединен со входом вычитани  тринадцатого и первым входом вычитани  четырнадцатого троичных элементов, выход шестого троичного элемента соединен со вторым входом вычитани  дес того троичного элемента, а выход седьмого троичного элемента соединен со вторыми входами вычитани  одиннадцатого и четырнадцатого троичных элементов, выхода восьмого, дев того, дес того, одиннадцатого, двенадцатого, тринадцатого и четырнадцатого троичных элементов  вл ютс  выходами преобразовател . Источники информации., прин тые во внимание при экспертизе 1.Авторское свидетельство СССР 645149, кл. G 06 F 5/00, 1976.
  2. 2.Авторское свидетельство СССР по за вке 2589678/18-24, кл. G 06 F 5/00, 1978.
    lO
    3
    „3
    5
    П
    5c
    Ю
SU792845720A 1979-11-26 1979-11-26 Преобразователь троично-дес тичногоКОдА B КОд СЕМиСЕгМЕНТНОгО иНдиКАТОРА SU851393A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792845720A SU851393A1 (ru) 1979-11-26 1979-11-26 Преобразователь троично-дес тичногоКОдА B КОд СЕМиСЕгМЕНТНОгО иНдиКАТОРА

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792845720A SU851393A1 (ru) 1979-11-26 1979-11-26 Преобразователь троично-дес тичногоКОдА B КОд СЕМиСЕгМЕНТНОгО иНдиКАТОРА

Publications (1)

Publication Number Publication Date
SU851393A1 true SU851393A1 (ru) 1981-07-30

Family

ID=20861861

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792845720A SU851393A1 (ru) 1979-11-26 1979-11-26 Преобразователь троично-дес тичногоКОдА B КОд СЕМиСЕгМЕНТНОгО иНдиКАТОРА

Country Status (1)

Country Link
SU (1) SU851393A1 (ru)

Similar Documents

Publication Publication Date Title
JPS55100744A (en) Da converter with correction circuit
GB1517170A (en) Method of producing pseudo-random binary signal sequences
JPS5793726A (en) A/d converter
SU851393A1 (ru) Преобразователь троично-дес тичногоКОдА B КОд СЕМиСЕгМЕНТНОгО иНдиКАТОРА
SU1092488A1 (ru) Преобразователь троично-дес тичного кода в код семисегментного индикатора
SU898416A1 (ru) Преобразователь двоично-дес тичного кода в код семисегментного индикатора
JPS56132023A (en) Pcm and pwm converter
SU1107117A1 (ru) Преобразователь троично-дес тичного кода в код восьмисегментного индикатора
SU985957A1 (ru) Устройство коррел ционного разделени группового сигнала
JPS5573134A (en) Analog/digital converter with check function
IE802198L (en) Monolithic integrated circuit
SU1130857A1 (ru) Преобразователь двоично-дес тичного кода в код восьмисегментного индикатора
RU2110145C1 (ru) Устройство формирования линейно-частотно-модулированного сигнала
SU1181154A1 (ru) Шифратор троичного кода
JPS5798040A (en) Comparator for serial magnitude
SU744545A1 (ru) Преобразователь двоичного кода в двоично-дес тичный код
SU630627A1 (ru) Преобразователь двоичных дес тиразр дных чисел в двоично-дес тичные
SU1120317A1 (ru) Число-импульсный функциональный преобразователь
SU1443122A1 (ru) Цифровой синтезатор частот
JPS5631225A (en) A/d converter
SU936424A1 (ru) Дельта-модул тор
JPS5666977A (en) Picture gradation property conversion device
SU1106015A1 (ru) Дешифратор троичного кода 1,0,1
JPS5530213A (en) Signal converter
SU702517A1 (ru) Дешифратор