SU1106015A1 - Дешифратор троичного кода 1,0,1 - Google Patents

Дешифратор троичного кода 1,0,1 Download PDF

Info

Publication number
SU1106015A1
SU1106015A1 SU833566283A SU3566283A SU1106015A1 SU 1106015 A1 SU1106015 A1 SU 1106015A1 SU 833566283 A SU833566283 A SU 833566283A SU 3566283 A SU3566283 A SU 3566283A SU 1106015 A1 SU1106015 A1 SU 1106015A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
ternary
logic elements
folding
input
Prior art date
Application number
SU833566283A
Other languages
English (en)
Inventor
Сергей Иванович Шароватов
Валерий Степанович Кочнев
Георгий Иванович Стеценко
Original Assignee
Предприятие П/Я В-2969
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2969 filed Critical Предприятие П/Я В-2969
Priority to SU833566283A priority Critical patent/SU1106015A1/ru
Application granted granted Critical
Publication of SU1106015A1 publication Critical patent/SU1106015A1/ru

Links

Landscapes

  • Dc Digital Transmission (AREA)

Abstract

ДЕШИФРАТОР ТРОИЧНОТО КОДА 1, О, Т, содержащий восемь троичных логических элементов, первые складывающие входы первого и второго и первые вычитающие входы третьего и четвертого троичных логических .элементов соединены с первой входной шиной, а первые вычитающие входы первого и второго и первые складывающие входы третьего и четвертого троичных логических элементов соединены со второй входной шиной, отличающийс  тем, что, с целью повьшени  быстродействи , перва  входна  шина соединена со вторыми вычитающими входами третьего и четвертого и первыми складывающими входами п того, шестого, седьмого и восьмого троичных логических элементов , втора  входна  шина соединена со вторыми вычитающими входами первого и второго и вторьп т складывающими входами п того, шестого, i седьмого и восьмого троичных логических элементов, а первые вычитаю (Л щие входы п того, шестого, седьмого и восьмого троичньпс логических элементов соединены с тактовой шиной.

Description

Од
о сд Изобретение относитс  к импульсной технике и может быть использова но при построении устройств переработки дискретной информации. Известен дешифратор троичного кода 1, О, fa двоичный код, содержащий тричные элементы и производ щий преобразование входной информации  а две фазы тактового питани  i . Недостатком дешифратора  вл етс  его низкое быстродействие. Наиболее близким к предлагаемому  вл етс  дешифратор троичного кода О, Т содержащий восемь троичных ло гических элементов, первые складывающие входы первого и второго и первые вычитающие входы третьего и четвертого троичных логических -эл ментов соединены с первой входной шиной, а первые вычитающие входы пе вого и второго и первые складывающи входы третьего и четвертого троичны логических элементов соединены со второй входной шиной 2. Однако этот дешифратор троичного кода также характеризуетс  низким быстродействием, так как преобразов ние кода происходит за две фазы так тового питани . Цель изобретени  - повьшение быст родействи . Поставленна -цель достигаетс  тем что в дешифраторе троичного кода 1, О, Т, содержащем восемь троичных логических элементов, первые складывающие входы первого и второго и пер вые вычитающие входы третьего и четвертого троичных логических элементо соединены с первой входной шиной, а первые вычитающие входы первого и второго и первые складывающие входы третьего и четвертого троичных логических элементов соединены со второй входной щиной, перва  входна  шина соединена со вторыми вычитающими входами третьего и четвертого и первыми складывающими входами п того шестого, седьмого и восьмого троичных логических элементов, втора  входна  шина соединена со вторыми вычитающими входами первого и второго и вторыми складывающими входами п того, шестого, седьмого и восьмого троичных логических элементов, а пер вые вычитающие входы п того, шестого седьмого и восьмого троичных логических элементов соединены с тактовой шиной. 15 На фиг. 1 и 2 изображены соответственно блок-схема дешифратора и врем -импульсна  диаграмма его работы с условными обозначени ми. Дешифратор троичного кода 1,0, 1 состоит из восьми троичных логических элементов, каждый из которых выполн ет троичные операции, описываемые в табл. 1 . Указанные операции образуют функционально полную систему логических функций и могут быть реализованы на основе ферритовых логических элеминтов . Дешифратор троичного кода 1,0,Т содержит троичные логические элементы 1-8, первую 9, вторую 10 входные и тактовую 11 шины и выходные шины 12-19. Перва  входна  шина 9 соединена с первыми складывающими входами троичных логических элементов 1,2,5,6,7 и 8 и первыми и вторыми вычитающими входами троичных логических элементов 3 и 4. Втора  входна  шина 10 соединена с первыми и вторыми вычитающими входами троичных логических элементов 1 и 2, первыми складывающими ходами троичных логических элементов 3 и 4 и вторыми складывающими входами троичных логических элементов 5,6,7 и 8. Тактова  щина 11 соединена с первыми вычитающими входами троичных логических элементов 5-8, Входы троичных логических элементов 1 - 8 соединены соответственно с выходными шинами 12 - 19. На фиг. 2 обозначено: 20 - 22 врем -импульсные диаграммы соответственно первой, второй, третьей фаз тактового питани ; 23 и 24 - врем импульсные диаграммы соответственно сигналов на шинах 9и10; 25-32 врем -импульсные диаграммы сигналов соответственно на выходах троичных логических элементов 1-8. Дешифратор работает следующим образом. На входные шины 9 и 10 подаютс  кодовые комбинации в троичной форме (по шине 9 с естественным весом 3°, по шине 10 - З ) , при этом на одной из выходных шин 12-19 (на выходах ТРОИЧНЫХ логических элементов 1-8). по вл етс  сигнал положительной по рности , олнозначно соответствующий входной комбинации сигналов. При подаче троичного кода на входные шины 9 и 10 1 представл етс  сигналом положительной пол рности, сигналом отрицательной пол рности , а О - отсутствием сигнала Система тактового питани  схемы дешифратора трехфазна ; при этом входна  кодова  комбинаци  сигналов на входные шины 9 и 10 поступает через три фазы (один такт) передачи информации по элементам схемы (фиг. 2 Тактовым импульсом второй фазы считываетс  информаци  с элементов 1-8 Импульсы поступают на шины 9-11 во врем  тактового импульса первой фазы , причем на тактовую шину 11 пост пают импульсы с тактовой частотой и при отсутствии информации на пер .вом и втором складывающем входах элементов 5-8 они  вл ютс  генерато рами отрицательных импульсов. Информаци  в трехзначном коде на входных шинах 9 и 10 преобразуетс  в информацию в двухзначном коде на выходных шинах 12-19 согласно табл причем 1 представл етс  сигналом положительной пол рности, а О сигналом отрицательной пол рности или отсутствием сигнала. Функционирование дешифратора в соответствии со входной комбинацией (01) осуществл етс  следующим образом.
Т а б л и ц а 1 Тактовым импульсом первой фазы . первого такта (см. табл. 1) положительньй сигнал со входной шины 9 подаетс  на первые складывающие .входы элементов 1, 5 и 6 и записываетс  в них +1, а также передаетс  на первые вычитаюпще входы элементов 3 и 4 и записываетс  в них -1, к тому же положительный сигнал с шины 11 передаетс  на первые вычитающие входы элементов 5 - 8 и записываетс  в них -1. Тактовым импульсом второй фазы положительный сигнал с элемента 1 передаетс  на выходную шину 12, образу  сигнал, соответствующий входной комбинации (01). Аналогично, в соответствии с фиг. 1 и 2 и табл. 2, происходит преобразование последующих входных комбинаций. Использование дешифратора троичного кода 1,0, 1 обеспечивает повышение быстродействи  в два раза, так как преобразование входной информации в этом дешифраторе происходит за одну фазу тактового питани , а не за две как в прототипе. Это, позвол ет также использовать данный дешифратор в системах с двухфазным тактовым питанием.
Вход
Вычитакиций
кладывающий 1 1 2
1
О О
о о
о о
О ±1
о
О
±1
О
±1
о о о о о ±1
о
±1 о
11
о
±1
о
±1 о
±1
±1
±1
±1
±1
о
о
о
Условное обозначение
Выход элемента
Склады- Г 1 (-) в ающий (
вход I 2 + (-)выход
2 - (-1)
Вычитающий 1 (-) вход
1
О 1 1 1 Т
о 1
т т о
о 1 1
Продолжение табл. 1
Таблица2
Фиг.1
фиг.2

Claims (1)

  1. ДЕШИФРАТОР ТРОИЧНОГО КОДА 1, 0, 1, содержащий восемь троичных логических элементов, первые складывающие входы первого и второго и первые вычитающие входы третьего и четвертого троичных логических элементов соединены с первой входной шиной, а первые вычитающие входы первого и второго и первые складываю щие входы третьего и четвертого троичных логических элементов соединены со второй входной шиной, отличающийся тем, что, с целью повышения быстродействия, первая входная шина соединена со вто· рыми вычитающими входами третьего и четвертого и первыми складывающими входами пятого, шестого, седьмого и восьмого троичных логических элементов, вторая входная шина соединена со вторыми вычитающими входами первого и второго и вторыми складывающими входами пятого, шестого, седьмого и восьмого троичных логических элементов, а первые вычитающие входы пятого, шестого, седьмого и восьмого троичных логических элементов соединены с тактовой шиной.
SU833566283A 1983-03-10 1983-03-10 Дешифратор троичного кода 1,0,1 SU1106015A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833566283A SU1106015A1 (ru) 1983-03-10 1983-03-10 Дешифратор троичного кода 1,0,1

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833566283A SU1106015A1 (ru) 1983-03-10 1983-03-10 Дешифратор троичного кода 1,0,1

Publications (1)

Publication Number Publication Date
SU1106015A1 true SU1106015A1 (ru) 1984-07-30

Family

ID=21054433

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833566283A SU1106015A1 (ru) 1983-03-10 1983-03-10 Дешифратор троичного кода 1,0,1

Country Status (1)

Country Link
SU (1) SU1106015A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 773615 кл. G 06 F 5/02, 25.10.80. 2. Авторское свидетельство СССР № 748407, кл. G 06 F 5/02, 15.07.80 (прототип). *

Similar Documents

Publication Publication Date Title
ATE93107T1 (de) Verfahren fuer das empfangen und konvertieren von eingangssignalen mit hoher informationsgeschwindigkeit und mit einem seriendatenmuster in ausgangssignale mit einem paralleldatenmuster.
JPS5793726A (en) A/d converter
SU1106015A1 (ru) Дешифратор троичного кода 1,0,1
SU1119167A1 (ru) Дешифратор
SU728123A1 (ru) Дешифратор
SU741261A1 (ru) Преобразователь троичного кода 1,0,1 в двоичный код
SU773615A1 (ru) Преобразователь троичного кода 1,0,1 в двоичный код
SU1443165A1 (ru) Трехзначный элемент дизъюнкции
GB1518006A (en) Frequency-selective signal receiver
SU750479A1 (ru) Шифратор троичного кода 1,0,1
SU1179534A1 (ru) Преобразователь перемещени в код
SU1078619A1 (ru) Устройство дл выполнени функции Вебба на троичных ферритовых элементах
SU1152085A1 (ru) Трехзначный элемент конъюнкции
SU748407A1 (ru) Дешифратор троичного кода 1,0,1
SU702517A1 (ru) Дешифратор
SU1125620A1 (ru) Дешифратор двоичного кода
SU1127096A1 (ru) Устройство дл выполнени функции "Вебба
SU993478A1 (ru) Трехзначный элемент конъюнкции
JPS5798040A (en) Comparator for serial magnitude
SU886283A1 (ru) Преобразователь биимпульсного сигнала в двоичный
SU1132365A1 (ru) Устройство дл выполнени операции "логическа равнозначность" на феррит-ферритовых троичных элементах
SU1140240A1 (ru) Переключатель на ферритовых логических элементах
SU1185637A1 (ru) Устройство дл передачи дискретной информации
SU851782A1 (ru) Реверсивный счетчик импульсов
SU1580581A1 (ru) Система передачи двоичной информации