SU702517A1 - Дешифратор - Google Patents

Дешифратор

Info

Publication number
SU702517A1
SU702517A1 SU772441054A SU2441054A SU702517A1 SU 702517 A1 SU702517 A1 SU 702517A1 SU 772441054 A SU772441054 A SU 772441054A SU 2441054 A SU2441054 A SU 2441054A SU 702517 A1 SU702517 A1 SU 702517A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
elements
logical
logic
output
Prior art date
Application number
SU772441054A
Other languages
English (en)
Inventor
Фазыл Феритович Мингалеев
Николай Трофимович Пластун
Original Assignee
Предприятие П/Я В-2969
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2969 filed Critical Предприятие П/Я В-2969
Priority to SU772441054A priority Critical patent/SU702517A1/ru
Application granted granted Critical
Publication of SU702517A1 publication Critical patent/SU702517A1/ru

Links

Landscapes

  • Logic Circuits (AREA)

Description

(54) ДЕШИФРАТОР
Иэобретение относитс  к области автоматики и вычислительной техники Известны дешифраторыji содержащие троичные логические элементы, в кот рых перва  входна  шина соединена с первым входом первого и с вторым входом.второго логических элементов а втора  вхбдна  шина - с вторым входом первого и с первым входом второго логических элементов 1 . К недостаткам известного стройст за относитс  сложность конструдшзд, .Известен также дешифратор/ содержащий троичные логические эле- менты, в котором перва  входна  шина соединена с первым входом первого и с вторым входом второго логических элементов, а втора  входна  шина подключена к второму входу первого и к первому входу второго логических элементов,- втора  входна  шина соединена ,также с первым входом, а треть входна  шина - с вторым входом третьего логического элемента, выход которого подк,шочен к вторым входс1м четвертого и п того логичесКих элементов, причем перва  входна  шина соединена с первым входом, а четверта  входна  шина - свторым входом шестого логического элемента 2. К недостаткам известного устройства относитс  также сложность конструкции . Целью изобретени   вл етс  упроЬцение дшиифратора. Дл  этого в дешифраторе, содержащем троичные логические элементы, в котором перва  входна  шина соединена с первым входом первого и с BTOtisiM нхххцрм второго логических элементов,; втора  входна  шина подключена к второму входу первого и к .первому входу второго логически элементов , втора  входна  шина соединена также с первым входом, а треть  входна  шина, - с вторым входом третьего логического элемента, выход которого подключен к вторьгм входам четвертого и п того логических элементов, причем перва  входна  ьшна соединена с первым входом, а четверта  входна  шина - с вторым входом шестого логического элемента, выход шестого логического элемента сбёданен с первыми входами седьмого, восьмого, дев того и дес того логических элементов,выход первого логического элемента подключен к первым
входам четвертого, п того и к вторым входам седьмого и восьмого логиг ческих элементов, выход второго логического элемента соединен с вторыми входами дев того и Дес того логических элементов, выход седьмого логического элемента соединен с первыми входами одиннадцатого и две- надцатого логических элементов, выход восьмого логического элемента с первым входом тринадцатого и с вторым входом четырнадцатог о логических элементов, выход четвертого логического элемента подключен к первому входу п тнадцатого и к вторым входам двенадцатого, тринадцатого и шестнадцатого логических элементов, выход п того логического элемента соединен с первым входом четырнадцатого и с вторыми входами одиннадцатого, семнадцатого и восемнадцатого логических элементов, выход дев того логического элемента подключен к первому входу семнадцатого и к второму входу п тнадцатого логических элементов, выход дес тогб логического элемента соединен q.первыми входами шестнадцатого и восемнадцатого ;лoгичecкйk э тементов, причеМ выходы Логических элементов с одиннадцатого по восем |надцатый включительно .образуют выхЪдйые .шины даиифратора.
Структурна  электрическа  схема дешифратйра представлена на чертеже
Устройство содержит следующие элементы: 1, 2,..,, 18 - троичные логические элементы; 19, 20, 21, 22 входные шины; 23, 24,..., 30 - выходные шины. Входна  шина 19 соединена с первым входом и с вторым входом соответственно логических элементов 1 и 2. Входна  шина 20 подключена к второму входу и к первому входу
На входные иины 19, 20, 21, 22 даиифратора подаютс  кодовые комбинации в двоичной форме (по входной. шине 19 с естественным весом 2, по входной шине 20 - 2, по входной шине 21-2,по входной шине 22-2),
соответственно логических элементов
Iи 2. Входна  шина 20 соединена также с первым входом, а входна  шина
21 - с вторым входом логического элемента 3, выход которого подключен ко 5 вторым входам логических элементов 4 и 5. Входна  шина 19 соединена с первым входом, а четверта  входна  шина 22 - с вторым входом логического элемента 6, выход которого соеQ динен с первыми входами логических элементов 7, 8, 9, 10. Выход логи- . .ческого элемента 1 подк.гаочен к первым входам логических элементов 4 и 5 к вторым-входам логических элементов 7 и 8. Выход логического элемента 2 соединен со вторыми входами логических элементов 9 и 10. Выход логического элемента 7 соединен с первыми входами логических элементов
IIи 12. Выход логического элемента 8 соединен с первым входом логического элемента 13 и с вторым входом логического элемента 14. Выхой логического элемента 4 подключен к первому входу и к вторым входам- соответственно логических элементов 15, и 12, 13, 16. Выход логического элемента 5 соединен с первым входом и. с вторйми входами соответственно логических элементов 14 и 11, 17, 18.
0 Выход логического элемента 9 подк™чен к первому входу и к второму входу соответственно логических элементов 17 и 15. Выход логического элемента 10 соединен с- первыми входа5 ми логических элементов 16 и 18. Выхс ы логических элементов с 11 по 18 включительно образуют выходные шины с 23 по 30.
Дешифр ат ор.р аб от ает еледующим
0 образом. Каждый логический элемент 1,2,..,, 18 реализует троичные операции, опи -:ываемые таблицей-.

Claims (2)

  1. при этом на одном из выходов :трбичных логических элементов 11, 12,..., 18 по вл етс  сигнал положительной или отрицательной пол рности , однозначно соответствуюи1ий входной комбинации сигналов. При подаче двоичного кода на входнь е шины 19, 20 дешифратора Ч представ л етс  сигналом положительной пол рности , а О - отсутствием сигнала При подаче двоичного кода на входные шины 21, 22 дешифратора 1 представл етс  сигналом положи.тельной| пол рности, а О - сигналом отрицательной пол рности. Система тактового питани  дешифратора - трехфазна  при этом входна  кодова  комбинаци  сигналов на входные шины 19, .20, 21, 22 логических элементов 1, 2 функционирование дешифратора в соответствии с входной комбинацией (0000 осуществл етс  следующим образом. Тактовым импульсом первой фазы первого такта согласно логике работы логического элемента отрицательный сигнал с входной шины 21 передаетс  на первый вход элементов 1 и 6, ас входной шины 22 - на первый вход логического элемента 3; импульсом второй фазы положительный сигнал с Логического элемента 3 передаетс , на второй вход логического элемент -4 , с логического элемента 6 - на вход логического элементов 7 и 10 а с логического элемента 1 - на втророй вход логического элемента 7 .и на первый вход логического элемента 4; импульсом третьей фазы положительный сигнал с логического элемента 10 передаетс  на первый вход логического элемента 16. Импульсом первой фазы второго такта положительный сигнал с логического элемента 16.подаетс  на выходную шину 29, образу  сигнал, соответствующий коду О . АналогичНО в соответствии с -таблицей пррис 3, S поступает .через три фазы (один такт) передачи информации по элементам схема. Тактовым импудьсом первой. ;фазы считываетс  информаци  с логических элементов 11, 12,..., 18, второй фазы - с ЛогичёЪких элементов 1, 2, 3,6, а.третьей - с логических элементов 4, 5, 1, 8, 9, 10. Импульсы поступают на входные шины 19, 20, 21, 22 логических элементов 1,2,3,6 во врем  тактового импульса первой фазы. Функционирование дешифратора описываетс  таблицей. ходит преобразованиеГпоследующих входных комбинаций. Формула изобретени  ; Дешифратор, содержасций троичные логические элементы, в котором перва  входна  шина соединена с первым входом первого и с вторым входом второго логических элементов, втора  входна  шина подключена к второму входу первого и к первс у входу второго логических элементов, втора  входна  шина соединена также с первым входом, а треть  входна  шина с вторым входом третьего логического элемента, выход которого подключен к вторым входам четвертого и п того логических элементов, причем перва  входна  шина соединена с первым входом , а четверта  входна  шина - с вторым входом шестого логического элемента, отличающийс  тем, что, с целью упрощени , выход естого логического.элемента соединен входами седьмого, восьмого, ев того и дес того логических элементов , выход первого логического элемента подключен к первым входам четвертого, п того, и к вторым входам седьмого и восьмого логических элементов, выход второго логического элемента соединен с вторыми входами дев того и дес того логических элементов , выход седьмого логического йШ ёНга сЬедйнен с первыми входами одиннадцатого и двенадцатого логических элементов, выход восьмого логического элемента - с первым входом тринадцатого и с вторым входом четырнадцатого логических элементов, вйхЪд четйертого логического элемент подключен к первому входу п тнадцато ,го и к вторым входам двенадцатого .тринадцатого и шестнадцатого Логических элементов, выход п того логического элемент а соединен с первыми Входами четырнадцатого и с вторыми
    7
    702 517входами одиннадцатого,семнадцатого и восемнадцатого логических элементов , выход дев того логического элемента подключен к первому входу семнадцатого и к второму входу п тнадцатого логических элементов, выход дес того логического элемента соединен с первыг-т входами шестнадцатого и восемнадцатого логических элементов , причем выходы логических Q элементов с одиннадцатого По восемнадцатый включительно образуют выходные шины дешифратора.
    Источники информации, прин тые во .внимание при экспертизе
    .1. Авторское свидетельство СССР №483785, КЛ. Н 03 К 13/247, 05.09.75..
  2. 2. Кузнецов В.Ф. ii др. Ферритовые логические элементы, М., Энерги , 71975, с.89-91, рис.3-35.;
    11
SU772441054A 1977-01-05 1977-01-05 Дешифратор SU702517A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772441054A SU702517A1 (ru) 1977-01-05 1977-01-05 Дешифратор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772441054A SU702517A1 (ru) 1977-01-05 1977-01-05 Дешифратор

Publications (1)

Publication Number Publication Date
SU702517A1 true SU702517A1 (ru) 1979-12-05

Family

ID=20691001

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772441054A SU702517A1 (ru) 1977-01-05 1977-01-05 Дешифратор

Country Status (1)

Country Link
SU (1) SU702517A1 (ru)

Similar Documents

Publication Publication Date Title
SU702517A1 (ru) Дешифратор
SU741261A1 (ru) Преобразователь троичного кода 1,0,1 в двоичный код
SU728123A1 (ru) Дешифратор
SU750479A1 (ru) Шифратор троичного кода 1,0,1
SU612240A1 (ru) Преобразователь целой части двоичного кода в двоично-дес тичный
SU991606A2 (ru) Декодирующее устройство
SU902249A1 (ru) Преобразователь интервала времени в цифровой код
SU1119002A1 (ru) Преобразователь параллельного кода в последовательный
SU1308933A1 (ru) Цифровое фазосдвигающее устройство
SU1125620A1 (ru) Дешифратор двоичного кода
SU1297225A1 (ru) Аналого-цифровой преобразователь
SU680177A1 (ru) Функциональный счетчик
SU777825A1 (ru) Счетчик импульсов
SU1127095A1 (ru) Устройство дл выполнени операции "Шеффера" на феррит-ферритовых троичных элементах
SU1106015A1 (ru) Дешифратор троичного кода 1,0,1
SU1531220A1 (ru) Преобразователь перемещени в код
SU944105A1 (ru) Коммутатор
SU840994A1 (ru) Преобразователь угла поворотаВАлА B КОд
SU1132365A1 (ru) Устройство дл выполнени операции "логическа равнозначность" на феррит-ферритовых троичных элементах
SU1443165A1 (ru) Трехзначный элемент дизъюнкции
SU409269A1 (ru) Преобразователь угол —код12
SU1019655A1 (ru) Устройство дл приема двоичных сигналов
SU696539A1 (ru) Матричный дешифратор дл комбинаторного переключател
SU1361724A1 (ru) Дешифратор
SU1559400A1 (ru) Устройство переключени генераторов тактовых частот