SU1308933A1 - Цифровое фазосдвигающее устройство - Google Patents

Цифровое фазосдвигающее устройство Download PDF

Info

Publication number
SU1308933A1
SU1308933A1 SU864052714A SU4052714A SU1308933A1 SU 1308933 A1 SU1308933 A1 SU 1308933A1 SU 864052714 A SU864052714 A SU 864052714A SU 4052714 A SU4052714 A SU 4052714A SU 1308933 A1 SU1308933 A1 SU 1308933A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
inputs
counter
flip
Prior art date
Application number
SU864052714A
Other languages
English (en)
Inventor
Аскольд Михайлович Агафонников
Николай Леонтьевич Бояринцев
Юрий Валентинович Павлов
Original Assignee
Южное отделение Института океанологии им.П.П.Ширшова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Южное отделение Института океанологии им.П.П.Ширшова filed Critical Южное отделение Института океанологии им.П.П.Ширшова
Priority to SU864052714A priority Critical patent/SU1308933A1/ru
Application granted granted Critical
Publication of SU1308933A1 publication Critical patent/SU1308933A1/ru

Links

Abstract

Изобретение может быть использовано при построении устройств автоподстройки фазы и частоты. Цель изобретени  - упрощение устройства и по- вьшение точности его измерени . Устройство содержит генератор 1 импульсов , счетчик 7, D-триггер 9, элемент ИЛИ 10 и формирователь 11 коротких импульсов. Введение инвертора 2, элементов И-НЕ 3-6 и формировател  12 . коротких импульсов уменьшает дискретность сдвига фаз до половины периода сигнала генератора 1 импульсов . Кроме того, устройство более экономично по выполнению и потреблению электроэнергии. 2 ил. i (Л со о 00 ;О 00 00 I- иг. 1

Description

11308933 .2
Изобретение относитс  к электри-но элементов И-НЕ 6 и 5 при подаче
ческим измерени м и может быть при-управл ющего сигнала на вход -. менено при построении устройств авто- Устройство работает следующим рбподстройки фазы и частоты, например,разом.
в каналах передачи цифровой информа- -j в обычном состо нии на вход счетции , а также в цифровых след щихчика 7 через элемент И-НЕ 3 в зави (компенсационньк) фазометрах..симости от состо ни  триггера 8 и
Цель изобретени  - упрощение уст- элемент И-НЕ 5 проходит импульсна  ройства и повьшение точности путемпоследовательность с выхода генера- уменьшени  дискрета сдвига фаз до по-JOтора 1 (фиг.2,с|) или с выхода инвер- ловины периода сигнала генератора им-тора 2 (фиг.2,5), эти последователь- пульсов .ности сдвинуты друг относительно друНа фиг.1 изображена функциональ-га на половину периода. D-триггер 9
на  схема устройства; на фиг.2 - вре-при этом находитс  в инверсном сосменные диаграммы работы.15то нии, логическа  1 с его пр моУстройство содержит генератор 1го выхода держит элемент И-НЕ 5 в импульсов, выход которого соединен соткрытом состо нии, а логический О входом инвертора 2 и первым входомс его инверсного выхода держит эле- первого элемента И-НЕ 3. Выход ин-мент И-НЕ 6 в запертом состо нии, вертора 2 соединен с первым входом что на выходе последнего, сое- второго элемента И-НЕ 4, выход кото-диненном с С-входом D-триггера 9, рого подключен к первым входам треть-присутствует логическа  1. его и четвертого элементов И-НЕ 5 Пусть в какое-то врем  на вход и 6. Выход третьего элемента И-НЕ 5счетчика 7 проходит пр ма  импульс- соединен с входом счетчика 7. Пр мой.на  последовательность с выхода генера- и инверсный выходы счетного триггератора 1, т.е. элемент И-НЕ 3 открыт, 8 подключены соответственно к вторыма элемент И-НЕ 4 закрыт (фиг.2,8). входам первого и второго элементовПри подаче на вход + управл ющего И-НЕ 3 и 4. Выход первого элементасигнала формирователь 11 в момент И-НЕ 3 соединен с вторыми входами эле- Опрохода фронта первого (после пода- ментов И-НЕ 5 и 6. Инверсньй выходчи сигнала управлени ) импульса пос- D-триггера 9 соединен с третьим вхо-ледовательности на входе счетчика 7 дом четвертого элемента И-НЕ 6, авырабатывает короткий импульс, кото- пр мой выход - с третьим входом треть-рый, пройд  через элемент ИЛИ .10, его элемента И-НЕ 5 и первым входом 35поступает на тактовый вход триггера элемента ИЛИ 10, второй вход которого8 и перебрасывает его. В результате соединен с выходом формировател  11элемент И-НЕ 3 закрываетс , а эле- коротких импульсов, первым входом со-мент И-НЕ 4 открываетс  и на выход единенного с первым входом формирова-проходит инверсна  последователь- тел  12 коротких импульсов и входом Оность.
счетчика 7. Вторые выходы формирова- За врем , пока фронт выходного имтелей II и 12 коротких импульсов сое-пульса элемента И-НЕ 5 проходит элединены соответственно с клеммами уп-менты 11, 10, 8,3 и 4, формируетс 
равн ющих сигналов. Выход элементакороткий импульс - остаток пр мой поИЛИ 10 подключен к счетному входу 5следовательности (фиг.2,6). Таким обсчетного триггера 8. R-вход D-тригге-разом, введен один дополнительный имра 9 соединен с выходом формировател пульс, а выходной сигнал (на выходе
12 коротких импульсов, D-вход - с .счетчика 7) сдвигаетс  по фазе в стоклёммой единичного сигнала, а С-вход -рону опережени  на половину периода
с выходом четвертого элемента И-НЕ6. 50исходной импульсной последовательности . Если управл ющий сигнал подан на
На фиг.2 обозначены а - выходнойвход -, то сформированный формиросигнал генератора 1 импульсов; & -вателем 12 по фронту первого импульвыходной сигнал инвертора 2; Ь - сиг-са на входе счетчика 7 короткий имнал на выходе элемента И-НЕ 5 (вход- пульс, воздейству  на R-вход D-триг-.
ной сигнал счетчика 7) при подаче уп-гера 9., вызывает его возвращение в
равл ющего сигнала на вход г ипр мое состо ние. При этом перепад
о - сигналы на выходе соответствен-н пп жени  на его выходе, пройд  чё 3. 1
рез элемент ИЛИ 10, вызывает переброс триггера 8. Элемент И-НЕ 3 зак- рьюает.с , а элемент И-НЕ А открываетс , и на его выходе в это врем  присутствует логическа  1, посколь ку на выходе инвертора 2 находитс  О.Одновременно логический О с пр - мого выхода D-триггера 9 закрывает эле- .мент И-НЕ 5 и на его выходе уде.рживаетс  логическа  1 (фиг.2,а), а логичес- ка  1 с инверсного выхода D-триггера 9 открывает элемент И-НЕ 6, на выходе которого в это. врем  логический О (фиг.2,), так как на остальных входах элемента И-НЕ 6 также на- ход тс  логические 1. Через полпериода на выходе инвертора 2 по вл етс  логическа  1 (фиг.2,5), на выходе элемента И-НЕ 4 - логический О, а на выходе элемента И-НЕ 6 - логическа  1 (фиг.2,.). Возникающий при этом перепад напр жени , воз дейсту  на С-вход .D-триггера 9, вызывает его переброс, отчего элемент |И-НЕ 5 открываетс , а элемент И-НЕ 6 закрываетс , на вход счетчика 7 проходит инверсна  последовательность генератора 1 без одного импульса (фиг.2,а), так что выходной сигнал счетчика 7 оказываетс  задержанным по фазе на полпериода исходной импульсной последовательности.
Технико-экономическа  эффективность устройства заключаетс  в создании более экономичных по выполнению и потреблению электроэнергии и более точных устройств автоподстройки фазы или цифровых компенсационных фазометров дл  автономных океанологических буййовых станций.

Claims (1)

  1. Формула изобретени 
    Цифровое фазосдвигающее устройство , содержащее генератор импульсов
    счетчик, выход которого соединен с выходной клеммой устройства, D-триг- гер, на D-вхбд которого подана логическа  единица, первый формирователь коротких импульсов и элемент ИЛИ, отличающеес  тем, что, с. целью упрощени  устройства и повышени  его точности путем уменьшени  дискрета сдвига фаз до половины периода сигнала генератора импульсов, в него введены инвертор, четыре элемента И-НЕ, счетный триггер и второй формирователь коротких импульсов, причем выход генератора импульсов соединен с первым входом первого элемента И-НЕ и через инвертор с первым входом второго элемента И-НЕ, выход первого элемента И-НЕ соединен с первыми входами третьего и четвертого элементов И-НЕ, вторые входы которых соединены с выходом второго элемента И-НЕ, выход третьего элемента И-НЕ соединен с входом счетчика и с первыми входами формирователей коротких импульсов , вторые входы которых соединены с клеммами управл ющих сигналов выход первого формировател  коротких импульсов соединен с первым входом элемента ИЛИ, а второй - с R-BXO дом D-триггера, выход четвертого элемента И-НЕ соединен с С-входом D-тригера , пр мой выход которого соединен с вторым входом элемента ИЛИ и третьим входом третьего элемента И-НЕ,инверсный выход - с третьим входом четвертого элемента И-НЕ, а выход элемента ИЛИ соединен со счетным вхо . дом счетного триггера, пр мой и инверсный выходы которого соединены с вторыми входами соответственно первого и второго элементов И-НЕ.
    Фиг,2
SU864052714A 1986-01-20 1986-01-20 Цифровое фазосдвигающее устройство SU1308933A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864052714A SU1308933A1 (ru) 1986-01-20 1986-01-20 Цифровое фазосдвигающее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864052714A SU1308933A1 (ru) 1986-01-20 1986-01-20 Цифровое фазосдвигающее устройство

Publications (1)

Publication Number Publication Date
SU1308933A1 true SU1308933A1 (ru) 1987-05-07

Family

ID=21232243

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864052714A SU1308933A1 (ru) 1986-01-20 1986-01-20 Цифровое фазосдвигающее устройство

Country Status (1)

Country Link
SU (1) SU1308933A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР 834596, кл. G 01 R 25/04, 1978. Авторское свидетельство СССР № 1187099, кл. G 01 R 25/04 1984. i + *

Similar Documents

Publication Publication Date Title
US4484091A (en) Exclusive-OR circuit
SU1308933A1 (ru) Цифровое фазосдвигающее устройство
SU1376229A1 (ru) Фазовый дискриминатор
SU1337811A1 (ru) Преобразователь разности фаз в напр жение
SU1187145A1 (ru) Устройство фиксации переходов через нуль периодического сигнала
SU1195274A1 (ru) Нуль-индикатор фазового сдвига
SU1290533A1 (ru) Преобразователь кода
SU1332536A1 (ru) Преобразователь кода
SU530463A1 (ru) Преобразователь частоты с переменным коэффициентом преобразовани
SU758515A1 (ru) Дешифратор
SU902249A1 (ru) Преобразователь интервала времени в цифровой код
SU1088113A1 (ru) Преобразователь фазового сдвига во временной интервал
SU664286A1 (ru) Формирователь импульсов приема цифровой информации
SU568181A1 (ru) Преобразователь унитарного кода в фазоманипулированные сигналы
SU702517A1 (ru) Дешифратор
SU1238225A1 (ru) Синхронный детектор
SU1534755A1 (ru) Преобразователь угла поворота вала в длительность импульсов
SU1312743A1 (ru) Устройство дл декодировани кода Миллера
SU736291A1 (ru) Стабилизированный конвертор
SU1084980A1 (ru) Устройство дл преобразовани серии импульсов в пр моугольный импульс
SU752786A1 (ru) Преобразователь-код во временной интервал
SU1285593A1 (ru) Синхронный делитель частоты на 17
SU1559400A1 (ru) Устройство переключени генераторов тактовых частот
SU984057A1 (ru) Делитель частоты импульсов
SU1104541A1 (ru) Генератор функции @