SU896627A1 - Устройство дл контрол и диагностики цифровых узлов - Google Patents

Устройство дл контрол и диагностики цифровых узлов Download PDF

Info

Publication number
SU896627A1
SU896627A1 SU802920159A SU2920159A SU896627A1 SU 896627 A1 SU896627 A1 SU 896627A1 SU 802920159 A SU802920159 A SU 802920159A SU 2920159 A SU2920159 A SU 2920159A SU 896627 A1 SU896627 A1 SU 896627A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
unit
control
register
Prior art date
Application number
SU802920159A
Other languages
English (en)
Inventor
Игорь Борисович Мкртумян
Марклен Оганесович Караханян
Original Assignee
Предприятие П/Я А-7390
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7390 filed Critical Предприятие П/Я А-7390
Priority to SU802920159A priority Critical patent/SU896627A1/ru
Application granted granted Critical
Publication of SU896627A1 publication Critical patent/SU896627A1/ru

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ и ДИАГНОСТИКИ ЦИФРОВЫХ Изоб эетение относитс  к вычислительной технике и может быть использовано дл  обнаружени  и локализации неисправностей цифровых узлов. Известно устройство дл  проверки блоков ЭВМ с ручным и автоматическим управлением Ш, которое не обеспечивает локализации неисправностей с точностью до интегральных схем (ИС). Наиболее близким к предлагаемому по технической сущности  вл етс  уст ройство, обеспечивающее локализацию неисправностей с точностью до ИС, которое содержит накопитель тестов, входной регистр, регистр тестов,блок преобразователей параллельного кода в последовательнь1й,управл ющий блок блок индикации, а также регистр результата , регистр обмена, буферный блок пам ти, блок сравнени  и переключатели входов и выходов. Причем выход накопител  тестов соединен со входами входного регистра и управл ю щего блока, выходы которого соединен с управл ющими входами входного регистра , регистра результата, регистра обмена, буферногр блока пам ти и регистра тестов. Информаци  о сос то нии выходов регистра тестов

Claims (4)

  1. УЗЛОВ счетчика и переключател  выходов через преобразователь параллельного кода в последовательный и регистр обмена поступает на блок дл  сравнени  данных с .эталонными, результат сравнени  накапливаетс  в регистре результата и через регистр обмена записываетс  в буферный блок пам ти 2. Известное устройство обеспечивает локализацию неисправностей ИС в блоках ЭВМ, например типовом элементе замены (ТЭЗ), путем .получени  вектора В1еисправности на множестве входных наборов и определени  по диагностическому справочнику адреса неисправной ИС, соответствующей полученному вектору неисправности. Дл  определени  вектора неисправности необходима аппаратура, выполн юща  сравнение значений выходов провер емого блока с эталонными значени ми, и аппаратура , накапливающа  вектор неисправности . Кроме того, дл  получени  диагностических справочников необходимо сложное математическое обеспечение . Все это делает устройство сложным. Цель изобретени  - упрощение устройства за счет исключени  аппаратуры , выполн ющей сравнение результата с эталонным и формирующей векто неисправностей, а также диагностичес ких справочников и матобеспечени , необходимого дл  их получени . Поставленна  цель достигаетс  тем что устройство, содержащее накопител тестов, блок управлени , входной регистр , регистр тестов, блок преобразовани  параллельного кода в последов .ательный и блок индикации, первый вход которого соединен с первым выходом блока преобразовани  параллель ного кода в последовательный, информационные входы которого соединены с выходами контролируемого цифрового узла, входы которого соединены с выходами регистра тестов, информациокные входа которого соединены с выходами входного регистра, информационные входы которого соединены с выходами накопител  тестов и входами блока управлени , первый, второй, третий и четвертый выходы которого соединены соответственно с управл ющими входами входного регистра, реги стра тестов, блока преобразовани  параллельного кода в последовательный и блока индикации, содержит блок селекции и формирователь контрольного кода, причем второй вход блока индикации соединен с выходом формировател  контрольного кода, информационный вход которого соединен с первым выходом блока селекции, первый , второй, третий, четвертый, п ть и шестой управл ющие входы которого соединены соответственно с п тым, шестым, седьмым, восьмым, дев тым и дес ть выходами.блока управлени , второй выход блока преобразовани  параллельного кода в последовательный соединен с первым информационным входом блока селекции, второй информационн9йЕй вход которого  вл етс  входом устройства, второй выход блока селекции соединен с управл ющим входом формировател  контрольного кода. Блок управлени  содержит два дешифратора , генератор, элемент И, триггер, счетчик и регистр диагности ческих операций, выход которого соединен со входом первого дешифратора, первьй, второй и третий выходы которого  вл ютс  соответственно первым , вторым и третьим выходс1ми блока , четвертый выход которого соединен с выходом ген.ератора и первым входом элемента И, второй вход которого соединен с в лгодом триггера, вход установки в единицу которого соединен с п-выходом (,2,.,.) первого дешифратора и  вл етс  п тым выходом блока, выход элемента И сое динен со счетным входом счетчика, вход начальной установки которого соединен со входом установки тригге в ноль и с т-выходом второго дешифратора и  вл етс  шестьам вы-ходом блока, седьмой выход которого соединен с выходом счетчика и входом дешифратора, восьмой выход блока соединен с первым выходом переключател , ВТ9Р.ОЙ выход которого  вл етс  дев тым выходом блока, дес тый выход которого соединен с выходом элемента И, вход регистра диагностических операций  вл етс  входом блока. Блок селекции содержит два элемента 2И-ИЛИ, элемент И, элемент ИНЕ и триггер, синхропровод которого соединен с выходом элемента И, первый вход которого соединен с первым входом первого элемента 2И-ИЛИ и  вл етс  первым управл ющим входом блока, второй управл ющий вход которюго соединен с первым входом элемента И-НЕ, второй вход которого соединен со вторым входом элемента И и  вл етс  третьим управл ющим входом , блока, четвертый управл ющий вход которого соединен со вторым входом первого элемента 2Й-ИЛИ и первым входом второго элемента 2И-ИЛИ, второй и третий входы которого  вл ютс  соответственно первым и вторым инфорФ ационными входами блока, п тый управл кюдай вход блока соединен с третьим входом первого элемента 2И-ИЛИ и четвертым входом второго элемента 2И-ИЛИ, четвертый вход первого элемента 2И-ИЛИ  вл етс  шестым управл ющим входом блока, п тый вход первого элемента 2И-ИЛИ соединен с выходом триггера, вход начальной установки которого соединен с выходом элемента ИНЕ1Е, выходы первого и второго элементов 2И-ИЛИ  вл ютс  соответственно первым и вторым выходами блока. Формирователь контрольного кода содержит регистр сдвига и элемент сложени  по модулю два, выход которого  вл етс  выходом формировател  контрольного кода и соединен с информационным входом регистра сдвига, синхровход которого соединен с управл ющим входом формировател  контрольного кода, информационный вход которого соединен, с лервым входом элемента сложени  до модулю два, группа входов которого соединена соответственно с группой выходов регистра сдвига. На фиг. 1 иэображена структурна  схема устройства; на фиг. 2 - принципиальна  схема блока .селекции и формировател  контрольного кода; на фиг. 3 - принципиальна  схема блока управлени . Устройство (фиг. 1) содержит накопитель 1 тестов, входной регистр 2, регистр 3 тестов, Олок 4 преобразовани  параллельного кода в последовательный , блок 5 селекции, формирователь 6 контрольного кода, блок 7 индикации и блок .8 управлени . В состав блока 5 селекции (фиг. 2 входит триггер 22, элементы 2И-ИЛИ 23 и 24, элемент И 25 и элемент И-НЕ 26, Первые входы элементов 2И-ИЛИ 23 и 24 образуют управл ющий вход 19 блока 5 селекции, вторые входы вход 20. -Другие два входа элемента 2И-ИЛИ 23  вл ютс  информационными входами 11 и 12 блока 5 селекции, третий вход элемента 2И-ИЛИ 24 вместе с первым входом элемента И 25 образуют управл ющий вход 16, а четвер тый вход - управл ющий вход 21. П тый вход элемента 2И-ИЛИ 24 соединен с выходом триггера 22, синхронизирую щий вход которого соединен с выходом элемента И 25, вход установки О с выходом элемента .и-НЕ 26, один из входов которого  вл етс  управл ющим входом 17 блока 5 селекции, а вторые входы вместе со вторыми входами элемента И 25 образуют управл ющие вход 18 блока 5 селекции. Выходами блока селекции  вл ютс  выходы 13 и 14 эле ментов 2И-ИЛИ 23 и 24. В состав формировател  6 вход т регистр 27 сдвига и элемент 28 еложени  по модулю два. Синхронизирующий вход регистра 27 соединен с упра л ющим входом формировател  6, который соединен с выходом 14 селектора 5, а информационный вход регистра 27 соединен с выходом элемента 28, который соединен также с выходом 15 формировател  б. Первый вход элемента 28 соединен с информационным входом формировател  6, который соединен с выходом 13 селектора 5, а остальные входы - с выходами разр дов регистра 27, определ емых порождающим полиномом Р(X). В состав блоха управлени  вход т регистр 29 диагностических операций, дешифраторы 30 и 31, генератор 32 синхроимпульсов, -RS-TpHrrep 33, эле-мент И 34, счетчик 35 и переключател 36 режимов. Выходы регистра 29 соединены со входами дешифратора 30, первые три входа которого соединены соответственно с выходами 37 - 39 блока 8 управлени , которые соединены с управл ющими входами регистров 2 и 3- и блока 4 соответственно (фиг. Четвертый выход дешифратора 30 соединен с S -входом триггера 33 и выхо дом 1G блока 8 управлени , R-входы триггера 33 и счетчика 35 соединены с выходом дешифратора 31 и выходом 1 блока 8 управлени , а выход триггера 33 соединен с одним из входов элемента И 34, другой вход которого сое динен с выходом генератора 32 и выходом 40, который соединен с управл ющим входом блока 7 (фиг. 1). Выход элемента И 34 соединен с выходом 21 управл ющего блока В и счетным входом счетчика 35, выход которого соединен с выходами 18 блока 8 управ лени  и входами дешифратора 31. Вход установки счетчика 35 в нулевое состо ние соединен с выходом дешифратора 31. На вход переключател  режимов 36 поступает логическа  единица, а выходы переключател  соединены с выходами 19 и 20 управл ющего блока 8. В устройстве использован принцип сжати  информации о состо нии контактов провер емого блока на тестовых наборах путем формировани  контрольного кода дл  последовательности двоичных сигналов на выходах провер емого блока. К-разр дный контрольный код дл  двоичной последовательности образуетс  с помощью порождающего полинома Р(Х), степени К. Контрольный код формируетс  с помощью К-разр дного регистра , имеющего обратные св зи, соответствующие виду порождающего полинома . Порождающий полином должен иметь такую степень, чтобы контрольный код, полученный дл  двоичной последовательности на выходе неисправного блока, всегда отличалс  от контрольного кода дл  исправного блока, т.е. сжатие информации не должно приводить к неправильному диагнозу. Предлагаемое устройство функционирует следующим образом. В первом режиме дл  определени  исправности диагностируемого блока вырабатываетс  контрольный код дл  двоичной последовательности сигналов, с которым затем сравниваетс  эталонный код блока. За эталонный контрольный код принимаетс  код, полученный в этом режиме дл  заведомо исправного блока. Во втором режиме контрольный код вырабатываетс  дл  двоичной последовательности сигналов на выходе провер емой ИС диагностируемого блока. Полученный код сравниваетс  с эталонным . За эталонные принимаютс  коды, полученные на выходах ИС заведомо исправного блока в этом режиме. Дл  удобства работы обслуживающего персонала эталонный код дл  выхода каждой ИС блока записываетс  у соответствующего вывода ИС на функциональной схеме блока. Работа по определению эталонных кодов и нанесению их на функциональную схему блоков предшествует передаче ЭВМ в эксплуатацию. После подключени  выводов 9 диагностируемого блока 10 к выводам устройства и установки первого режима обеспечиваетс  запуск устройства, тестовые наборы считываемые из накопител  1, через входной регистр 2 поступает в регистр 3, в результате чего на выводы диагностируемого блока 10 поступает последовательность тестовых наборов. Вследствие наличи  двусторонней св зи, сигналы с выводов диагностируемого блока 10 через блок 4 последовательно поступают на вход 11 селектора 5, входы 19 и 20 которого (фиг. 2) после установки первого режима переход т в состо ние f I р I t JJ I 12 I 1 соответственно, далее сигналы с выхода 13 селектора 5 поступают на первый вход элемента 28. Контрольный код дл  этой двоичной последовательности сигналов вырабатываетс  в регистре 27 с обратной св зью, определ емой заданным порождающим полиномом. Очередной сигнал двоичной последовательности с выхода 13 селектора 5 суммируетс  в элементе 28 по модулю два со значени ми разр дов регистра 27 и результат с выхода 15 элемента 28 поступает на информацион ный вход регистра 27. В этом режиме сигналы на синхрониризующий вход регистра 27 поступают с выхода 14 лемента 2И-ИЛИ 24, на вход 21 которого они поступают из управл ющего блока 8. После установки первого режима выходы 19 и 20 управл ющего блока 8 (фиг. 3) устанавливаютс  в состо ние соответствен но, осуществл   запуск устройства. Коды операции, считываемые с накопител , поступают в регистр 29.диагнос тических операций, в результате чего на выходах 37 - 39 дешифратора 30 в зависимости от программы испытаний по вл ютс  сигналы управлени  входным регистром 2, регистром 3 тестов и блоком 4 преобразовани  параллельного кода в последовательный. Сигнал операции Конец тестового набора вырабатываетс  на п-ом выхо де дешифратора 30 и осуществл ет ус тановку в единицу триггера запуск блока селекции через вход 16, после чего начинает работать счетчик 35 по счетному входу от импульсов с выхода генератора 32 через элемент И 34,, Состо ни  счетчика, соответствую щие кодам 00...01+11+111 определ ют пор дковый номер выводов разъема диагностируемого блока. Из этих сос то ний - первый (код 00...01) соответствует сигналу Готовность к опросу и при по влении его на выходах 18 начинаетс  опрос состо ни  выводов диагностируемого блока и фо мирование контрольного кода. Процес накоплени  контрольного кода завершаетс , когда счетчик 35 переходит в состо ние 1111 и на выходе дешифратора 31 возникает сигнал Конец цикла накоплени  контрольно го кода , который сбрасывает триггер 23 и счетчик 35, перевод  управ л ющий блок 8 в состо ние ожидани  до по влени  следующего кода операКонец тестового набора на выходе дешифратора 30. Таким образом , в первом режиме тестовые наборы , поступающие на диагностируемый блок 10, формируют контрольный код соответствии с состо нием выводов диагностируемого блока 10. Во втором режиме на выходах 19 и 20 устанавливаютс  сигналы i и О соответственно. Выход провер емой ИС диагностируемого блока 10, как было описано выше, соедин етс  со входом 12 блока селекции. После пуска устройства тестовые наборы, считываемые из накопител  поступают в диагностируемый блок 10. Состо ние выхода провер емой ИС на каждом тестовом наборе поступает на первый вход элемента.28 (фиг. 2) и формирует контрольный код дл  последовательности сигналов с выхода провер емой ИС при по влении сигнала Коне.ц тестового набора на входе 16 устройства . Прохождение синхросигналов на вход регистра 27 разрешаетс  единичным состо нием триггера 22, которое устанавливаетс  при поступлении на его синхронизирующий вход сигнала с выхода элемента 25 и сбрасываетс  при поступлении на его вход установки О сигнала с выхода элемента 26. На входы элементов 25 и 26 из блока 8 поступают сигналы, определ ющие пор дковый номер вывода разъема диагностируемого блока 10. Сигнал на выходе 14 элемента 2И-ИЛИ 24 по вл етс  при поступлении на вход 16 блока селекции сигнала Конец тестового набора и на входы 18 кода, определ ющего номер первого из выводов, т. .е, сигнал на выходе 17 свидетельствует о готовности к опросу состо ни  выводов диагностируемого блока 10 и к очередному циклу накоплени  контрольного кода. При поступлении на входы 18 блока 5 селекции кода номера последнего вывода диагностируемого блока 10 и сигнала на вход 17, свидетельствующего об окончании очередного цикла накоплени  контрольного кода, сигналом на выходе элемента И-НЕ 26 производитс  сброс триггера 22, в результате которого на выходе 14 блока 5 селекции присутствует О, т. е. содержимое регистра 27 не измен етс . Состо ние регистра 27 сдвига по окончании последовательности тестовых наборов  вл етс  контрольным кодом диагностируемого блока. По окончании проверки полученный контрольный код визуально сравниваетс  с эталонным контрольным кодом диагности- руемого блока 10, записанным на его функциональной схеме. Несовпадение результатов свидетельствует о неисправности блока. Дл  локализации неисправной ИС устанавливаетс  второй режим. При его установке из блока 8 управлени  на входы 19 и 20 блока 5 селекции поступают сигналы i и О соответственно . Выход провер емой ИС диагностируемого, блока 10 соедин етс  со входом 12 устройства. После пуска устройства тестовые наборы, считываемые из накопител  1 через входной регистр 2, поступают в регистр 3, в результате чего на входы диагностируемого блока 10 поступает последовательность тестовых наборов. Состо ние выхода ИС на каждом тестовом наборе поступает на первый вхо элемента 28 и суммируетс  по модулю два со значени ми разр дов регист ра 27, где и формируетс  контрольный код дл  последовательности сигналов с выхода провер емой ИС. Синхросигнал приема и сдвига информации на регистре 27 поступает через выход 14 элемента 2И-ИЛИ 24 при по влении в этом режиме сигнала Конец тестового набора на вход 16 блока 5 селек ции. Состо ние регистра 2.7 наблюдае мое через блок индикации, определ ет контрольный код дл  провер емого элемента ИС. Признаком неисправности ИС  вл етс  совпадение контрольного кода с эталонным на ее входах и несовпадение на выходе. При предлагаемой организации диаг ностики цифровых узлов достигаетс  высока  локализуемость неисправностей до ИС в диагностируемом блоке пр значительном упрощении устройства диагностики и его программных средст Формула изобретени  .Устройство дл  контрол  и диагнос тики цифровых узлов, содержащее нако питель тестов, блок управлени , вход ной регистр, регистр тестов, блок преобразовани  параллельного кода в последовательный и блок индикации, первый вход которого соединен с первым выходом блока преобразовани  параллельного кода. в последовательный, информационные входы которого соединены с выходами контролируемого -цифрового узла, входы которого соедйнен с выходами регистра тестов, информационные входы которого соединены с выходами входного регистра, информационные входы которого соединены с выходами накопител  тестов и входами блока управлени , первый, второй, тр тий и четвертый выходы которого соединены соответственно с управл ющими входами входного регистра, регистра тестов, блока преобразовани  параллельного кода в последовательный и блока индикации, отличающеес   тем, что, с целью упрощени  устройства , оно содержит блок селекции и формирователь контрольного кода, причем второй Ьход блока индикации соединен с выходом формировател  контрольного кода,информационный вход которого соединен с первым выходом блока селекции,первый,второй,третий, четвертый,п тый и шестой управл ющие входы которого соединены соо ветственно с п тым,шестым,седьмым,восьмым,. дев тым, дес тым выходами блока управлени , второй выход блока преобразовани  параллельного кода в последовательный соединен с первым информационным входом блока селекции, второй информационный вход которого  вл етс  входо.м устройства, второй выход блока селекции соединен с управл ющим входом формировател  контрольного кода.
  2. 2.Устройство по п. 1, отличающеес  тем, что блок управлени  содержит два дешифратора, ге (нератор, элемент И, триггер,.. счетчик и регистр диагностических операций, выход которого соединен со входом первого дешифратора, первый,второй и третий выходы которого  вл ютс  соответственно первым, вторым и третьим выходами блока, четвертый выход которого соединен с . ВЕЛХОДОМ генератора и первым входом элемента И, второй вход которого соединен с выходом триггера, вход установки в единицу которого соединен с п-выходом перво-го дешифратора и  вл етс  п тым выходом блока, выход элемента К соединен со счетным входом счетчика, вход начальной установки которого соединен со входом установки триггера в ноль и т-выходом второго дешифратора и  вл етс  шестым выходом блока, седьмой выход которого соединен с выходом счетчика и входом-второго дешифратора, восьмой выход блока соединен с первым выходом переключател , второй выход которого  вл етс  дев тым выходом блока,дес тый выход которого соединен с выходом элемента И, вход регистра диагностических операций  вл етс  входом блока.
  3. 3.Устройство по п. 1, о т л и .чающеес  тем, что блок селекции содержит два элемента 2И-ИЛИ, .элемент И, элемент И-НЕ, триггер, синхровход которого соединен с выходом элемента,И, первый вход которого соединен с первым входом первого элемента 2И-ИЛИ и  вл етс  первым управл ющим входом блока,второй управл ющий вход которого соединен с первым входом элемента И-НЕ,второй вход которого соединен со вторым входом элемента И и . вл етс  третьим управл ющим входомблока,четвертый управл ющий вход которого соединен со вторым входом первого элемента 2И-ИЛИ и второй и третий входы которого  вл ютс  соответственно первым и вторым информационными входами блока, п тый управл ющий вход блока соединен с третьим входом первого элемента 2И- ИЛИ и четвертым входом второго элемента 2И-ИЛИ, четвертый вход первого элемента 2И-ИЛИ  вл етс  шестым управл ющим входом блока, п тый вход первого элемента 2И-ИЛИ соединен с
    выходом триггера, вход начальной установки которого соединен с выходом элемента И-НЕ, выходы первого и вчорого элементов 2И-ИЛИ  вл ютс  соответственно первым и вторым выходами блока.
    4. Устройство по п. 1, отличающеес  тем, что формирователь контрольного кода содержит регистр сдвига и элемент сложени  по модулю два, выход которого  вл етс  выходом формировател  контрольного кода и соединен с информационным
  4. входом регистра сдвига, синхровход которого соединен с управл ющим вхо|ЦОМ формировател  контрольного кода, информационный вход которого соедине с первым входом элемента сложени  по модулю два, группа входов которого соединена соответственно с группой выходов регистра сдвига.
    Источники информации, прин тые во внимание при экспертизе . 1. Universal Card Ticter. -Engineering Today, 1973, 5.
    2. Авторское свидетельство СССР 640080, кл. G 06 F 11/04, 1979.
SU802920159A 1980-04-28 1980-04-28 Устройство дл контрол и диагностики цифровых узлов SU896627A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802920159A SU896627A1 (ru) 1980-04-28 1980-04-28 Устройство дл контрол и диагностики цифровых узлов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802920159A SU896627A1 (ru) 1980-04-28 1980-04-28 Устройство дл контрол и диагностики цифровых узлов

Publications (1)

Publication Number Publication Date
SU896627A1 true SU896627A1 (ru) 1982-01-07

Family

ID=20893934

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802920159A SU896627A1 (ru) 1980-04-28 1980-04-28 Устройство дл контрол и диагностики цифровых узлов

Country Status (1)

Country Link
SU (1) SU896627A1 (ru)

Similar Documents

Publication Publication Date Title
US4216374A (en) Hybrid signature test method and apparatus
US4536881A (en) Integrated logic circuit adapted to performance tests
US3573751A (en) Fault isolation system for modularized electronic equipment
EP0549602A1 (en) Integrated circuit, system and method for insertion of errors.
SU896627A1 (ru) Устройство дл контрол и диагностики цифровых узлов
US3999053A (en) Interface for connecting a data-processing unit to an automatic diagnosis system
SU1071979A1 (ru) Устройство дл диагностики цифровых узлов
RU2127447C1 (ru) Система диагностирования цифровых устройств
SU836635A1 (ru) "Устройство дл формировани тес-TOB КОМбиНАциОННыХ лОгичЕСКиХ блО-KOB
SU902018A1 (ru) Устройство дл контрол логических блоков
SU1363511A1 (ru) Устройство дл испытани клавиатур телеграфных аппаратов
SU1109756A1 (ru) Устройство дл контрол и диагностики дискретных объектов
SU1019454A1 (ru) Устройство дл контрол многовыходных цифровых узлов
SU1048476A1 (ru) Устройство дл контрол логических схем
SU706849A1 (ru) Устройство дл контрол цифровых блоков
SU669921A1 (ru) Устройство дл диагностики каналов ввода-вывода
SU842776A1 (ru) Устройство дл контрол системыВВОдА-ВыВОдА иНфОРМАции
SU1451772A1 (ru) Логическое запоминающее устройство
SU354415A1 (ru) УСТРОЙСТВО дл ПРОВЕРКИ ФУНКЦИОНИРОВАНИЯ ЛОГИЧЕСКИХ СХЕМ
SU1070562A1 (ru) Устройство дл контрол логических блоков
SU1734219A1 (ru) Устройство диагностики состо ни аппаратуры цифровых систем передачи
SU1336010A1 (ru) Многовходовый сигнатурный анализатор
SU1645956A1 (ru) Устройство дл контрол и диагностировани неисправностей логических блоков
SU650080A1 (ru) Устройство дл диагностики блоков электронных вычислительных машин
SU519713A1 (ru) Устройство дл контрол цифровых модулей и проверки качества тестов