SU875500A1 - Time programme-control device - Google Patents

Time programme-control device Download PDF

Info

Publication number
SU875500A1
SU875500A1 SU802882381A SU2882381A SU875500A1 SU 875500 A1 SU875500 A1 SU 875500A1 SU 802882381 A SU802882381 A SU 802882381A SU 2882381 A SU2882381 A SU 2882381A SU 875500 A1 SU875500 A1 SU 875500A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
inputs
control
output
trigger
Prior art date
Application number
SU802882381A
Other languages
Russian (ru)
Inventor
Геннадий Александрович Мулин
Юрий Стефанович Сербулов
Original Assignee
Воронежский технологический институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Воронежский технологический институт filed Critical Воронежский технологический институт
Priority to SU802882381A priority Critical patent/SU875500A1/en
Application granted granted Critical
Publication of SU875500A1 publication Critical patent/SU875500A1/en

Links

Description

(54) ВРЕМЕННОЕ ПГОГРАММНОЕ УСТРОЙСТВО(54) TEMPORARY PGOGRAMNY DEVICE

Изобретение относитс  к автоматизации биЬтр протекаюишх технологических процессов и пред назначено дл  формирова1ш  управл ющих воздействий на исполнительные устройства. Известно реле времею, содержащее блок управлени , первый выход которого соединен с входом регистра адреса, второй - с первым, входом элемента ЗАПРЕТ, выход которого соединен с первым входом регнстра числа. Второй вход регнстра чнсла соединен с устройством считывани , вход которого соединен с выходом запоминающего устройства, вхолиы последнего соединены с выходами формировател  запрета . В состав реле времени вход т также координатные токовые ключи, датчики импульсов , устройство ввоаа и дополнительные элемен ть1 совпадени  по числу адресов 1 . Однако данное усгройстйо имеет недостаточную надежность. Известно временное программное устройство, содержа1дее )ик времени, соединенный с канальными депшфраторами, формирователе начала отсчета, входы которых через ключи св заны с канальными деишфраторами, счетчики импульсов, выходы которых через дещнфраторы св заны с элементами совпадени , подключенными к программным переключател м, а выходы последних соедннены со счетчиками импульсов 2. Однако известное временное программное устройство не способно управл ть быстропротекающими технолошческнми процессами с частотами до I мГц, так как в нем имеютс  механические переключатели. Набор управл ющих сигнг(лов  вл етс  недостаточным дл  с;1ажных современных технологических процессов . Известное временное программное устройство не  вл етс  универсальным, так как длительности управл ющих импульсов определ ютс  конструкцией дешифраторов и схемами совпадений . Нет возможности управл ть одновременно несколькими технологическими обьектамн . Низка  вддвжность определ етс  самой структурюй устр0А зтва. Цель изобретени  - повышение надежности устройства и расширение его функциональных возможностей. Поставлегша  цель достигаетс  тем, что в временное программное устройство, содержаще п дес тичных счетчиков, два счетчика адреса, элементы совпадени , (п +-1) коммутаторов, введены (п + 1) программируемых посто нны запоминающих устройств, триггер пуска, управл ющий триггер, при этом триггер пуска через первый элемент совпадени , второй вход которого соединен с источником импульсов фиксированной частоты, соединен с входом соединенных последовательно дес тичных счетчиков , установочные входы которых подключены к выходу второго элемента совпадени , выходы дес тичных счетчиков соединены с информационными входами соответствующих ком мутаторов, управл ющие входа которых подключены к выходам программируемых посто нных запоминающих устройств, выходы коммутаторов , кроме последнего, соединены со входами второго элемента совпадени , выход которого подключен к входу управл ющего триггера, входом дес гачных счетчиков и входу первого счетчика адреса, выход которого соединен с входами программируемых посто нных запоминающих устройств, пр мой выход управл ющего триггера соединен со входом последнего коммутатора, инверсный выход чер соединенные последовательно второй счетное адрюса и соответствующее программируемое посто нное запоминающее устройство с управл юишми входами последнего кдмм)пгатора, вы ходы которого пода лючены к объектам управ лени . На чертеже представлена функциональна  схема предлагаемого устройства. Временное программное уст|Х)йство содержи триггер 1 пуска, дес тичные счетчики (2-1) - (2-3), программируемые посто нные запоминающие устройства (3-1) - (3-3) и (4-1) (4-3), коммутаторы 5 и 6, счетчики 7 и 8 ад реса, элементы 9 и 10 совпадени , управл ющий триггер 11. Устройство работает следуннцим образом. Сигнал Пуск переведет триггер пуска 1 .в единичное состо ние, высокий уровень на пр мом выходе триггера пуска разрещит прохождение импульсов фиксированной частоты через элемент 9 совпадени  на вход дес тичного счетчика. Дес тичные счетчики (2-1) - (2-3) соединены последовательно и производ  отсчет числа импульсов, соответствующих длительности технологических операций. Дес тичные счетчики сбрасываютс  в нулевое состо ни импульсом с выхода элемента 10 совпадени . Программируемые посто нные запоминающие устройства (3-1) - (3-3) предназначены дл  записи кода задержки и длительности управл ющего сигнала: по первому адресу записьшаетс  код задержки, по второму - код длительности и т.д., череду  код задержки и код длительности; таким образом, они формируют логическую функ1шю управлени . Коммутаторы 5 осуществл ют подключение одного из информационных входов в зависимости от кодов, поданных на )а1равл ющие входы, к элементу 10 совпадени . На управл ющие входы коммутаторов 5 подаютс  с программируемых посто нных запоминающих устройств (3-1) - (3-3), а на информационные входы - ВЫХОФ1 дес тичных счетчиков (2-1) - (2-3). С выхода элемента 10 совпадени  нм ульс поступает на вход управл ющего триггера И, на счетчик 7 адреса и на дес тичные счетчики (2-1) - (2-3). Счетчик 7 адреса увеличивает на единицу адреса считьшанн  программируемых посто нных запоминающих устройств (3-1) - (3-3). Управл ющий триггер 11, формиру  на пр мом выходе управл юище сигналы, переходит в новое устойчивое состо ние каждым входным импульсом. Коммутатор 6 осуществл ет подключение управл ющих сигналов к п-объектам зшравлени . Выбор объекта управлени  осуществл етс  кодом , поданным с программируемого посто нного запоминающего устройства (4-1) - (4-3) на управл ющие входы коммутатора 6. Счетчик 8 адреса, вход которого св зан с инверсным выходом управл ющего триггера П, увеличивает адрес считывани  программируемого посто нного запоминающего устройства (4-1) (4-3) после каждого управл ющего импульса. Величина максимальной вьздержки времени определ етс  количеством дес тичных счетчиков и фиксированной частотой генератора, минимальна  выдержка времени - быстродейс1вИ« ем устройства и фиксированной частотой генератора , стабильность управл ющих импульсов - стабильностью генератора фиксированной частоты . Максимальное число независимых объектов, которое можно подключить к предлагаемому устройству, определ етс  констр) коммутатора 6. Использование новых элементов, дес тичных счетчиков, коммутаторов, программируемых посто нных запоминающих устройств, вьпощю отличает данное устройство от известного, обеспечива  повышение надежности и расишрение функциональных возможностей. Форм.ула изобретени  Временное программное устройство, содержащее п дес тичных счеттаков, два счетчика адреса , элементы совпадени , (п 1) коммутаторов , отлич,ающеес  тем, что, с цель повышени  надежности и расширени  функщюшльньк возможностей, в него введены (п 1) программируемых посто ш{ых запоминающих устройств, триггер пуска, управл ющий триггер , прт этом триггер пуска через первый элемент совпадени , второй вход которого соединен с источником импульсов фиксированной час тоты, соединен с входом соединенных последовательно дес тичиь1Х счетчиков, установочные входы. которых ПОДКЛЮЧИВ к выходу второго элемента совладешш, выходы дес тичных счетчиков соединены с информационными входами соответствующих коммутаторов, управ11 ющие входал которых подключены к выходам програм мируемых посто нных запоминающих устройств, выходы коммутаторов кроме последнего, соединены со входами второго элемента совпадеи  , выход которого подключен к входу jmpaBЛл gyu/vtywAtMnw чолтоамThe invention relates to the automation of process flow processes and is intended for shaping control actions on actuators. A time relay is known that contains a control unit, the first output of which is connected to the input of the address register, the second to the first, the input of the BAN element, the output of which is connected to the first input of the register number. The second input of the receiver is connected to a reader, the input of which is connected to the output of the storage device, the latter being connected to the outputs of the inhibitor. The time relay also includes coordinate current switches, pulse sensors, input devices, and additional elements 1 matches the number of addresses 1. However, this system has insufficient reliability. A temporary software device is known, which contains a time connected to channel depressors, a reference originator, whose inputs are connected via keys to channel deshifters, pulse counters whose outputs are connected to matching elements connected to software switches, and the outputs the latter are connected to pulse counters 2. However, the known temporary software device is not capable of controlling fast processes with frequencies up to I MHz, since there are mechanical switches. A set of control siggs (fishing is insufficient for c; modern modern technological processes. The known temporary software device is not universal, since the durations of control pulses are determined by the design of decoders and coincidence circuits. It is not possible to control several technological objects simultaneously. Low The structure of the device itself is determined by the impact of the invention. The purpose of the invention is to increase the reliability of the device and expand its functionality. It is achieved by the fact that in the temporary program device containing five decimal counters, two address counters, elements of coincidence, (n + -1) switches, (n + 1) programmable constants of memory devices are entered, a start trigger, a control trigger, wherein the start trigger through the first element of coincidence, the second input of which is connected to a source of pulses of a fixed frequency, is connected to the input of serially connected decanters, the installation inputs of which are connected to the output of the second element of coincidence, the output 10 meters are connected to the information inputs of the corresponding switches, the control inputs of which are connected to the outputs of programmable permanent memory devices, the outputs of the switches, except for the latter, are connected to the inputs of the second coincidence element, the output of which is connected to the input of the control trigger, the input of hex meters and the input of the first address counter, the output of which is connected to the inputs of programmable permanent storage devices, the direct output of the control trigger is connected to the input last switch Jun inverse output connected in series and the second counting adryusa corresponding programmable read only memory with the control inputs of the last yuishmi kdmm) pgatora you hearth which moves the objects lyucheny laziness councils. The drawing shows a functional diagram of the device. The temporary program set | X) contains a trigger 1 start, decimal counters (2-1) - (2-3), programmable permanent storage devices (3-1) - (3-3) and (4-1) ( 4-3), switches 5 and 6, counters 7 and 8 addresses, elements 9 and 10 of coincidence, control trigger 11. The device operates in the following way. The Start signal will translate start trigger 1 into a single state, a high level at the direct trigger trigger output will allow the passage of pulses of a fixed frequency through a coincidence element 9 to the input of a decimal counter. Decimal counters (2-1) - (2-3) are connected in series and the counting of the number of pulses corresponding to the duration of technological operations. Decimal counters are reset to the zero state by a pulse from the output of the element 10 coincidence. Programmable permanent storage devices (3-1) - (3-3) are designed to record the delay code and the duration of the control signal: the first address is the delay code, the second is the duration code, etc., the delay code and the code duration; thus, they form a logical control function. The switches 5 connect one of the information inputs, depending on the codes given on the auxiliary inputs, to the match element 10. The control inputs of the switches 5 are fed from the programmable permanent memory devices (3-1) to (3-3), and to the information inputs to the VYHOFF1 decimal counters (2-1) - (2-3). From the output of element 10, the coincidence of the nanometer pulse arrives at the input of the control trigger I, to the counter 7 of the address and to the decimal counters (2-1) - (2-3). The address counter 7 is incremented by one unit of the address of the number of programmable permanent memory devices (3-1) to (3-3). The control trigger 11, which generates signals at the direct output control, passes to a new stable state with each input pulse. The switch 6 connects the control signals to the n-objects of an anchor. The selection of the control object is carried out by the code supplied from the programmable permanent storage device (4-1) to (4-3) to the control inputs of the switch 6. The address counter 8, the input of which is connected to the inverse output of the control trigger P, increases the address reading programmable read-only memory (4-1) (4-3) after each control pulse. The maximum time delay is determined by the number of decimal counters and a fixed generator frequency, the minimum time delay — the speed of the device and the fixed frequency of the generator; the stability of the control pulses — the stability of the generator of a fixed frequency. The maximum number of independent objects that can be connected to the proposed device is determined by the design of switch 6. The use of new elements, 10-meter counters, switches, and programmable permanent storage devices distinguishes this device from the known, providing increased reliability and increased functionality. Formula of the invention Temporary software device containing five decimal counters, two address counters, elements of coincidence, (n 1) switches, different in that, with the aim of increasing reliability and expanding functional capabilities, it is entered (n 1) programmable persistent storage devices, trigger trigger, control trigger, this trigger trigger through the first match element, the second input of which is connected to the source of fixed frequency pulses, is connected to the input of connected in series ten i1X counters, installation inputs. WHICH are connected to the output of the second element jointly, the outputs of decimal meters are connected to the information inputs of the corresponding switches, the control inputs of which are connected to the outputs of programmable permanent memory devices, the switches of the switches other than the last are connected to the inputs of the second element the same, the output of which is connected to the input jmpaByll gyu / vtywAtMnw choltoam

2-/2- /

г-ъ л ющего триггера, входом дес тичных счетчиков и входу первого. счетчика адреса, выход которого соединен с входами программируемых посто нных запоминающих устройств, пр мой выход управл ющего триггера соединен со входом последнего коммутатора, инверсный выход через соединенные последовательно второй счетчик адреса и соответствующее программируемое посто нное запоминающее устройство с зщравл ющими входами последнего коммутатора , выходы которого подаслючены к объектам управлени . Источники информации, прин тые во внимание прт экспертизе. 1.Авторское свидетельство СССР № 341108, кл. Н 01 Н 43/00, 21.07.69. 2.Авторское свидетельство СССР N 343313, кл,. Н 01 Н 43/00, 17.11.70.the r-ying trigger, the input of decimal meters and the input of the first one. an address counter, the output of which is connected to the inputs of programmable permanent memory devices, a direct output of the control trigger is connected to the input of the last switch, an inverse output through a second address counter connected in series, and a corresponding programmable permanent memory with the switch inputs of the last switch, the outputs of which attached to control objects. Sources of information taken into account prt examination. 1. USSR author's certificate No. 341108, cl. H 01 H 43/00, 07.21.69. 2. USSR author's certificate N 343313, class ,. H 01 H 43/00, 17.11.70.

Claims (1)

Формула изобретенияClaim Временное программное устройство, содержащее η десятичных счетчиков, два счетчика адреса, элементы совпадения, (n + 1) коммутато5 875500 ров, отличающееся тем, что, с целью повышения' надежности и расширения функциональных возможностей, в него введены (n + 1) программируемых постоянных запоминающих устройств, триггер пуска, управляющий триггер, при этом триггер пуска через первый элемент совпадения, второй вход которого соединен с источником импульсов фиксированной частоты, соединен с входом соединенных последовательно десятичных счетчиков, установочные входы которых подключены к выходу второго элемента совпадения, выходы десятичных счетчиков соединены с информационными входами соответствующих коммутаторов, управляющие входа которых подключены к выходам программируемых постоянных запоминающих устройств, выходы коммутаторов кроме последнего, соединены со входами второго элемента совпадения, выход которого подключен к входу управ10 ляющего триггера, входом десятичных счетчиков и входу первого. счетчика адреса, выход которого соединен с входами программируемых достоянных запоминающих устройств, прямой выход управляющего триггера соединен со входом последнего коммутатора, инверсный выход через соединенные последовательно второй счетчик адреса и соответствующее программируемое постоянное запоминающее устройство с управляющими входами последнего коммутатора, выходы которого подключены к объектам управления.Temporary software device comprising η decimal counters, two counter addresses, overlaps, (n + 1) commutators 5 875 500 ditch, characterized in that, in order to increase 'the reliability and enhanced functionality, it administered (n + 1) programmable read-only memory, start trigger, control trigger, while the start trigger is through the first coincidence element, the second input of which is connected to a fixed-frequency pulse source, connected to the input of decimal counters connected in series, the input inputs of which are connected to the output of the second coincidence element, the outputs of the decimal counters are connected to the information inputs of the corresponding switches, the control inputs of which are connected to the outputs of the programmable read-only memory devices, the outputs of the switches are connected to the inputs of the second coincidence element, the output of which is connected to the input of the control trigger, the input of decimal counters and the input of the first. an address counter, the output of which is connected to the inputs of programmable memory devices, a direct output of the control trigger is connected to the input of the last switch, an inverse output through a second address counter connected in series and a corresponding programmable read-only memory with control inputs of the last switch, the outputs of which are connected to the control objects.
SU802882381A 1980-02-15 1980-02-15 Time programme-control device SU875500A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802882381A SU875500A1 (en) 1980-02-15 1980-02-15 Time programme-control device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802882381A SU875500A1 (en) 1980-02-15 1980-02-15 Time programme-control device

Publications (1)

Publication Number Publication Date
SU875500A1 true SU875500A1 (en) 1981-10-23

Family

ID=20877687

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802882381A SU875500A1 (en) 1980-02-15 1980-02-15 Time programme-control device

Country Status (1)

Country Link
SU (1) SU875500A1 (en)

Similar Documents

Publication Publication Date Title
SU875500A1 (en) Time programme-control device
SU542173A1 (en) Software driver
SU1644123A1 (en) Device for data input
SU1554126A2 (en) Device for pulse delay and shaping
JPS54109590A (en) Sequence control information generating circuit
SU1451843A1 (en) Device for shaping and counting pulses in series
SU1226619A1 (en) Pulse sequence generator
SU1372354A1 (en) Device for programming read-only memories
SU1080120A1 (en) Programmed control device
SU1149241A1 (en) Device for capturing information from transducers
SU1481798A1 (en) Extremum analyser
SU401011A1 (en) DISCRETE FILTER
SU628507A1 (en) Graphic information readout arrangement
RU1790780C (en) Device for inputting data from the transducers
SU457158A1 (en) Digital adjustable delay line
SU422016A1 (en) DEVICE FOR REGISTRATION OF SEQUENTIAL PROCESSES
SU951678A1 (en) Pulse shaper
SU616629A1 (en) Microprogramme-control device
SU1566335A1 (en) Digit generator of piece-linear functions
SU461419A1 (en) Device for recognizing and controlling the number of products
RU1839279C (en) Frequency divider with variable rate scaling
SU514370A1 (en) Frequency relay
SU732850A1 (en) Data collection and recording device
SU784000A1 (en) Frequency divider with initial state setting
SU732912A2 (en) Function generator