SU871339A1 - Pulse frequency divider - Google Patents

Pulse frequency divider Download PDF

Info

Publication number
SU871339A1
SU871339A1 SU782666713A SU2666713A SU871339A1 SU 871339 A1 SU871339 A1 SU 871339A1 SU 782666713 A SU782666713 A SU 782666713A SU 2666713 A SU2666713 A SU 2666713A SU 871339 A1 SU871339 A1 SU 871339A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
shift register
frequency divider
trigger
outputs
Prior art date
Application number
SU782666713A
Other languages
Russian (ru)
Inventor
Ефим Лазаревич Спиваковский
Василий Иванович Величко
Original Assignee
Предприятие П/Я А-1221
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1221 filed Critical Предприятие П/Я А-1221
Priority to SU782666713A priority Critical patent/SU871339A1/en
Application granted granted Critical
Publication of SU871339A1 publication Critical patent/SU871339A1/en

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Description

Изобретение относитс  к радиоэлектронике и может быть использовано преимушестве но в устройствах цифровой техники и передачи данных . Известен делитель частоты следовани  нмпул бов, содержаидий регистр сдвига и трн1теры 1 Недостаток данного устройства - низка  надежность. Наиболее близок к предлагаемому делитель частоты следовани  импульсов, содержащий регистр сдвига, элементы совпадени  и триггер, входы которого соединены с выходами соответствуюавБс элементов совпадени , а выходы,- с входами регистра сдвига. C2j Недостаток известного устройства - недостаточно высока  надежность. Цель изобретени  - повышение надежности устройства. С этой целью в делитель частоты следсжани  импульсов, содержащий регистр сдвига, информационный вход которого соединен с инверсным выходом триггера, первый и второй входы которого соединены с выходами го и второго элемеитов совпадени , введены дополнительный регистр сдвига и сумматор по модулю та, выход которого соединен с первыми входаими первого и второго элементов совпадени , вторые входал которых соединены с соответствующими входами сумматора по модулю два и выходами соответствующих регистров сдаига; при этом информашюнный вход дополнительного регкютра сдвига соединен с пр мым выходом триггера, а тактирующие входы регистра сдаига и дополнительного регистра сдвига подключены к входной шине. На чертеже представлена структурна  электрическа  схема устройства. Схема содержит регистры 1, 2 сдвига, сумматор по моду}во два 3, элементы 4,5 совпаде ни , В5-1|жпгер 6. Устройство работает следующим образом. При поступлении частоты на тактирующие входы реп1стр М1 по их разр дам продвигаетс  «{формаци , поступающа  перекрестно с выходов тригг 6 на тформационные входы регистре 1, 2. Таким образом, через п тактов входной частоты, иеобходимых дл  заполнени The invention relates to electronics and can be used mainly in digital technology and data transmission devices. Known frequency divider for the following pulses, containing the shift register and the transceivers 1 The disadvantage of this device is low reliability. Closest to the proposed pulse frequency divider, which contains the shift register, the matching elements and the trigger, the inputs of which are connected to the outputs of the corresponding matching elements, and the outputs, to the inputs of the shift register. C2j A disadvantage of the known device is that the reliability is not high enough. The purpose of the invention is to increase the reliability of the device. To this end, an additional shift register and modulo the output of which are connected to are added to the pulse frequency divider containing the shift register, the information input of which is connected to the inverse output of the trigger, the first and second inputs of which are connected to the outputs of the first and second matching elements the first inputs of the first and second elements of the match, the second inputs of which are connected to the corresponding inputs of the modulo two adder and the outputs of the corresponding firing registers; at the same time, the information input of the additional shift controller is connected to the direct output of the trigger, and the clock inputs of the scroll register and the additional shift register are connected to the input bus. The drawing shows a structural electrical circuit of the device. The scheme contains the registers 1, 2 shift, adder fashion} in two 3, the elements of 4.5 match, B5-1 | zhpger 6. The device works as follows. When a frequency arrives at the clock inputs of rep1str M1, the "" formation, which crosses from the outputs of trigger 6 to the informational inputs of register 1, 2, is advanced according to their bits. Thus, after five clock cycles of the input frequency necessary to fill

Claims (1)

Делитель частоты следования импульсов, содержащий регистр сдвига, информационный вход которого соединен с инверсным выходом триггера, первый и второй входы которого соединены с выходами первого и второго элементов совпадения, отличающийся тем, что, с целью повышения надежности работы, в него введены дополнительный регистр сдвига и сумматор по модулю два, выход которого соединен с первыми входами первого и второго элементов совпадения, вторые входы которых соединены с соответствующими входами сумматора по модулю два и выходами соответствующих регистров сдвига, при этом информационный вход дополнительного регистра сдвига соединен с прямым выходом триггера, а тактирующие входы регистра сдвига и дополнительного регистра сдвига подключены к входаой ипше.The pulse repetition rate divider containing a shift register, the information input of which is connected to the inverse output of the trigger, the first and second inputs of which are connected to the outputs of the first and second coincidence elements, characterized in that, in order to increase the reliability of operation, an additional shift register is introduced into it and modulo two adder, the output of which is connected to the first inputs of the first and second coincidence elements, the second inputs of which are connected to the corresponding inputs of the adder modulo two and outputs respectively working shift registers, while the information input of the additional shift register is connected to the direct output of the trigger, and the clock inputs of the shift register and the additional shift register are connected to the input.
SU782666713A 1978-09-25 1978-09-25 Pulse frequency divider SU871339A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782666713A SU871339A1 (en) 1978-09-25 1978-09-25 Pulse frequency divider

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782666713A SU871339A1 (en) 1978-09-25 1978-09-25 Pulse frequency divider

Publications (1)

Publication Number Publication Date
SU871339A1 true SU871339A1 (en) 1981-10-07

Family

ID=20786304

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782666713A SU871339A1 (en) 1978-09-25 1978-09-25 Pulse frequency divider

Country Status (1)

Country Link
SU (1) SU871339A1 (en)

Similar Documents

Publication Publication Date Title
SU871339A1 (en) Pulse frequency divider
SU1497721A1 (en) Pulse train generator
SU559425A1 (en) Device for determining the end of cyclic sync code
SU1288928A1 (en) Device for transmission of phase-shift keyed signal
RU2022332C1 (en) Orthogonal digital signal generator
SU1363515A1 (en) Apparatus for transmitting information in pseudo-random signals
SU785979A1 (en) Pulse selector by repetition period
SU384193A1 (en) DEVICE FOR TRANSMITTING NUMBER OF NUMBER IMPULSE CODE
SU924704A1 (en) Device for raising to the third power
SU984057A1 (en) Pulse frequency divider
SU970706A1 (en) Counting device
SU1474849A1 (en) Code-to-frequency converter
SU1467782A1 (en) Device for transmitting binary signals
SU684758A1 (en) Arrangement for synchronizing by cycles
SU788411A1 (en) Phase correcting device
SU1166089A1 (en) Number sequence generator
SU437061A1 (en) Markov Chain Generator
SU1190491A1 (en) Single pulse generator
SU1649676A1 (en) Code converter
SU1330753A1 (en) Device for phasing the synchronous impulse sources with an arbitrary division ratio
SU660227A1 (en) Synchronization pulse shaping arrangement
SU999148A1 (en) Single pulse shaper
SU1283962A1 (en) Synchronous counting device
SU1695389A1 (en) Device for shifting pulses
SU1438016A1 (en) Digital frequency manipulator