SU866764A1 - Передающее устройство системы с решающей обратной св зью - Google Patents

Передающее устройство системы с решающей обратной св зью Download PDF

Info

Publication number
SU866764A1
SU866764A1 SU792855497A SU2855497A SU866764A1 SU 866764 A1 SU866764 A1 SU 866764A1 SU 792855497 A SU792855497 A SU 792855497A SU 2855497 A SU2855497 A SU 2855497A SU 866764 A1 SU866764 A1 SU 866764A1
Authority
SU
USSR - Soviet Union
Prior art keywords
information
input
output
unit
key
Prior art date
Application number
SU792855497A
Other languages
English (en)
Inventor
Виктор Иванович Агафонов
Иван Алексеевич Белов
Original Assignee
Предприятие П/Я Г-4812
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4812 filed Critical Предприятие П/Я Г-4812
Priority to SU792855497A priority Critical patent/SU866764A1/ru
Application granted granted Critical
Publication of SU866764A1 publication Critical patent/SU866764A1/ru

Links

Landscapes

  • Detection And Prevention Of Errors In Transmission (AREA)

Description

Изобретение относитс  к электросв зи и может быть использовано в ристемах передачи дискретной информа ции с решающей обратной св зью. Известно передающее устройство системы с решающей обратной св зью с повторением только искаженных комбинации , содержащее буферный накопитель , блок кодировани , датчик комбинации Покой, приемник сигнала об ратной св зи, ключ и блок управлени  tl Однако известное устройство обладает низкой достоверностью передавае мой информации в св зи с тем, что ансшизирующее устройство на приеме способно обнаружить лишь часть возможных ошибок, поскольку в такой си теме, как правило, примен ютс  коды с небольшой избыточностью. Цель изобретени  - повышение дос товерности информации. Дл  достижени  поставленной цели в передающее устройство системы с решающей обратной св зью с повторением только искаженных комбинаций, содержащее буферный накопитель, бло кодировани , датчик комбинации Покои , приемник сигнала обратной св  зй, ключ и блок управлени , введены последовательно соединенные рекуррентна  лини  задержки, блок сложени  по модулю два и блок записи и считывани  информации, а также четыре датчика адресов и последовательно соединенные датчик меток времени и анализатор повтора передач, второй вход которого объединен со входом приемника сигнала обратной св зи, а выход анализатора повтора передач подключен к первому входу блока управлени  , к второму входу которого подключен выход приемника сигнала обратной св зи, а выходы блока управлени  подключены ко входу датчика меток времени, первому входу ключа, объединенному с первыми входс1ми дат-i чика комбинации Покой и блока кодировани , входам датчиков сщресов и второму входу блока записи и считывани  информации, к третьему входу которого подключен первый выход ключа, а выход блока записи и считывани  информации подключен к первому входу буферного накопител , к управл ющим входам которого подключены выходы датчиков а.дресов, а выход буферного накопител  подключен к второму йходу ключа, к третьему входу которого подключен выход блока сложени  по модулю два, при этом второй выход ключа подсоединен ко входу рекуррентной линии задержки и второму входу блока сложени  по модулю два, а третий выход ключа и выход датчика комбинации Покой подключены к второму входу блока кодировани .
На чертеже представлена структурна  схема предложенного устройства.
Устройство содержит блок 1 записи и считывани  информации, блок 2 управлени , буферный накопитель 3, датчики 4-7 адресов, ключ 8, блок 9 кодировани , рекуррентна  лини  10 задержки, блок 11 сложени  по модулю два, датчик 12 комбинации Покой, датчик 13 меток времени, анализатор 14 повтора передач, приемник 15 сигнала обратной св зи.
Устройство работает следующим образом .
В случае отсутстви  ошибок в канале св зи информаци  от источника записываетс  через блок 1 записи и считывани  информации, на который воздействует сигнал со второго выхода блока 2 управлени , одновременно в первую и вторую независимые полнодоступные зоны буферного накопител  3 емкостью.m тлг.зн., при этом с первого выхода блока 2 управлени  запускаютс  датчики 4 и 5 адресов.
По окончании записи кодограммы от источника одновременно в 1-ю и 2-ю зоны буферного накопител  3 блок 2 управлени  запускает датчик 4 адресо воздействует на блок 1 записи и считывани  информации, задава  режим считывани  информации. Информаци  из 1-ой зоны буферного накопител  3 через открытый ключ 8 поблочно вЕЗдаетс  в блок 9 -кодировани , с выхода которого кодовые блоки длиной п символов с канальной скоростью N поступают в канал св зи. После передачи h кодовых блоков (h - замедление сигнала в пр мом и обратном каналах св зи с учетом аппаратурных задержек, выраженное в кодовых блоках) блок 2 управлени  запускает датчик 5 адресов и воздействует на блок 1 записи и считывани  информации. Информаци  из 2-ой зоны буферного накопител  3 через ключ 8 с задержкой на h кодовы блоков одновременно поступает на ,вход рекуррентной линии 10 задержки и на блок 11 сложени  по модулю два дл  формировани  защитного итога на правильно прин тые кодовые блоки информации . По окончании передачи в канал св зи последнего кодового блока кодограммы из 1-ой зоны буферного накопител  3 с блока 2 управлени  разрешаетс  работа датчика 12 комбинации Покой, выдакндего в блок 9 кодировани , а затем в канал св зи h комбинаций Покой. После передачи в канал св зи последней из h комбинаций Покой и при отсутствии сигнала Переспрос по обратному каналу св зи на последний переданный информационный кодовый блок кодограмм на рекуррентную линию 10 задержки и блок 11 сложени  по модулю два поступит последний кодовый блок информаци из 2-ой зоны буферного накопител  3, при этом защитный итог из С символов в виде рекуррентной последовательности с блока 11 сложени  по модулю два через ключ 8 выдаетс  в блок 9 кодировани  и далее в канал св зи. Структура защитного итога определ етс  структурой правильно прин той информации . Одновременно с блока 2 управлени  зпускаетс  датчик 13 меток времени, настроенный на врем  ожидани  сигнала Повтор передач, с которого производитс  опрос анализатора 14 повтора передач. На приемной станции по аналогии с передающей из правильно прин тых кодовых блоков информации на рекуррентной линии задержки и блоке сложени  по модулю два (на черт, не показано) формируетс  защитный итог и посимвольно сравниваетс  с защитным итогом, прин тым из пр мого канала св зи. Результат правильного сравнени  защитного итога свидетельствует об отсутствии необнаруженной ошибки в прин той информации , при зтом по обратному каналу не передаетс  сигнал Повтор передач . Отсутствие сигнала с анализатора 14 ndBTopa передач по результату его опробывани  датчиком 13 меток времени свидетельствует об окончании режима передачи кодограммы и возможности записи в буферный накопитель 3 очередной кодограммы от источника.
При наличии ошибок в канале св зи начало режима считывани  информации из буферного накопител  3, кодирование , передача в канале св зи и формирование защитного итога осущеставл ютс  аналогично.Допустим, что первый переданный кодовый блок информации в канале св зи исказилс ,в этом случае из приемника 15 сигнала обратной св зи через h переданных в пр мой канал св зи кодовых блоков информации поступит сигнал Переспрос . По данному сигналу блок 2 управлени  через ключ 8 запрещает прохождение искаженного кодового блока информации из 2-ой зоны буферного накопител  3 на входы рекуррентной линии 10 задержки и блока 11 сложени  по модулю два и одновременно разрешает запись его через первый ВЕЛХОД ключа 8 и через блок 1 записи и считывани  информации в 3 и 4-ю зоны буферного накопител  3.

Claims (1)

  1. Если второй, кодовый блок информации , выданный из 1-ой зоны буферного накопител  3, не исказилс  в канале св зи, то через (п + 1) кодовых блоков с выхода приемника 15 сигнала обратной св зи зафиксируетс  сигнал Подтверждение (отсутствие сигнала Переспрос), данный сигнал через блок 2 .управлени  поступит на блок 1 записи и считывани  информации,датчи ки б и 7 адресов, при этом закрывает с  ключ 8 по первому, а открываетс  по второму выходу и неискаженна  кодова  комбинаци  из 1-ои зоны выдаетс  на рекуррентную линию 10 задерж ки и блок 11 сложени  по модулю два дл  формировани  защитного итога.Таким образом, в процессе передачи кодограммы в 3-ю и 4-ю зоны буферного накопител  будут записаны все искаженные кодовые блоки информации, а на все неискаженные кодовые блоки будет сформирован защитный итог и передан в конце кодограммы на приемную станцию дл  сравнени  с защитным итогом, вырабатыва емым по правильно прин тым кодовым блокам информации. При положительном исходе сравнени  (т.е. в правильно прин тых кодовых блоках кодограммы нет необнаруженных ошибок) с анализатора 14 повтора передач не зафиксируетс  сигнал Повтор передач, по которому начинаетс  повторный режим считывани  в канал св зи из 3 и 4-ой зон буферного накопител  3 искаженных от первой передачи кодовых блоков информации и формирование защитного итога. Алгоритм считывани  информации и формирование защитного итога аналогичны вышеописанному, за исключением того, что искаженные кодовые блоки информации при повторной передаче записываютс  в 1-ю и 2-ю зоны буферного накопител , при третьей передаче - в 3-ю и 4-ю зоны, затем вновь в 1-ю и 2-ю зоны буферного накопител  и т.д., до правильной передачи последнего кодового блока инфор мации. При несравнении защитного ито га от второй, третьей и т.д. передач производитс  повторение только искаженных кодовых блоков в предыдущих передачах. Повторно кодограмма передаетс  полностью при несравнении защитного итога от первого ее приема. При несравнении защитного итога (что соответствует наличию хот  бы одного кодового блока с необнаруженной ошибкой) с анализатора 14 повтора передач зафиксируетс  сигнал,по которому организуетс  повторна  выдача информации по ранее описанному алгоритму. Устройство обеспечивает веро тность необнаруженной ошибки в кодограмме (т 500 тел.зн.) - минимальном снижении информационной скорости. Кроме того, данное устройство обрабатывает информацию на канальной скорости и более проще реализуетс , чем известное устройство, т.е. имеет более высокую техникоэкономическую эффективность. Формула изобретени  Передающее устройство системы с решающей обратной св зью с повторением только искаженных комбинаций,содержащее буферный накопитель, блок кодировани , датчик комбинации Покой , приемник сигнала обратной св зи , ключ и блок -управлени , отличающеес  тем, что, с целью повышени  достоверности информации, введены последовательно соединенные рекуррентна  лини  задержки, блок сложени  по модулю два и блок записи и считывани  информации, а также четыре датчика адресов и последовательно соединенные датчик меток времени и анализатор повтора передач, второй вход которого объединен со входом приемника сигнала обратной св зи, а выход анализатора повтора передач подключен к первому входу блока управлени , к второму входу которого подключен выход приемника сигнала обратной св зи, а выходы блока управлени  подключены ко входу датчика. меток времени, первому входу ключа, объединенному с первыми входами датчика комбинации Покой и блока кодировани , входам датчиков адресов и второму входу блока записи и считывани  информации, к третьему входу которого подключен первый выход ключа, а выход блока записи и считывани  информации подключен к первому входу буферного накопител , к управл ющим входам которого подключены выходы датчиков адресов, а выход буферного накопител  подключен к второму входу ключа, к третьему входу которого подключен выход блока сложени  по модулю два, при этом второй выход ключа подсоединен ко входу рекуррентной линии задержки и второму входу блока сложени  по модулю два, а третий выход ключа и выход датчика комбинации Покой подключены ко второму входу блока кодировани . Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР № 642860, кл. Н 04 L 1/16, 1976 (прототип ) .
SU792855497A 1979-12-14 1979-12-14 Передающее устройство системы с решающей обратной св зью SU866764A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792855497A SU866764A1 (ru) 1979-12-14 1979-12-14 Передающее устройство системы с решающей обратной св зью

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792855497A SU866764A1 (ru) 1979-12-14 1979-12-14 Передающее устройство системы с решающей обратной св зью

Publications (1)

Publication Number Publication Date
SU866764A1 true SU866764A1 (ru) 1981-09-23

Family

ID=20866093

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792855497A SU866764A1 (ru) 1979-12-14 1979-12-14 Передающее устройство системы с решающей обратной св зью

Country Status (1)

Country Link
SU (1) SU866764A1 (ru)

Similar Documents

Publication Publication Date Title
US3657700A (en) Forward error correcting system
US7340669B2 (en) Memory efficient streamlined transmitter with a multiple instance hybrid ARQ
JPS5930353B2 (ja) 情報送受信装置
SU866764A1 (ru) Передающее устройство системы с решающей обратной св зью
US3449718A (en) Error correction by assumption of erroneous bit position
GB1477614A (en) Transmitting station and receiving station for operating with a systematic recurrent code
RU2019044C1 (ru) Устройство для передачи и приема дискретной информации с селективным запросом ошибок
SU866775A1 (ru) Устройство приема дискретной информации
SU896658A1 (ru) Способ передачи кодовых последовательностей сообщений в дуплексных системах передачи
SU568199A1 (ru) Передатчик телеграфного аппарата с автоконтролем
SU752444A1 (ru) Декодирующее устройство
SU696625A1 (ru) Устройство приема дискретной информации дл систем с решающей обратной св зью
SU849517A1 (ru) Устройство дл приема сообщений вСиСТЕМАХ пЕРЕдАчи иНфОРМАции C РЕшА-ющЕй ОбРАТНОй СВ зью
SU1197114A1 (ru) Устройство дл передачи и приема дискретной информации с коррекцией ошибок
SU556562A1 (ru) Устройство дл передачи дискретной информации
SU698149A1 (ru) Устройство дл передачи и приема дискретной информации с коррекцией
JPS6342534A (ja) 通信システム
SU930716A1 (ru) Устройство приема-передачи дискретной информации с решающей обратной св зью
SU517174A1 (ru) Устройство дл защиты от ошибок
KR880012030A (ko) 데이타 수신장치
SU1425757A1 (ru) Устройство дл приемопередачи информации с контролем ошибок
JPS58164376A (ja) 画デ−タ再送方式
SU467486A1 (ru) Система передачи данных с решающей св зью
SU944130A1 (ru) Устройство дл исправлени ошибок в кодовой комбинации
SU488245A1 (ru) Устройство дл передачи информации