SU856010A1 - Device for phasing synchronous pulse sources - Google Patents

Device for phasing synchronous pulse sources Download PDF

Info

Publication number
SU856010A1
SU856010A1 SU792837723A SU2837723A SU856010A1 SU 856010 A1 SU856010 A1 SU 856010A1 SU 792837723 A SU792837723 A SU 792837723A SU 2837723 A SU2837723 A SU 2837723A SU 856010 A1 SU856010 A1 SU 856010A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
divider
counter
phase
Prior art date
Application number
SU792837723A
Other languages
Russian (ru)
Inventor
Валерий Львович Чураков
Вячеслав Васильевич Приходько
Original Assignee
Предприятие П/Я В-2769
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2769 filed Critical Предприятие П/Я В-2769
Priority to SU792837723A priority Critical patent/SU856010A1/en
Application granted granted Critical
Publication of SU856010A1 publication Critical patent/SU856010A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

(54) УСТРСЙСТВО ДЛЯ ФАЗИРСЕАНИЯ СИНХРОННЫХ(54) DEVICE FOR PHASING OF SYNCHRONOUS

ИСТОЧНИКОВ импульссеSOURCES OF IMPULSE

II

Изобрегение относитс  к автоматике, в часгностн к устройствам фаз|фовани .Image refers to automation, in particular, to devices of phases |

Известно устройство фазировани  синхронных истошюсов импульсов, содержа щее два дглитеп  частагы, двухвходовые элементы И, ИЛИ и счетчик TilОднако такое устройство характеризуетс  низкой надежностью функционировани .A device for phasing synchronous pulse sources, containing two parts, two-input elements AND, OR and a counter Til, is known. However, such a device is characterized by a low reliability of operation.

Наиболее близким по технической cyntности и достигаемому результату к предлатаемому  вл етс  устройство фазировани  синхронных источников импульсов, содержащее генератор импульсов, два делител  частоты, элементы И, ИЛИ и счетчик 2.,5The closest in technical cynthe and achieved result to the proposed one is a device for phasing synchronous sources of pulses, comprising a pulse generator, two frequency dividers, AND, OR elements, and counter 2., 5

Однако такое устройство имеет ограниченные функциональные возможности, так как не позвол ет устанавливать фазу одного делител  с фазой другого делител , если скнхропосылка {тредставлона не в ви- щ де импульса, а в виде периодической ко- довой группы.However, such a device has limited functionality, since it does not allow to establish the phase of one divider with the phase of another divider, if the screen for sending {trevistlon not in the form of a pulse, but in the form of a periodic code group.

Цель изобретени  - pacimipenHe функциональных возможностей устройства.The purpose of the invention is the pacimipenHe functionality of the device.

Claims (2)

Поставленна  цель достигаетс  тем, что в устройство фазирбвани  синхронных источников импульсов, содержащее счетчик , генератср импульсов, вькоЬ которого соединен со входом блока кодировани  к передачи синхропосьшки, выход которого соединен с первым входом элемента совпадени , второй вход KOTqioro соединен с выходом делител , дополнительно введены три элемента И, формирователь, элемент НЕ, причем выход элемента совпадени , через элемент НЕ и первый элемент И срединен со счетным входом счетчика, вход сброса KOTqporo соединен с выходом второго элемента И, первый вход которого соединен со втор)1м входом первого элемента И и выходом делител , а второй вход второго элемента И соединен с выходом элемента совпадени , при этом выход счетчика подключен через формирователь к первому входу третьего элемента И, второй вход которого соединен с выходом генератора импульсов, а его соединен со входом Делител . На чертеже показана функциональна  .схема устройства. Устройство содержит генератор 1 импульсов , выход которс го соединен с третьим элементом 2 И и блоком 3 кодировани  и передачи синхропосылки. Выход третьего элемента 2 И соединен со входом делител  4, выходы делител  4 и блока 3 кодировани  и передачи синхропосылки соединены ро элемента 5 совпадени , выход котсрс  о через элемент 6 НЕ соединен со входом первого элемента 7 И и непосредственно соединен со входом .второго элемента 8 И. Другие входы эпемептов 7 и 8 Vl соединены с выходом делител  4. Выход элемента 7 И соединен со счетным входом счетчика 9, фазирующий вход KOTopcfro соединен с выходом элемента 8 И, а выход счетчика 9 через формирователь 1О соединен со входом эле мента 2 И. Устройство дл  фазировани  синхронных источников импульсов работает следующим образом. Блок кодировани  и Г1е редачи синхропосылок , использу  частоту генератора 1, формирует кодовые последовательности, со держащие периодически повтор ющиес  кодовые . группы. Задача устройства - получить с вьрсода делител  4 стробигрующие импульсы, синфазные с периодически повто р ющимис  кодовыми группами блока 3 ко д ровани  и передачи сйнхропосышси. Это обозна.чает, что делитель 4 работает синхронно и синфазно с работой блока 3 кодировани  и передачи синхропосылки. о Предположим, что строб с Делител  4 не совпадает с периодической кодовой группой с блока 3, тогда на элементе 5 совпадени  не происходит совпадени  этих сигналов и на его выходе будет потенциал О в момент действи  строба с делител  4. Поэтому этот импульс не проходит через элемент 8 И, но срабатывает элемен 7 И, на втором входе которого будет потенциал 1 с элемента 6 НЕ. Сигнал с выхода элемента 7 И проходит на счетный вход счетчика 9, который подсчитьюает ко личество последовательных несовпадений фазы делител  4 и блока 3. По переполнению счетчика 9 срабатывает фсрмирователь 10, который дает запрещающий сигнал на один такт работы генератора 1, следовательно, фаза работы делител  4 пе{№мещаегс  на один такт генератора 1. Такое перемещение фазы работы делител  8 О4 4 продолжаетс  до тех пор пока фазы работы делител  4 и блока 3 совпадут. Тогда в момент действи  строба с делител  4 на выходе элемента 5 совпадени  по в етс  потенциал 1, который проходит через элемент 8 И и поступает на сброс счетчика 9. Следовательно, на выходе счетчика сигналов не будет, и перемеение фазы работы делител  4 прекращаетс . Таким образом, предлагаемое устройство подстраивает фазу делител  за счет исключени  на его счетном входе отдельных периодов сигнала генератсра, облада® достаточной помехоустойчивостью, так как факт рассогласовани  фазы устанавливаетс  после многократного последовательного несовпадени , и расширенными функциональнымй возможност ми. Формула изобретени  Устройство дл  фазировани  синхронных источников импульсов, содержащее счетчик , reiepsTop импульсов, выход которого соединен со входом блока кодировани  и передачи синхропосылки, вьЬсод которого соединен с первым входом элемента совпадени , второй вход которого соединен с выходом делител , отличающеес  тем, что, с целью расширени  функциональных возможностей устройства, в него дополнительно введены три элемента И, формирователь, элемент НЕ, причем выход элемента совпадени  через элемент НЕ и первый элемент И соединен со счетным входом счетчика, вход сброса которого соединен с выходом вТЬрого элемента И, первый вход которого соедин ен со вторым входом первого элемента И и выходом делител , а второй вход второго элемента И соединен с выходом элемента совпадени , при этом выход счетчика подключен через формирователь к первому входу третьего элемента И, второй вход которого соединен с вьрсодом генератора импульсов, а его выход соединен со входом делител . Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР N 437232, кл. Н ОЗ К 29/ОО, 1974. The goal is achieved by the fact that the pulse phase generator device, containing a counter, a pulse generator, which is connected to the input of the coding unit for transmitting the sync pad, the output of which is connected to the first input of the coincidence element, the second input of KOTqioro is connected to the output of the divider; the element I, the driver, the element NOT, and the output of the element coincidence, through the element NOT and the first element I is centered with the counting input of the counter, the reset input KOTqporo is connected to the output of the second el And, the first input of which is connected with sec. 1m input of the first element And and the output of the divider, and the second input of the second element And is connected to the output of the coincidence element, while the output of the counter is connected through the driver to the first input of the third element And, the second input of which is connected to the output of the pulse generator, and it is connected to the input of the Divider. The drawing shows the functional scheme of the device. The device comprises a pulse generator 1, the output of which is connected to the third element 2 And and the block 3 for coding and transmitting the synchro send. The output of the third element 2 And is connected to the input of the divider 4, the outputs of the divider 4 and the coding and synchronization transmission block 3 are connected by the po element 5, the output is connected through the element 6 and is NOT connected to the input of the first element 7 And directly connected to the input of the second element 8 I. The other inputs of epimepts 7 and 8 Vl are connected to the output of divider 4. The output of element 7 and is connected to the counting input of counter 9, the phasing input of KOTopcfro is connected to the output of element 8 I, and the output of counter 9 through shaper 1O is connected to input of element 2 And Device l phasing synchronous pulse sources operates as follows. The coding unit and sync transmissions, using oscillator frequency 1, form code sequences containing periodically repeated code sequences. groups. The task of the device is to receive, from the satellite divider 4, strobing pulses in phase with periodically repeating code groups of the coder unit 3 and transmitting to the sun. This means that the divider 4 operates synchronously and in phase with the operation of block 3 of the encoding and transmission of the synchrotransmit. o Suppose that the strobe with the Divisor 4 does not coincide with the periodic code group from block 3, then on element 5 there is no coincidence of these signals and at its output will be the potential O at the time of the gate with divider 4. Therefore, this pulse does not pass through the element 8 And, but the element 7 is triggered, the second input of which will be potential 1 from element 6 NOT. The signal from the output of the element 7 and passes to the counting input of counter 9, which counts the number of consecutive mismatches between the phase divider 4 and block 3. By overflowing the counter 9, send the actuator 10, which gives a inhibitory signal for one clock of the generator 1, therefore, the phase divider 4 ne {nc) one clock cycle of generator 1. This movement of the phase of operation of the 8 O4 divider 4 continues until the phases of operation of the divider 4 and unit 3 coincide. Then at the time of the strobe with the splitter 4 at the output of the element 5 there coincides potential 1, which passes through the element 8 And enters the reset of the counter 9. Consequently, there will be no output at the output of the signal counter, and the phase shift of the divider 4 stops. Thus, the proposed device adjusts the phase of the divider due to the exclusion of separate periods of the oscillator signal at its counting input, has sufficient noise immunity, since the fact of phase mismatch is established after multiple consecutive mismatches, and enhanced functionality. Claims An apparatus for phasing synchronous pulse sources, comprising a counter, reiepsTop pulses, the output of which is connected to the input of a coding and transmission unit of the synchro send, the bb of which is connected to the first input of the coincidence element, the second input of which is connected to the output of the divider, characterized in that expanding the functionality of the device, it additionally introduces three AND elements, a shaper, an NOT element, and the output of the coincidence element through the NOT element and the first AND element is connected with the counter input of the counter, the reset input of which is connected to the output of the THROUGH element AND, the first input of which is connected to the second input of the first element AND and the output of the divider, and the second input of the second element AND is connected to the output of the coincidence element, while the output of the counter is connected through the driver to the first input of the third element And, the second input of which is connected to the output of the pulse generator, and its output is connected to the input of the divider. Sources of information taken into account in the examination 1. The author's certificate of the USSR N 437232, cl. N OZ K 29 / OO, 1974. 2.Авторское свидетельство СССР № 586568, кл. Н 03 К 23/ОО, 1977. 2. USSR author's certificate number 586568, cl. H 03 K 23 / OO, 1977. гg FHUJFHUJ ii f-Sf-s ss §.§.
SU792837723A 1979-11-12 1979-11-12 Device for phasing synchronous pulse sources SU856010A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792837723A SU856010A1 (en) 1979-11-12 1979-11-12 Device for phasing synchronous pulse sources

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792837723A SU856010A1 (en) 1979-11-12 1979-11-12 Device for phasing synchronous pulse sources

Publications (1)

Publication Number Publication Date
SU856010A1 true SU856010A1 (en) 1981-08-15

Family

ID=20858413

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792837723A SU856010A1 (en) 1979-11-12 1979-11-12 Device for phasing synchronous pulse sources

Country Status (1)

Country Link
SU (1) SU856010A1 (en)

Similar Documents

Publication Publication Date Title
SU856010A1 (en) Device for phasing synchronous pulse sources
SU855529A2 (en) Discrete device for phase-shifting
SU873438A1 (en) Matched radio link with noise-like signals
SU1150731A1 (en) Pulse generator
SU1220115A1 (en) Device for generating time signals
SU614549A1 (en) Phase manipulator
SU1617647A2 (en) Device for correcting time scale
SU758548A1 (en) Device for shaping clock synchrosignal
SU429558A1 (en) TELEVISION DEVICE
SU668081A2 (en) Device for synchronizing check and standard digital signals
SU1219982A1 (en) Digital averaging phase meter
SU694982A1 (en) Synchronization arrangement
SU1635270A1 (en) Device for discrete-and-phase locking
SU1169186A1 (en) Transmitter of test signals of short-wave radio paths
SU777882A1 (en) Phase correcting device
SU487457A1 (en) Device for synchronizing pulse sequences
SU1042053A1 (en) Reserved accumulating converter of shaft turn angle to code
SU605327A1 (en) Pulse receiver synchronising arrangement
SU860326A1 (en) Device for asynchronous interfacing of digital signals
SU450342A1 (en) Pickup code generator of multichannel digital communication systems with pulse code modulation and time division of channels
SU1125759A1 (en) Synchronizing device
SU566386A1 (en) Delta-modulation signal transmission system
SU1278801A1 (en) Electronic time-piece with correction device
SU573897A1 (en) Discrete synchronization device
SU911694A1 (en) Controllable pulse train generator