SU851396A1 - Преобразователь последовательногоКОдА B пАРАллЕльНый - Google Patents

Преобразователь последовательногоКОдА B пАРАллЕльНый Download PDF

Info

Publication number
SU851396A1
SU851396A1 SU792845913A SU2845913A SU851396A1 SU 851396 A1 SU851396 A1 SU 851396A1 SU 792845913 A SU792845913 A SU 792845913A SU 2845913 A SU2845913 A SU 2845913A SU 851396 A1 SU851396 A1 SU 851396A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
converter
trigger
information
output
Prior art date
Application number
SU792845913A
Other languages
English (en)
Inventor
Владимир Иванович Дронов
Игорь Юрьевич Когге
Анатолий Владимирович Балаболин
Михаил Спиридонович Кудашов
Original Assignee
Предприятие П/Я А-1001
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1001 filed Critical Предприятие П/Я А-1001
Priority to SU792845913A priority Critical patent/SU851396A1/ru
Application granted granted Critical
Publication of SU851396A1 publication Critical patent/SU851396A1/ru

Links

Landscapes

  • Dc Digital Transmission (AREA)

Description

Изобретение относится к автоматике и вычислительной технике и предназначено для преобразования последовательных двоичных кодов, поступающих по линии связи, в параллель- 3 ный код.
Известен преобразователь последовательного кода в параллельный содержащий дешифратор, регистр сдвига, коммутатор, триггер режима, триггер выбора комбинации, счетный триггер, генератор тактовых сигналов, блок формирования сигнала Конец кодовой комбинации, элемент задержки £1}. 15
Недостаток этого преобразователя состоит в сложности схемного решения, что требует большого количества оборудования и снижает надежность работы преобразователя. 20
Наиболее близким к предлагаемому по технической сущности и схемному построению является преобразователь последовательного кода в параллельный^ содержащий блок приемных регистров, распределитель импульсов и группу элементов И, входы которых соединены с разрядными выходами распределителяимпульсов, а выходы соединены с ин- 30 формационными входами блока приемных регистров [2].
Недостаток такого преобразователя состоит в относительно низком быстродействии, связанном с тем, что он не обеспечивает непрерывного приема информации, поступающей из канала обмена по линии связи, в такте работы канала обмена с вычислительным устройством, которое в процессе обработки информации сбрасывает ее в канал обмена, что снижает быстродействие канала обмена и требует наличия дополнительной памяти в канале обмена для хранения информации, поступающей с вычислительного устройства.
-Цель изобретения - увеличение быстродействия.
Указанная цель достигается тем, что в преобразователь последовательного кода в параллельный, содержащий блок приемных регистров, распределитель импульсов и группу элементов И, первые входы которых Соединены с разрядными выходами распределителя импульсов, а выходы соединены с информационными входами блока приемных регистров, введены.триггер записи, триггер подготовки, Элемент ИЛИ, элемент НЕ и четыре элемента И,причем информационный вход преобразователя подключен к первым входам первого и второго элементов И и через элемент НЕ к первому входу третьего элемента И, вход синхроимпульсов преобразователя соединен со вторыми входами первого и второго элементов И и с первым входом четвертого элемента И, выход первого элемента И подключен к синхровходу и 5-входу триггера записи, единичный выход которого соединен с третьим входом второго элемента И и вторым входом четвертого, элемента И, а нулевой выход подключен к третьему входу первого элемента И, выход второго элемента И соединен со вторыми входами элементов И группы, выход четвертого элемента И подключен ко входу распределителя импульсов, последний разрядный выход которого подключен к первому входу элемента ИЛИ и к □-входу триггера подготовки,единичный выход которого соединен со вторым входом третьего элемента И, выход' которого подключен к управляющему входу блока приемных регистров, к R-входу триггера записи и к К -входу триггера подготовки, а также ко Второму входу элемента ИЛИ, выход которого соединен с синхровходом триггера подготовки.
Это позволяет передавать информацию со скоростью ее обработки в канале обмена и не требует наличия дополнительной памяти в канале обмена для хранения обработанной информации, поступающей с вычислительного устройства.
На чертеже представлена функцио- ; нальная схема предлагаемого преобразователя, содержащего блок приемных регистров, обеспечивающий прием η 'четырехразрядных слов, поступающих в преобразователь в последовательном коде.
Преобразователь последовательного кода в параллельный содержит элементы И 1-8, элемент НЕ 9, элемент ИЛИ 10, триггер 11 записи,триггер' 12 подготовки, распределитель 13 импульсов, блок 14 приемных регистров, информационный вход 15, вход 16 синхроимпульсов. Элементы 'и 5-8 образуют в совокупности группу элементов И 17.
Перед началом работы преобразователь tприводится в исходное состояние. В результате чего триггер 11 записи и трйггер 12 подготовки находятся в нулевом состоянии, в блоке 14 приемных регистров подготовлен к приему первый приемный регистр, а распределитель 13 импульсов подготав1 ливает к работе элемент И 5.
Преобразователь работает следующим образом.
Каждое информационное слово, поступающее в последовательном коде на информационный вход 15 преобразователя, состоит из маркера слова и кодограммы, которые сопровождаются синхроимпульсами, поступающими на вход 5 16 преобразователя. При этом маркер слова следует перед кодограммой.
По приходу первого информационного слова на первый вход первого элемента И 1 поступает маркер слова, который стробируется синхроимпульсом, поступающим со входа 16 преобразователя на второй вход первого элемента И 1. Первый элемент И 1, подготовленный к работе сигналом, пос15 тупающим с нулевого выхода триггера 11 записи, открывается и выдает на выходе сигнал, по заднему фронту которого триггер 11 записи переходит в единичное состояние, запрещая работу первого элемента И 1 и подготавливая к работе второй элемент И 2 для принятия кодограммы, следующей за маркером, а также четвертый элемент И 4 для прохождения синхроимпульсов на вход распределителя 13 импульсов.
С этого момента начинается процесс принятия кодограммы, поступающей в последовательном коде, и преобразование- ее в параллельный код.
__ Принцип приема и преобразования 30 передаваемой кодограммы рассмотрим на примере приема кодограммы 0101. При поступлении первого.знака кодограммы, равного единице, на первый вход второго элемента И 2, стробиру35 емого синхроимпульсом по второму входу, второй элемент И 2 открывается, и на его выходе появляется сигнал, который поступает на первые входы элементов И 5-8. Однако к ра40 боте подготовлен только элемент И 5 сигналом, поступающим с первого выхода распределителя 13 импульсов. Элемент И 5 открывается и выдает на выходе сигнал, по заднему фронту которого в первый разряд первого приемного регистра блока 14 приемных регистров записывается единица принимаемой кодограммы.
Синхроимпульс, сопровождающий первый знак передаваемой «кодограммы, поступает также через элемент И 4 на вход распределителя 13 импульсов, который по заднему фронту синхроимпульса переходит во второе положение, подготавливая к работе элемент И 6. На этом заканчивается процесс приема первого знака кодограммы .
Второй знак передаваемой кодограммы равен нулю, поэтому по при60 ходу на второй вход элемента И 2 синхроимпульса сигнал на выходе второго элемента И 2 отсутствует. Сигнал на выходе элемента И 6 также отсутствует. Следовательно, во вто65 Ром разряде первого приемного ре5 гистра блока 14 приемных регистров подтверждается нуль принимаемой кодограммы.
Синхроимпульс, сопровождающий второй знак передаваемой кодограммы, поступает также через элемент И 4 на вход распределителя 13 импульсов, а который по заднему фронту синхроимпульса переходит в третье положение, подготавливая к работе элемент И 7. На этом заканчивается процесс приема второго знака кодограммы.
Прием третьего и четвертого знаков кодограммы аналогичен вышеописанному циклу.
В момент приема последнего знака кодограммы на последнем выходе распределителя 13 импульсов присутствует сигнал, который разрешает работу элемента И 8. Этот сигнал также поступает на 3 -вход и через элемент ИЛИ 10 на синхровход триггера 12, 20 подготавливая его к работе. После прйема последнего знака кодограммы распределитель импульсов по заднему фронту синхроимпульса переходит в исходное состояние, формируя разре- 25 шающий сигнал на своем первом выходе для работы элемента И 5. По заднему фронту сигнала с последнего выхода распределителя импульсов триггер 12 переходит в единичное состояние, под- jq готавливая.к работе элемент И З.Так как передача кодограммы первого передаваемого слова закончена, то сигнал с элемента НЕ 9, говорящий об отсутствии передаваемой информации, открывает элемент ИЗ, и на его выходе формируется сигнал, по переднему фронту которого блок 14 приемных регистров подключает к выходам элементов И 5-8 второй приемный регистр, а триггер 11 записи переходит в нуле- 40 вое, исходное состояние, запрещая работу элементов И 2 и 4. Кроме того, сигнал с выхода элемента И 3 поступает на К -вход и через элемент ИЛИ 10 на синхровход триггера 12, подго- 45 тавливая его к работе. На этом заканчивается прием первого информационного слова.
Прием второго информационного слова аналогичен вышеописанному циклу,<θ за исключением того, что по переднему фронту маркера слова сигнал с элемента И 3 прекращается и триггер 12 подготовки по концу сигнала с элемента И 3 переключается в исходное, нулевое состояние. Далее про- аа цесс принятия информационного слова аналогичен вышеописанному циклу.
Процесс приема и преобразования информационных слов, поступающих на.Информационный вход 15 преобра- 60 зователя, продолжается до принятия из канала обмена по линии связи п-го информационного слова.
Использование предлагаемого преобразователя обеспечивает расширение 45 функциональных возможностей за счет непрерывного режима приема и преобразования информации, Поступающей из канала обмена по линии связи, что позволяет передавать информацию из канала обмена по линии связи в предлагаемый преобразователь со скоростью ее обработки в канале обмена и не требует наличия дополнительной памяти в канале обмена для хранения обработанной информации, поступающей с вычислительного устройства. Кроме того, использование в предлагаемом преобразователе триггера записи, триггера подготовки, распределителя импульсов , блока приемных регистров, которые изменяют свое состояние по заднему фронту управляющего сигнала, 'делает его не критичным к приходу передних фронтов синхроимпульсов и сигналов маркера слова и знаков кодограммы, а использование маркера слова в составе передаваемого информационного .слова существенно упрощает преобразователь по приему и преобразованию информационных слов, содержащих нулевую информацию, а также, информационных слов, первый передаваемый знак кодограммы которых равен нулю, что существенно повышает надежность и достоверность преобразованной информации.

Claims (2)

1.Авторское свидетельство СССР № 407302, кл, G Об F 5/04, 1974.
2.Авторское свидетельство СССР № 628485, кл. G 06 F 5/04, 1976.
If
ft
U)i
//
м
р
pEhr
«
SU792845913A 1979-11-30 1979-11-30 Преобразователь последовательногоКОдА B пАРАллЕльНый SU851396A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792845913A SU851396A1 (ru) 1979-11-30 1979-11-30 Преобразователь последовательногоКОдА B пАРАллЕльНый

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792845913A SU851396A1 (ru) 1979-11-30 1979-11-30 Преобразователь последовательногоКОдА B пАРАллЕльНый

Publications (1)

Publication Number Publication Date
SU851396A1 true SU851396A1 (ru) 1981-07-30

Family

ID=20861945

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792845913A SU851396A1 (ru) 1979-11-30 1979-11-30 Преобразователь последовательногоКОдА B пАРАллЕльНый

Country Status (1)

Country Link
SU (1) SU851396A1 (ru)

Similar Documents

Publication Publication Date Title
SU851396A1 (ru) Преобразователь последовательногоКОдА B пАРАллЕльНый
SU855651A1 (ru) Преобразователь параллельного кода в последовательный
SU694855A1 (ru) Устройство дл ввода информации
SU1179337A1 (ru) Микропрограммное устройство управлени
SU1727200A1 (ru) Устройство дл преобразовани последовательного кода в параллельный
SU1277125A1 (ru) Устройство дл обмена данными между электронно-вычислительной машиной и абонентами
SU723561A1 (ru) Устройство дл сопр жени
SU790304A1 (ru) Коммутатор
SU1109727A1 (ru) Устройство дл ввода информации
SU1654809A1 (ru) Систолическа структура дл вычислени логических функций
SU1068927A1 (ru) Устройство дл ввода информации
SU583424A1 (ru) Устройство дл сопр жени
SU1520480A1 (ru) Устройство дл программного управлени
SU1013942A1 (ru) Преобразователь двоично-дес тичного кода в двоичный
SU696467A1 (ru) Многоканальное устройство дл регистрации информации
SU1686480A1 (ru) Сдвигающее устройство
SU576588A1 (ru) Устройство дл цифровой магнитной записи
SU743230A1 (ru) Устройство дл временной коммутации
SU1481901A1 (ru) Преобразователь последовательного кода в параллельный
SU1439565A1 (ru) Генератор функций хаара
SU1216803A1 (ru) Устройство дл исправлени перекоса многодорожечной магнитной записи
SU1385129A1 (ru) Устройство дл сопр жени каналов св зи с ЭВМ
SU1130858A1 (ru) Преобразователь двоичного кода в двоично-дес тичный
SU1045398A1 (ru) Устройство выбора К из П
SU525078A1 (ru) Устройство управлени передачей информации между вычислительными машинами