SU743230A1 - Устройство дл временной коммутации - Google Patents

Устройство дл временной коммутации Download PDF

Info

Publication number
SU743230A1
SU743230A1 SU762435803A SU2435803A SU743230A1 SU 743230 A1 SU743230 A1 SU 743230A1 SU 762435803 A SU762435803 A SU 762435803A SU 2435803 A SU2435803 A SU 2435803A SU 743230 A1 SU743230 A1 SU 743230A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
inputs
output
outputs
signal
Prior art date
Application number
SU762435803A
Other languages
English (en)
Inventor
Николай Иванович Витиска
Original Assignee
Таганрогский радиотехнический институт им. В.Д.Калмыкова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Таганрогский радиотехнический институт им. В.Д.Калмыкова filed Critical Таганрогский радиотехнический институт им. В.Д.Калмыкова
Priority to SU762435803A priority Critical patent/SU743230A1/ru
Application granted granted Critical
Publication of SU743230A1 publication Critical patent/SU743230A1/ru

Links

Landscapes

  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)

Description

1
Изобретение относитс  к вычислительной технике и может использоватьс  в электронных автоматизированных телефонных станци х с уплотнением и коммутацией каналов.
Известно устройство дл  временной коммутации, содержащее первый распределитель, выходы которого подключены к управл ющим входам ключей первой группы, выходы которых соединены с сигнальным входом первого общего ключа, выход которого подключен к сигнальным входам ключей второй группы, управл ющие входы которых соединены с выходами второго распределител  и входами первого элемента ИЛИ, выход которого подключен к управл ющему входу первого общего ключа, а выходы ключей второй группы соединены, с входами первого блока пам ти, при этом вход первого распределител  соединен с входами второго блока пам ти, выходом второго элемента ИЛИ и входами второго распределител , к дополнительным входам которого подключены выходы второго блока пам ти, причем на первый вход второго элемента ИЛИ и на сигнальные входы ключей первой группы поданы
соответственно сигнал запуска и коммутационшле сигналы 1.
Однако известное устройство имеет невысокое быстродействие из-за боль- шого вретлени нерекоммутации.
Це.пь изобретени  - поилшение быстродействи  устройства.
Дл  этого в устройство дл  временЮ ной коммутации, содержащее первый распределите  ь, выходы которого подключены к управл ющим входам ключей первой группы, выходы КОТОЕМХ соединены с сигнальнь1м входом первого щего ключа, выход которого подключен к сигнальным входам к.лючей второй группы, управл ющие входы которых соединены с выходами второго распределител  и входами первого элемента
20 ИЛИ, выход которого подключен к управл ющему входу первого общего ключа, а выходы ключей второй группы соединены с входами первого блока пам ти/ при этом вход первого распределител 
25 соединен с входами второго блока пам ти , выходом второго элемента ИЛИ и входами второго распределител , к дополнительным входам которого подключены выходы второго блока пам ти,
,Q причем на первый вход второго элемента и на сигнальные входы ключей первой группы поданы соответственно сигнал запуска и коммутационные сигНсшы , введены второй и третий общие ключи, генератор одиночныхимпульсов два одновибратора, элемент И, три дополнительных элемента ИЛИ, элемент задержки, инвертор, регистр и дополнительные элементы И, входы которых соединены соответственно с выходами первого распределител , регистра и выходом инвертора, вход которого соединен с входом элемента задержки и выходом первого одновибратора, к входу которого подклюиены выходы второго-и третьего общих ключей, управл ющие входы которых -соединены соответственно с, выходами первого и третьего дополнительных элементов ИЛИ и с входами второго дополнительного элемента ИЛИ, вйход которого подключен к первому входу элемента И выход которого через генератор одиночных импульсов подключен к сигнгшь ному входу второго общего ключа и к входу первого одновибратора, выход которого соединен с сигнальным входом третьего общего ключа, при этом выходы дополнительных элементов И подключены к входам первого и третье го дополнительных элементов ИЛИ, выход элемента задержки соединен с вторым входом второго элемента ИЛИ, а второй вход элемента И соединен с питающей шиной. На чертеже приведена структурна  электрическа  схема предложенного устройства. Устройство дл  временной коммутации содержит первый распределитель п ключей 2 первой группы, первый ключ 3, m ключей 4 второй группы второй распределитель 5, первый элемент 6 ИЛИ, первый блок 7 пам ти, второй блок 8 пам ти, второй элемент 9ИЛИ, второй и третий общие ключи 10и 11, генератор 12 одиночных импульсов , два одновибратора 13 и 14, элемент 15 И, первый/ второй и третий дополнительные элементы 16, 17 и 18 ИЛИ, элемент 1У задержки инвертор 20, регистр 21, п дополнитель ных элементов 22 И и п дополнительны элементо.в 23 HJ второй блок 8 пам ти состоит из m счетчиков 24. Устройствоработает следующим образом . После подачи сигнала запуска на вход 25 в устройстве через второй элемент 9 ИЛИ производитс  установк в нулевое состо ние второго распределител  5, сдвиг на один разр д ло гической единицы в первом распределителе 1 и увеличение на единицу ад ресов во втором блоке 8 пам ти. В счетчиках 24, 24,...,24 второго блока 8 пам ти перед началом работы записывают адреса вход щих линий 26/1, 2 4г2бп. Причем, -если данна  вход ща  лини  26; должна быть скоммутирована с исход щей линией 27j, то в счетчик 24, записываетс  адрес данной вход щей линии 26} в пр мом коде при использовании суммирующих счетчиков 24 во втором блоке 8 пам ти. При применении в |Лчитающих счетчиков заноситс  адрес искомой вход щей линии 26-, в обратном коде. С помощью сигнала запуска возбуждаетс  в первоначальный момент времени первый выход первого распределител  1, открываетс  ключ 2 и .с выхода последнего разр да счетчика 24; формируетс  сигнал переноса. Этот сигнал перебросит в единичное состо ние i-тый разр д второго распределител  5, с выхода которого потенциал от крывает ключ 4 второй группы и через первый элемент 6 ИЛИ первый общий ключ 3-.;;Таким образом, комму1 Ируемые с игналы с вход щей линии 26 через -указанные открытые ключи записываютс  в те  чейки первого блСка 7 Псм ти, которые св заны с исход щей линией 27| . Последовательно открыва  остальные ключи 2 , . . . , 2 р первой группы и формиру  сигналы на счетных входах счетчиков 2 4;(,..., 2 4т можно, согласно заданной программе коммутации, распределить передаваемую информацию в первом блоке 7 пам ти. Затем одновременным считыванием из первого блока 7 пам ти передаютс  коммутируемые сигналы на искомые исход щие линии 27, 27,..., 27ff. Однако, в общем случае не по всем вход щим лини м 26, 262,..., 26t7i возможна передача информации, и поэтому временные интервалы, выдел емые дл  коммутации, будут различные. Чтобы учитывать эту особенность, в разр ды регистра 21 записываетс  логическа  единица (когда по вход щей линии 26 переданы коммутируемые сигналы ) и ноль, если вход ща  лини  26 свободна. Если в i-TOM разр де регистра 21 зафиксирована логическа  единица, то через соответствующий открытый дополнительный элемент 221 И и первый дополнительный элемент 16 ИЛИ формируетс  сигнал, который через третий дополнительный элемент 18 ИЛИ открывает элемент 15 И и второй общий ключ 10. Потенциал с выхода элемента 15 И вклйчает генератор 12 одиночных импульсов. .Импульс с его выхода проходит через второй общий ключ 10, и поступает на вход первого одновибратора 13, который формирует на своем выходе импульс по заднему фронту входного сигнала. Таким образом , импульс с выхода первого одновибратора 13 образуетс  здесь через врем , выделенное на передачу коммутируемых сигналов по i-той вход щей линии 26( .
Когда же в 1-том разр де регистра 21 записан логический ноль, то через соответствующий открытый дополнительный элемент 23j И и второй дополнительный элемент 17 ИЛИ сформируетс  сигнал, который через третий дополнительный элемент 18 ИЛИ открывает элемент 15 И и третий общий ключ 11, Как и прежде, потенциалом с выхода элемента 15 И включаетс  генератор 12 одиночных импульсов, с выхода которого одиночный импульс поступает на вход второго одновибратора 14. Последний формирует импульс на выходе по переднему фронту входного сигнала. Далее сформированный импульс проходит через открытый третий общий ключ 11 и поступает на вход первого одновибратора 13, который уже по заднему фронту формирует выходной импульс..

Claims (1)

1. Патент Франции 2127344, 60 кл. Н 04 Q 11/00, 1972 (прототип ) .
SU762435803A 1976-12-28 1976-12-28 Устройство дл временной коммутации SU743230A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762435803A SU743230A1 (ru) 1976-12-28 1976-12-28 Устройство дл временной коммутации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762435803A SU743230A1 (ru) 1976-12-28 1976-12-28 Устройство дл временной коммутации

Publications (1)

Publication Number Publication Date
SU743230A1 true SU743230A1 (ru) 1980-06-25

Family

ID=20688935

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762435803A SU743230A1 (ru) 1976-12-28 1976-12-28 Устройство дл временной коммутации

Country Status (1)

Country Link
SU (1) SU743230A1 (ru)

Similar Documents

Publication Publication Date Title
SU743230A1 (ru) Устройство дл временной коммутации
GB1044580A (en) System for reading from a large computer-store
US4218588A (en) Digital signal switching system
SU733021A1 (ru) Запоминающее устройство
SU1394451A1 (ru) Устройство дл регистрации дискретных сигналов
SU1267402A1 (ru) Устройство дл выбора заданного числа повторений двоичных чисел
SU1198564A1 (ru) Устройство дл записи информации в оперативную пам ть
SU1007104A1 (ru) Датчик случайных чисел
SU1378038A1 (ru) Пространственно-временна цифрова коммутационна система
SU1095165A1 (ru) Устройство дл опроса абонентов
SU1458873A2 (ru) Многоканальное устройство дл приоритетного подключени абонентов к общей магистрали
SU1141394A1 (ru) Устройство дл ввода информации
SU1312569A1 (ru) Генератор пор дковых статистик
SU1515190A1 (ru) Устройство дл управлени вызовом информации
SU858109A1 (ru) Буферное запоминающее устройство
SU1564635A1 (ru) Устройство дл сопр жени N абонентов с М ЭВМ
SU1241228A1 (ru) Устройство дл упор дочивани чисел
SU1298756A1 (ru) Устройство дл межмашинного обмена
SU641438A1 (ru) Устройство дл сопр жени основной и вспомагательных цифровых вычислительных машин
SU1179349A1 (ru) Устройство дл контрол микропрограмм
SU1179325A1 (ru) Генератор последовательностей случайных чисел
SU1725237A1 (ru) Устройство дл селекции признаков объектов
SU489107A1 (ru) Устройство отладки программ дл посто нного запоминающего устройства
SU496674A2 (ru) Многоканальный преобразователь частоты в код
SU1633529A1 (ru) Устройство дл мажоритарного выбора асинхронных сигналов