SU826554A1 - Dynamic flip-flop - Google Patents

Dynamic flip-flop Download PDF

Info

Publication number
SU826554A1
SU826554A1 SU792807394A SU2807394A SU826554A1 SU 826554 A1 SU826554 A1 SU 826554A1 SU 792807394 A SU792807394 A SU 792807394A SU 2807394 A SU2807394 A SU 2807394A SU 826554 A1 SU826554 A1 SU 826554A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
trigger
flop
flip
dynamic
Prior art date
Application number
SU792807394A
Other languages
Russian (ru)
Inventor
Михаил Алексеевич Попов
Юрий Петрович Ларионов
Original Assignee
Предприятие П/Я В-2867
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2867 filed Critical Предприятие П/Я В-2867
Priority to SU792807394A priority Critical patent/SU826554A1/en
Application granted granted Critical
Publication of SU826554A1 publication Critical patent/SU826554A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

(54) ДИНАМИЧЕСКИЙ ТРИГГЕР(54) DYNAMIC TRIGGER

Claims (2)

Изобретение относитс  к автоматике и вычислительной техйике и может &iiTb использовано в качестве элемента пам ти дл  построеНИН регистров хранени  информации счетчиков и распределителей сигналов. Известен динамический триггер, содержащий три RS-триггера. Один ВЗ григгер  вл етс  основным, а два другие - коммут фуюпщми . Триггер имеет два управл ющих входа и тактируетс  фронтом 1. Недостатком известного триггера  вл етс  то, что наличие единичного потенциала на вход Rot запрещает установку триггера в единичное состо ние по отрицательному фронту на входе С. Дл  сброса триггера, т. е. установки его в нулевое состо нне, на вход RO i необходимо подавать короткие положительные импульсы напр жени . Известен динамический триггер (О иггер), тактируемый фроитом, состо щий из грех RS- триггеров. Один RS-триггер  вл етс  основным два другие - коммутирующими. Схема D- триггера н имметрична, и управление ведетс  только.по одному D-входу. Воздействие потен-; цнала на управл ющем О-входе про вл етс  только при переходе сигнала на С-входе От :0 к 1. Дл  работы D-триггера в счетном, режиме выход Q подключают к управл ющему D-входу, а на С-вход подают серию импульсов. Кроме динамического С-входа, . D-триггер имеет потенциальные входы So i и RO.I- Дл  этих входов действующим зиачеш( )ем напр жени , вызывающим переходной процесс в D-триггере  вл етс  нулевой уровень напр жени . Наличие н} евого уровн  иа входе ROI исключает возможность установю: D-триггера в единичное состо ние положительным фронтом напр жени  на его С-входе Д2. В св зи с зтим возникает необходимость в формировании коротких отрицательных импульсов напр жени  дл  подачи их на вход ROI- Это  вл етс  недостатком вышеописанного D-триггера. Цель 1федпагаемого изобретени  - расширение функциональных возможностей динамического триггера. Поставлеша  цепь достигаетс  тем, что в динамический триггер, содержащий D-триггер. тактируемый фронтом, введен второй D-триг гер, тактируемый фронтом, выходом подключен ный к R-входу первого D-триггера, S-вход, D-вход и С-вход которого  вл етс  соответственно S-входом, D-входом и С-входом динамического триггера, а единичный и нулевой выходы - выходами динамического триггера, кроме того, единичный выход первого D-триггера подсоединен к R-входу второго D-триггера , S-вход и С-вход которого  вл ютс  соответственно R-входом и данамическим R-входом динамического триггера, а D-вход - управл ющим входом дл  динамического Rвхода . На фиг. 1 приведен динамический триггер, функциональна  схема; на фиг. 2 - то же условное обозначе1ще. Устройство содержит основной D-триггер 1 тактируемый фронтом, с целью расширени  функциональных возможностей, введен вспомогательный D-триггер 2, тактируемый фронтом выходом 3 подключенный к R-входу 4 первого D-триггера 1, S-вход 5, D-вход 6 и С-вход 7 которого  вл ютс  соответственно S-входом, D-входом и С-входом динамичес кого триггера, а единичный 8 и нулевой 9 выходы - выходами динамического триггера, кроме того, единичный выход первого D-триг гера подсоединен к R-входу 10 второго Dтриггера 2, S -вход Ни С-вход 12 которого  вл ютс  соответственно R-входом и динамическим R-входом динамического триггера, а D-вход 13 - управл ющим входом дл  динамического R-входа. Устройство работает следующим образом. D-триггер 1 переключаетс  из одного состо ни  в другое по положительному фронту, на его С-входе в зависимости от уровн  сигнала на управл ющем О-входе. Имеетс  возможность переключени  D-триггера 1 из едини ного состо ни  в нулевое по положительному фронту на С-схеме D-триггера , на D-входе которого установлен единичный уровень иапр }кени . Предположим, D-триггер 1 находитс  в единичном состо нии, а D-триггер 2 -г в нулевом состо нии. На единичном выходе Dтриггера 1 и на нулевом выходе D-триггера 2 установлен единичный уровень напр жени . В данном случае отсутствует воздействие одноо D-триггера на другой. При подаче перепада от О к 1 на С-вход О-триггера 2 (на его D-вход должен быть подан единичный уровень напр жени ), он переключаетс  в единичное состо ние, нулевой уровень сигнала с его выхода переключает D-триггер 1 в нулевое состо ние. На единичном выходе Q-триггера 1 по вл етс  нулевой уровень напр жени , который переключаетD- триггер 2 в исходное нулевое состо ние и удерживает его в этом состо нии до тех пор, пока D-триггер 1 не переключитс  в единичное состо ние . Дл  работы динамического триггера в счетном , режиме необходимо организовать соединение , которое на фиг. 1 и фиг. 2 указано пунктирной линией. Формула изобретени  Динамический триггер, содержащий D-триг гер, тактируемый фронтом, отличающийс  тем, что, с целью расширени  функциональных возможностей, в него введен второй D-триггер, тактируемый фронтом, выходом подключенный к R-входу первого О-триггера, S-вход, О-вход и С-вход которого  вл ютс  соответственно S-входом, D-входом и С-входом динамического триггера, а единичный и нулевой выходы - выходами динамического триггера, кроме того, единичный выход первого О-триггера подсоединен к В-входу второго О-триггера, 8-вход и С-вход которого  вл ютс  соответственно R-входом и динамическим R-входом динамического триггера, а О-вход управл ющим входом дл  динамического R-входа. . Источники информации, прин тые во внимание при экспертизе V. Гутников В. С. Интегральна  электроника в измерительных приборах. Л., Энер1;и , -.1974, с. 46, рис. 20. The invention relates to automation and computational technology and can & iiTb be used as a memory element for constructing information storage registers of counters and signal distributors. Known dynamic trigger containing three RS-trigger. One OT Grigger is the main one, and the other two are commutation switches. The trigger has two control inputs and is clocked by front 1. A disadvantage of the known trigger is that the presence of a single potential at the input Rot prohibits setting the trigger in one state on the negative front at input C. To reset the trigger, i.e., set it to zero state, short positive voltage pulses must be applied to the input RO i. The known dynamic trigger (O igger), clocked by Froit, consisting of sin RS-triggers. One RS trigger is the primary two others are switching. The D-flip-flop circuit is not symmetrical, and control is carried out only on one D-input. Impact potential; The signal on the control O-input appears only when the signal goes to the C-input From: 0 to 1. To operate the D-flip-flop in the counting mode, the Q output is connected to the control D-input, and the C-input serves pulses. In addition to the dynamic C input,. The D-flip-flop has potential inputs Soi and RO.I- For these inputs, the effective voltage () voltage causing a transient in the D-flip-flop is the zero voltage level. The presence of a level of input and ROI excludes the possibility of installing: D-flip-flop in one state by a positive voltage front at its C-input D2. In connection with this, there is a need to form short negative voltage pulses for supplying them to the ROI-input. This is a disadvantage of the above described D-flip-flop. The purpose of the first invention is to expand the functionality of the dynamic trigger. The supply chain is achieved by having a dynamic trigger containing a D-trigger. clocked by the front, the second D-trigger is clocked by the front, the output connected to the R-input of the first D-flip-flop, S-input, D-input and C-input of which are respectively S-input, D-input and C- the dynamic trigger input, and the single and zero outputs - the dynamic trigger outputs, in addition, the single output of the first D-flip-flop is connected to the R-input of the second D-flip-flop, the S-input and C-input of which are respectively R-input and danamic R the input of a dynamic trigger, and the D input is a control input for a dynamic R input. FIG. 1 shows a dynamic trigger, functional diagram; in fig. 2 - the same conditional symbol. The device contains the main D-flip-flop 1 clocked by the front, in order to extend the functionality, an auxiliary D-flip-flop 2 is inserted, clocked by the front output 3 connected to R-input 4 of the first D-flip-flop 1, S-input 5, D-input 6 and C -input 7 of which is, respectively, S-input, D-input and C-input of a dynamic trigger, and unit 8 and zero 9 outputs are outputs of a dynamic trigger, in addition, the unit output of the first D-trigger is connected to R-input 10 The second D trigger 2, S is the input of N and the C input of 12 which are respectively the R input and the dynamic R input of the dynamic trigger, and D input 13 is the control input for the dynamic R input. The device works as follows. D-flip-flop 1 switches from one state to another on a positive edge, at its C input, depending on the signal level at the control O input. It is possible to switch the D-flip-flop 1 from the single state to the zero one by a positive front on the C-circuit of the D-flip-flop, the D-input of which is set to a single level and correct. Suppose that D-flip-flop 1 is in one state, and D-flip-flop 2 is in zero state. A single voltage level is set at the single output of Dtrigger 1 and at the zero output of D-flip-flop 2. In this case, there is no effect of a single D-trigger on another. When applying a differential from O to 1 to the C input of the O-flip-flop 2 (a single voltage level must be supplied to its D-input), it switches to one state, the zero level of the signal from its output switches the D-flip-flop 1 to zero condition. At the single output of Q-flip-flop 1, a voltage level of zero appears, which switches the D-flip-flop 2 to the initial zero state and keeps it in this state until D-flip-flop 1 switches to the single state. For the dynamic trigger to operate in a counting mode, it is necessary to make a connection, which in FIG. 1 and FIG. 2 is indicated by a dotted line. Claims of the invention Dynamic trigger containing a D-trigger, clocked by a front, characterized in that, in order to expand its functionality, a second D-trigger, clocked by a front, output connected to the R-input of the first O-trigger, S-input The O input and the C input of which are respectively the S input, D input and C input of the dynamic trigger, and the single and zero outputs are the outputs of the dynamic trigger, in addition, the single output of the first O flip-flop is connected to the B input the second O-trigger, 8-input and C-input which are the R input and the dynamic R input of the dynamic trigger, respectively, and the O input is the control input for the dynamic R input. . Sources of information taken into account in the examination V. V. Gutnikov V. S. Integral electronics in measuring devices. L., Ener1; and, -.1974, p. 46, fig. 20. 2. Гутников В. С. Интегральна  электроника в измерительных приборах. Л., Энерги , 1974, с. 48, рис. 21.2. Gutnikov V.S. Integral electronics in measuring devices. L., Energie, 1974, p. 48, fig. 21.
SU792807394A 1979-08-09 1979-08-09 Dynamic flip-flop SU826554A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792807394A SU826554A1 (en) 1979-08-09 1979-08-09 Dynamic flip-flop

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792807394A SU826554A1 (en) 1979-08-09 1979-08-09 Dynamic flip-flop

Publications (1)

Publication Number Publication Date
SU826554A1 true SU826554A1 (en) 1981-04-30

Family

ID=20845353

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792807394A SU826554A1 (en) 1979-08-09 1979-08-09 Dynamic flip-flop

Country Status (1)

Country Link
SU (1) SU826554A1 (en)

Similar Documents

Publication Publication Date Title
US4736119A (en) Dynamic CMOS current surge control
SU826554A1 (en) Dynamic flip-flop
SU766020A1 (en) Binary counter
SU832697A1 (en) Synchronism indicator
SU472358A1 (en) Signaling device for determining the direction of rotation
SU1503065A1 (en) Single pulse shaper
SU402155A1 (en) RAOPRKDELITEL
SU790348A1 (en) Decimal counter
SU736138A1 (en) Indicator device
SU585597A1 (en) Time synchronization device
SU780202A1 (en) Scaling device
SU842790A1 (en) Number comparing device
SU1401594A1 (en) Touchless keyboard
SU411609A1 (en)
SU884114A1 (en) Pulse duration discriminator
SU1125740A1 (en) Phase comparator
US3436527A (en) Digital counter arrangement
SU1145471A1 (en) Clock synchronization device
SU790305A1 (en) Switching-over device
SU438103A1 (en) Time discriminator
SU728125A1 (en) Device for determining the position of number on numeric axis
SU443387A1 (en) Computer Firmware Device
SU484629A1 (en) Single Pulse Generator
SU970634A1 (en) Phase discriminator
SU830378A1 (en) Device for determining number position on nimerical axis