SU443387A1 - Computer Firmware Device - Google Patents
Computer Firmware DeviceInfo
- Publication number
- SU443387A1 SU443387A1 SU1742185A SU1742185A SU443387A1 SU 443387 A1 SU443387 A1 SU 443387A1 SU 1742185 A SU1742185 A SU 1742185A SU 1742185 A SU1742185 A SU 1742185A SU 443387 A1 SU443387 A1 SU 443387A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- inputs
- additional
- firmware device
- trigger
- computer firmware
- Prior art date
Links
Landscapes
- Executing Machine-Instructions (AREA)
Description
1one
Изобретение относитс к области вычислительной техники и может примен тьс в устройствах управлени вычислительных машин.The invention relates to the field of computer technology and can be used in computer control devices.
Известны устройства микропрограммировани вычислительных машин, содержаш,ие триггера, дешифратор, собирательные схемы и схемы совпадени .Computer firmware devices are known, including trigger, decoder, collecting circuits, and matching schemes.
Однако известные устройства обладают малым быстродействием, вызванным последовательным выполнением микроопераций.However, the known devices have low speed, caused by the sequential execution of micro-operations.
С целью повышени быстродействи в предлагаемое устройство введен («+) дополнительный триггер (где п - целое положительное число), вторые входы / схем «И соединены с выходом первой дополнительной схемы «И, первый вход которой подключен к нулевому выходу (z-f-I)-ro триггера, а второй-к выходу генератора синхроимпульсов, а первые входы дополнительных i схем «И, вторые входы которых соединены соответственно с единичными входами i триггеров, подключены к выходу второй дополнительной схемы «И, первый вход которой соединен с единичным выходом ( -|-1)-го триггера, а второй вход - с выходом генератора синхроимпульсов и с первыми входами п схем «И, вторые входы которых св заны соответственно с единичными выходами п дополнительных триггеров.In order to increase speed, an additional trigger (where n is a positive integer) is entered into the proposed device, the second inputs of the AND circuit are connected to the output of the first additional circuit And, the first input of which is connected to the zero output (zfI) -ro trigger, and the second to the output of the clock generator, and the first inputs of additional i circuits “And, the second inputs of which are connected respectively to the single inputs i of flip-flops, are connected to the output of the second additional circuit“ And, the first input of which is connected to a single output (- | -1) -th trigger, and the second input - with the output of the clock generator and with the first inputs of the "And" circuits, the second inputs of which are associated respectively with the single outputs of the n additional triggers.
На чертеже представлена схема предлагаемого устройства.The drawing shows a diagram of the proposed device.
Предлагаемое устройство содержит триггеры 1-3 i части операционного пол , выделенной дл перехода с одного (например, горизонтального ) на другой (например, вертикальный ) вид микропрограммировани , триггеры 4-б (t+ij и (t+O части операционного пол , предназначенной дл реализации выбранного неизменного вида микропрограммировани , триггер 7 (1+/г-+-1) дл запоминани признака выбора одного из видов микропрограммировани , дешифратор 8 на t входов и 2 выходов, генератор У синхроимпульсов,The proposed device contains triggers 1-3 i of the part of the operating field allocated for transition from one (for example, horizontal) to another (for example, vertical) type of microprogramming, triggers 4-b (t + ij and (t + O of the part of the operating field intended to implement the chosen unchanged kind of microprogramming, trigger 7 (1 + / g - + - 1) for storing the sign of selecting one of the types of microprogramming, decoder 8 for t inputs and 2 outputs, generator U sync,
первую дополнительную схему «И 1U, вторую дополнительную схему «И И, схемы «ИлИ 12-14, количество / которых определ етс набором реализуемых микроопераций при выбранном виде микропрограммировани и схемы «И 1о-1/, 1Ь-2U и 21-26 соответственно в количестве /, i, п, предназначенные дл формировани функциональных импульсов.the first additional circuit "AND 1U, the second additional circuit" AND AND, the "ILI 12-14" circuit, the number of which is determined by the set of implemented micro-operations with the selected type of microprogramming and the "AND 1O-1 /, 1b-2U and 21-26 scheme, respectively in the amount of i, i, n, intended to form functional impulses.
Ьходы триггеров 1-7 св заны с запоминаюш ,ил1 устройством (,ЗУ) дл микропрограмм.The triggers of triggers 1-7 are associated with a memory, or a device (memory) for firmware.
Пр мой и инверсный выходы (/i-pij-ro дополнительного триггера / соответственно св заны со входами схем «И И и 10, вторые входы которых соединены с генератором 9, образу блок разделени видов микропрограммировани , и со входами п схем «И 21-23, вторыеThe direct and inverse outputs (/ i-pij-ro of the additional trigger /, respectively, are connected to the inputs of the circuits And And 10, the second inputs of which are connected to the generator 9, form a block for separating the types of microprogramming, and to the inputs of the circuits And 21 23, second
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1742185A SU443387A1 (en) | 1972-01-21 | 1972-01-21 | Computer Firmware Device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1742185A SU443387A1 (en) | 1972-01-21 | 1972-01-21 | Computer Firmware Device |
Publications (1)
Publication Number | Publication Date |
---|---|
SU443387A1 true SU443387A1 (en) | 1974-09-15 |
Family
ID=20501428
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1742185A SU443387A1 (en) | 1972-01-21 | 1972-01-21 | Computer Firmware Device |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU443387A1 (en) |
-
1972
- 1972-01-21 SU SU1742185A patent/SU443387A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU443387A1 (en) | Computer Firmware Device | |
ES441763A1 (en) | Circuit arrangement for phase-alignment of a servo drive for a rotary system | |
SU440795A1 (en) | Reversible binary counter | |
SU955061A1 (en) | Microprogram control device | |
SU379054A1 (en) | COMMERCIAL DEVICEJViU "I _ ^ 7" ". ^" ^ - | |
SU432478A1 (en) | DEVICE FOR PLAYING SIGNALS OF PULSE | |
SU750471A1 (en) | Exchange control device | |
SU498644A1 (en) | Digital recording device | |
SU146098A1 (en) | Switch | |
SU398988A1 (en) | DEVICE FOR CONTROLLING THE PRINTING MECHANISM | |
SU483792A1 (en) | Pulse distributor | |
SU411648A1 (en) | ||
SU813752A1 (en) | Pulse distributor | |
SU489232A1 (en) | Device for selection of information channels | |
SU1478324A1 (en) | Counter with variable counting factor | |
SU439922A1 (en) | Logic circuit | |
SU1283810A1 (en) | Device for extracting square root | |
SU944105A1 (en) | Switching apparatus | |
SU463234A1 (en) | Device for dividing cycle time into fractional number of intervals | |
SU1117628A1 (en) | Information input device | |
SU688993A1 (en) | Pulse recurrence frequency divider with variable division factor | |
SU448463A1 (en) | Asynchronous computer | |
SU729586A1 (en) | Number comparing arrangement | |
SU1325462A1 (en) | Device for sorting binary numbers | |
SU1113840A1 (en) | Device for generating characters |