SU813752A1 - Pulse distributor - Google Patents
Pulse distributor Download PDFInfo
- Publication number
- SU813752A1 SU813752A1 SU782579575A SU2579575A SU813752A1 SU 813752 A1 SU813752 A1 SU 813752A1 SU 782579575 A SU782579575 A SU 782579575A SU 2579575 A SU2579575 A SU 2579575A SU 813752 A1 SU813752 A1 SU 813752A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- register
- inputs
- bits
- outputs
- elements
- Prior art date
Links
Landscapes
- Complex Calculations (AREA)
Description
(54) РАСПРЕДЕЛИТЕЛЬ ИМПУЛЬСОВ(54) PULSE DISTRIBUTOR
1one
Изобретение относитс к автоматике и вычислительной технике.This invention relates to automation and computing.
Наиболее близким по техническому решению к изобретению вл етс распределитель , содержаший регистр, вход синхронизации которого вл етс входом распределител , а выходы соединены с входами дешифратора, выходы которого в соответствии с выбранным кодом соединены через элементы ИЛИ с определенными входами установки в единицу и определенными входами установки в нуль старших разр дов регистра 1.The closest technical solution to the invention is a distributor containing a register, the synchronization input of which is the input of the distributor, and the outputs are connected to the inputs of the decoder, the outputs of which, in accordance with the selected code, are connected via OR elements to certain installation inputs to zero high register bits 1.
Недостатком данного распределител вл етс его сложность, обусловленна соединением выходов дешифратора в соответствии с выбранным кодом через элементы ИЛИ с определенными входами младших разр дов регистра. Требуютс элементы ИЛИ с большим числом входов, резко возрастаюшим при увеличении числа каналов.The disadvantage of this distributor is its complexity, due to the connection of the outputs of the decoder in accordance with the selected code through the OR elements with certain inputs of the lower bits of the register. OR elements are required with a large number of inputs, increasing dramatically with increasing number of channels.
Цель изобретени - упрошение.The purpose of the invention is to simplify.
Дл достижени поставленной цели в распределителе, содержашем регистр, вход синхронизации которого вл етс входом распределител , а выходы соединены со входами дешифратора, выходы которого в соответствии с выбранным кодом соединены через элементы ИЛИ с определенными входами установки в «1 и определенными входами установки в «О старших разр дов регистра , выходы младших разр дов регистра в соответствии с выбранным кодом соединены через элементы И с определенными входами установки в «1 и определенными входами установки в «О младших разр дов регистра.To achieve this goal, the distributor contains a register whose synchronization input is the input of the distributor, and the outputs are connected to the inputs of the decoder, the outputs of which, in accordance with the selected code, are connected through the OR elements to the specified installation inputs in "1". higher bits of the register, the outputs of the lower bits of the register in accordance with the selected code are connected through the elements And with certain inputs of the installation in "1 and certain inputs of the installation in" About junior ASP register rows.
На чертеже дана структурна схема распределител .The drawing is a distributor structural diagram.
Схема содержит элементы ИЛИ 1, входами соединенные с установочными входами регистра 2, выходы которого через дешифратор 3 подключены к входам элементов И 4.The circuit contains the elements OR 1, the inputs connected to the setup inputs of the register 2, the outputs of which through the decoder 3 are connected to the inputs of the elements AND 4.
Устройство работает следующим образом .The device works as follows.
В соответствии с выбранным кодом переключени старших разр дов регистра 2 обеспечиваютс выходными сигналами дешифратора 3 через элементы 1, а переключени младших разр дов регистра 2 обеспечиваютс их св з ми между собой через элементы 4. В исходном положении все разр ды регистра 2 наход тс в состо нии «О,In accordance with the selected switching code, the upper bits of the register 2 are provided by the output signals of the decoder 3 through the elements 1, and the switches of the lower bits of the register 2 are provided by their interconnections through the elements 4. In the initial position all the bits of the register 2 are NII "Oh,
и сигтал OK равен «1 При поступлении входных сигналов, сигнал ОК становитс равен «О, и происходит переключени младших разр дов регистра 2 в соответствии с выбранным кодом. При этом последовательно станов тс равны «1 определенные выходные сигналы дешифратора 3, следующий входной сигнал также переключает в соответствии с выбранным кодом один или несколько старших разр дов регистра 2. При поступлении следующих входных сигналов происходит переключение младших разр дов регистра 2. При этом последовательно станов тс равны «1 соответствующие выходные сигналы дешифратора 3. При равенстве «1 определенного выходного сигнала дешифратора 3 следующий входной сигнал также переключает один или несколько старших разр дов регистра 2. Если все разр ды регистра 2 наход тс в состо нии «О, То цикл повтор етс , а если не все, то цикл продолжаетс .and the OK signal is equal to "1 When the input signals are received, the OK signal becomes equal to" O, and the lower bits of register 2 are switched according to the selected code. In this case, the "1 defined output signals of the decoder 3 become successively equal, the next input signal also switches one or several higher bits of register 2 in accordance with the selected code. When the following input signals arrive, the lower bits of register 2 switch. In this case, mc equal to "1 the corresponding output signals of the decoder 3. With the equality" 1 a certain output signal of the decoder 3, the next input signal also switches one or more senior register bits 2. If all bits of register 2 are in the state "O, then the cycle repeats, and if not all, then the cycle continues.
Предлагаемый распределитель импульсов отличаетс от известного соединением выходов МоТадших разр дов регистра в соответствии с выбранным кодом через элементы И с определенными входами установки в «1 и определенными входа.ми установкиThe proposed pulse distributor differs from the well-known connection of the outputs of the MOST low bits of the register in accordance with the selected code through the elements AND with certain inputs of the installation in "1 and certain inputs of the installation
в «О младших разр дов регистра, что обеспечивает упрощение распределител благодар малому числу входов элементов И.in “On the younger bits of the register, which simplifies the distributor due to the small number of inputs of the elements I.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782579575A SU813752A1 (en) | 1978-02-17 | 1978-02-17 | Pulse distributor |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782579575A SU813752A1 (en) | 1978-02-17 | 1978-02-17 | Pulse distributor |
Publications (1)
Publication Number | Publication Date |
---|---|
SU813752A1 true SU813752A1 (en) | 1981-03-15 |
Family
ID=20748858
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU782579575A SU813752A1 (en) | 1978-02-17 | 1978-02-17 | Pulse distributor |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU813752A1 (en) |
-
1978
- 1978-02-17 SU SU782579575A patent/SU813752A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU813752A1 (en) | Pulse distributor | |
SU694855A1 (en) | Data input device | |
SU443387A1 (en) | Computer Firmware Device | |
SU754405A1 (en) | Decimal -to-binary code converter | |
SU1543232A1 (en) | Multichannel device for recording signals | |
SU790304A1 (en) | Switching device | |
SU895468A1 (en) | Command-giving device | |
SU963010A1 (en) | Device for recording and reading-out information | |
SU911496A1 (en) | Information input device | |
SU726522A1 (en) | Information input arrangement | |
SU1396255A1 (en) | Device for shaping relative bipulse signal | |
SU1042180A1 (en) | Commutator | |
SU680172A1 (en) | Pulse distributor | |
SU1345183A1 (en) | Information input device | |
SU809137A1 (en) | Pulse distributor | |
SU422101A1 (en) | ELECTRONIC SEPARATOR SEPARATOR | |
SU669350A1 (en) | Information input arrangement | |
SU732855A1 (en) | Uniform medium | |
SU364089A1 (en) | UNION h; ~~:; - ;: • -; '- • h / yy ^ -' ^^ tm / ^ s. ; : L: ;; - y '^; - ^ l; ^:' ^ "C ^ .h ^^ hi | |
SU738143A1 (en) | Code-to-time interval converter | |
SU959161A1 (en) | Associative memory | |
SU855980A1 (en) | Signal shaping device | |
SU1677707A1 (en) | Multiplier of polynomials | |
SU627505A1 (en) | Information receiver | |
SU883940A1 (en) | Information registering device |