SU819966A1 - Делитель частоты с дробным автоматическиизМЕН ющиМС КОэффициЕНТОМ дЕлЕНи - Google Patents

Делитель частоты с дробным автоматическиизМЕН ющиМС КОэффициЕНТОМ дЕлЕНи Download PDF

Info

Publication number
SU819966A1
SU819966A1 SU792719255A SU2719255A SU819966A1 SU 819966 A1 SU819966 A1 SU 819966A1 SU 792719255 A SU792719255 A SU 792719255A SU 2719255 A SU2719255 A SU 2719255A SU 819966 A1 SU819966 A1 SU 819966A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
counter
numerator
inputs
register
Prior art date
Application number
SU792719255A
Other languages
English (en)
Inventor
Анатолий Александрович Михайлов
Original Assignee
Предприятие П/Я В-2015
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2015 filed Critical Предприятие П/Я В-2015
Priority to SU792719255A priority Critical patent/SU819966A1/ru
Application granted granted Critical
Publication of SU819966A1 publication Critical patent/SU819966A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

1
Изобретение относитс  к импульсной технике и может быть использовано в синтезаторах частоты, измерител х частоты и других устройствах дл  делени  частоты периодических импульсов в дробное число раз.
Известен делитель частоты с дробным коэффициентом делени , содержащий две пересчетные схемы, кажда  из которых состоит из дешифратора с подключенным к нему счетчиком с одним счетным входом и входом установки нулевого состо ни , 1.вух вентилей с двум  раздельными входами и одним выходом, который подключен к одному из входов элементов ИЛИ, и триггер со счетным входом, причем вход установки нулевого состо ни  одного из счетчиков подключен к счетному входу другого счетчика, вход установки нулевого состо ни  которого подключен к счетному входу триггера, при этом одни одноименные раздельные входы вентилей объединены 1ежду собой и соединены с выходами триггера , а другие одноименные входы вентилей подключены к выходам дешифраторов своих пересчетных схем 1.
Однако отсутствие возможности автоматической установки коэффициента делени , что необходимо в системах автоматического регулировани  частоты,  вл етс  погрешностью устройства.
Известен также делитель частоты с автоматически измен ющимс  коэффициентом делени , содержащий счетчик целого числа, разр дные вы.ходы которого подключены к одним входам блока поразр дного совпадени , и реверсивный счетчик целой части коэффициента делени , разр дные выходы которого подключены к другим входам блока поразр дного совпадени  2. Целью изобретени   вл етс  повышение точности делени .

Claims (2)

  1. Дл  этого в делитель i частоты с дрс бным автоматически измен ющимс  коэффициентом делени , содержащий счетчик целого числа, разр дные выходы которого подключены к одним входам блока поразр дного- совпадени , и реверсивный счетчик целой части коэффициента делени , разр дные выходы которого подключены к другим входам блока поразр дного совпадени , введены делитель частоты с переменным коэффициентом делени  (ДПКД) с блоком установки целой части знаменател , регистр числител  с блоком установки целой части числител , блок разрешени  записи , блок установки целой части делител , многовходовой элемент совпадени  и триггер, причем выход блока поразр дного совпадени  соединен с входом установки нул  счетчика целого числа н со счетным входом ДПКД, установочные входы которого подключены к выходам блока разрешени  записи, а разр дные выходы - к одним из входов многовходового элемента совпадени , выход которого соединен с входом установки нул  ДПКД и с одним из входов триггера, другой вход которого подключен к выходу ДПКД, первый выход - к входу вычитани  реверсивного счетчика части делител , установочные входы которого соединены с выходами блока установки целой части делител , а второй выход - к входу сложени  реверсивного счетчика целой части делител , к входу разрешени  запч€и блока разрешени  записи и к входу запрета многовходового элемента совпадени , при этом выходы регистра числител  соединены с разр дными входами блока разрешени  записи и с другими входами многовходового элемента совпадени . На чертеже представлена структурна  электрическа  схема делител  частоты с дробным автоматически измен юш.имс  коэффициентом делени . Устройство содержит счетчик 1 целого числа, блок 2 поразр дного совпадени , реверсивный счетчик 3 целой части делител , делитель частоты 4 с переменным коэффициентом . делени  (ДПКД), блок 5 разрешени  записи, регистр 6 числител . триггер 7, блоки 8 установки целой части делител , блок 9 установки целой части числител , блбк 10 установки целой части знаменател , многовходовой элемент совпадени  11. Выходы счетчика 1 целого числа, подключены к входам блока 2 поразр дного совпадени , к вторым входам которого подключены выходы реверсивного счетчика 4, выход блока 2 поразр дного совпадени  подключен к входу установки нул  счетчика 1 целого числа и счетному входу ДПКД 4, установочные входы которого через блок 5 разрещени  записи соединены с выходами регистра 6 числител . Первые входьь элемента совпадени  11 подключены к разр дным выходам ДПКД 4, вторые входы - к выходам регистра 6 числител , а выход элемента совпадени  11 подключен к входу установки нул  ДПКД 4 и к установочному входу триггера 7. Второй установочный вход триггера 7 соединен с выходом ДПКД 4, причем первый выход триггера 7 подключен к входу разрешени  записи блока разрешени  записи 5 и к входу вычитани  реверсивного счетчика 3, а второй выход триггера 7 соеди нен с входом сложени  реверсивного счетчика 3. К установочным входам реверсивного счетчика 3, ДПКД 4 и регистра числител  6 подключены соответственно блоки установки 8 целой части делител , его числител  9 и знаменател  10. Работает делитель частоты следующим образом. Через блоки установки в счетчик 3, ДПКД 4 регистр числител  6 введены коды целой части, числител  и знаменател  коэффициента делени . Рассмотрим работу делител  частоты ка примере реализации дробного коэффициента делени . Пусть требуемый коэффициент делени  равен К А+ где А - цела  часть коэффициента делени ; d - числитель дробной части коэффициента делени ; jS-знаменатель дробной части коэффициента делени . Эти числа определ ют основные параметры устройства. Объем счетчика 1 целого числа должен быть А+1. ДПКД 4 должен иметь количество разр дов: п Iog2, а регистр числител  7 - т logzof. Входные импульсы устройства подаютс  на вход счетчика 1. При совпадении показаний счетчика I и реверсивного счетчика 3 блок поразр дного совпадени  2 выдает импульс на установку в ноль счетчика 1. Код целой части коэффициента делени  заноситс  в реверсивный счетчик 3 блоком установки 8 целой части коэффициента делени . Делитель частоты с переменным коэффициентом делени  4 составл ет деление входных импульсов на коэффициент, определенный блоком 10 установки знаменател . В регистр 6 числител  заноситс  числитель дробной части делителд с помошью блока установки числител  9. Блок 5 разрешени  записи осуществл ет при подаче на его выход разрешение записи единицы, перезапись состо ни  регистра 6 в ДПКД 4 через установочные входы. Триггер 7 предназначен дл  поочередной подачи единицы на входы сложени  и вычитани  реверсивного счетчика 3 и подачи импульса перезаписи состо ни  регистра числител  6 в ДПКД 4. При этом импульс осуществл ет запрет работы элемента совпадени  11. Элемент совпадени  11 устанавливает ДПКД 4 в нулевое состо ние при совпадении показаний регистра числител  6 и ДПКД 4. Установка триггера 7 в исходное состо ние осуществл етс  с выхода ДПКД 4. В исходном состо нии в счетчик 1 за-несены нули, через блоки установки 8 и 9 в реверсивном счетчике 3 и регистре чис:лител  5, установлены соответственно цела  часть делител  и числитель дробной части. Триггер 7 находитс  в состо нии, когда разрешена перезапись из регистра числител  6 в ДПКД 4 и запрещена работа элемента совпадени  11. В блоке 10 установки знаменател  набран код знаменател , а в ДПКД 4 через блок 5 разрешени  записи при установке в регистру 6 числител  кода числител  записан числитель. Входные импульсы заполн ют счетчик 1 до тех пор пока показани  счетчика 1 и показани  реверсивного счетчика 3 (в нем записаночисло А) не совпадут. При этом блок поразр дного совпадени  2 вырабатывает единицу, котора  установит счетчик 1 в нулевое состо ние. Импульсы установки в нуль счетчика 1 считьшаютс  ДПКД 4 до его заполнени , причем исходным состо нием ДПКД 4 будет d. Импульс переполнени  ДПКД 4 через /-d импульсов перебросит триггер 7 в состо ние, запрещающее перезапись из регистра 6 в ДПКД 4, включит элемент совпадени  11 и к показанию реверсивного счетчика 3 по каналу сложени  прибавит единицу. После этого произойдет заполнение счетчика 1 до величины A-fl и подсчет импульсов установки в ноль счетчика 1 ДПКД 4 до значени  ot. При совпадении показаний ДПКД 4 и регистра числител  6 элемент совпадени  11 выдаст Импульс на сброс ДПКД 4 в ноль. Далее все процессы повтор ютс . Последовательность операций может быть и обратной. Всего за врем  пребывани  реверсивного счетчика 3 в состо нии А ДПКД 4 просчитывает J5-d импульсов, а за врем  пребывани  реверсивного счетчика 3 в состо нии А+1-d импульсов. Всего на вход устройства за один цикл работы поступает A(Ji-d) + (A + )d AB + d импульсов . Таким образом коэффициент делени  за цикл устройства равен А+. Формула изобретени  Делитель частоты с дробным автоматически измен ющимс  коэффициентом делени , содержащий счетчик целого числа, разр дные выходы которого подключены к одним входам блока поразр дного совпадени , и реверсивный счетчик целой части коэффициента делени , разр дные выходы которого подключены к другим входам блока поразр дного совпадени , отличающийс  тем, что, с целью повышени  точности делени , в него введены делитель частоты с переменным коэффициенто.м делени  ДПКД, с блоком установки целой части знаменател , регистр числител  с блоком установки целой части числител , блок разрешени  записи, блок установки целой части делител , многовходовый элемент совпадени  и триггер, причем выход блока поразр дного совпадени  соединен с входом установки нул  счетчика целого числа и со счетным входом ДПКД, установленные входы которого подключены к выходам блока разрещени  записи, а разр дные выходы - к одним из входов многовходового элемента совпадени , выход которого соединен с входом установки нул  ДПКД и с одним из входов триггера, другой вход которого подключен к выходу ДПКД, первый выход к входу вычитани  реверсивного счетчика целой части делител , установочные входы которого соединены с выходами блока установки целой части делител , а второй выход - к входу сложени  реверсивного счетчика целой части делител , к входу разрещени  записи блока разрешени  записи и к входу запрета многовходового элемента совпадени , при этом выходы регистра числител  соединены с разр дными входами блока разрешени  записи и с другими входами многовходового элемента совпадени . Источники информации прин тые во внимание при экспертизе 1. Авторское свидетельство СССР № 437229, кл. Н 03 К 23/02, 1971.
  2. 2. Авторское свидетельство СССР № 451199, кл. Н 03 К 23/00, 1972 (прототип ).
    0
    /
    1 I.
    C4J
SU792719255A 1979-02-01 1979-02-01 Делитель частоты с дробным автоматическиизМЕН ющиМС КОэффициЕНТОМ дЕлЕНи SU819966A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792719255A SU819966A1 (ru) 1979-02-01 1979-02-01 Делитель частоты с дробным автоматическиизМЕН ющиМС КОэффициЕНТОМ дЕлЕНи

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792719255A SU819966A1 (ru) 1979-02-01 1979-02-01 Делитель частоты с дробным автоматическиизМЕН ющиМС КОэффициЕНТОМ дЕлЕНи

Publications (1)

Publication Number Publication Date
SU819966A1 true SU819966A1 (ru) 1981-04-07

Family

ID=20807912

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792719255A SU819966A1 (ru) 1979-02-01 1979-02-01 Делитель частоты с дробным автоматическиизМЕН ющиМС КОэффициЕНТОМ дЕлЕНи

Country Status (1)

Country Link
SU (1) SU819966A1 (ru)

Similar Documents

Publication Publication Date Title
SU819966A1 (ru) Делитель частоты с дробным автоматическиизМЕН ющиМС КОэффициЕНТОМ дЕлЕНи
US3097338A (en) Pulse-code modulation transmission systems
SU1034188A1 (ru) Пороговый элемент (его варианты)
SU506845A1 (ru) Цифровой генератор функций
SU534037A1 (ru) Счетчик импульсов
SU1037258A1 (ru) Устройство дл определени количества единиц в двоичном коде
SU940315A1 (ru) Делитель частоты импульсов с переменным коэффициентом делени
SU993263A1 (ru) Устройство дл выделени последнего значащего разр да из последовательного кода
SU769722A1 (ru) Устройство задержки
SU367420A1 (ru) УСТРОЙСТВО дл ОКРУГЛЕНИЯ ЧИСЕЛ^0-СОЮгн.:^Я IП''Т'''^'.'«-' - *'>&''•'.1.-...п1;--,:.лл^-;. ц.^/{, &!'1Б/'НО",1кЛ I
SU1367153A1 (ru) Делитель частоты с дробным коэффициентом делени
SU888335A1 (ru) Цифровой фильтр
SU786009A2 (ru) Управл емый делитель частоты
SU545998A1 (ru) Преобразователь угловых перемещений в код
SU742910A1 (ru) Генератор псевдослучайных двоичных последовательностей
SU748394A1 (ru) -Разр дный генератор псевдослучайных двоичных последовательностей
SU658566A1 (ru) Кусочно-линейный функциональный преобразователь
SU642704A1 (ru) Устройство дл вычислени зависимости вида
SU684561A1 (ru) Функциональный генератор напр жени
SU711560A1 (ru) Устройство дл логарифмировани
SU798831A1 (ru) Умножитель частоты
SU544112A2 (ru) Устройство дл умножени частоты следовани периодических импульсов
SU839061A1 (ru) Счетчик импульсов со схемой обнару-жЕНи ОшибОК
SU725038A1 (ru) Цифровой след щий измеритель периода
SU924509A1 (ru) Регистрирующее устройство с точечной записью