С этой целью в устройство введены четыре элемента запрет, два элемента ИЛИ, второй счетчик, третий элемент И, делитель частоты и коммутатор, причем перва входна щина устройства соединена с первыми входами первого и второго элементов запрет, втора входна шина устройства соединена со вторыми входами первого элемента И, первото и второго элементов запрет, выход первого элемента И соединен с первыми входами первого элемента ИЛИ, второго элемента И, третьего и четвертого элементов запрет, выходы первого и второго элементов запрет соединены соответстве1шо с первым и вторым входами коммутатора, первый выход которого соединен со вторым входом первого элемента ИЛИ и первьпч входом первого счетчика , а второй выход коммутатора соединен с первьпл входом второго элемента ИЛИ и вторым входом первого с«ютчика, выходы которого соединены со входами третьего элемента И, выход которого соединен с третьим входом коммутатора , выход первого элемента ИЛИ соединен со входом делител частоты, выход которого соединен со вторыми входами второго элементаИ , третьего и четвертого элементов запрет, выходы котсфых соединены со вторым и третьим входами второго элемента ИЛИ, выход которого соединен с первым входом второго счетчика. второй вход которого соединек с выходом второго элемента И, выход второго счетчика вл етс выходом устройства. На чертеже представлена feojc-схема устройства дл вычислени зависимоети вида Устройство содержит элемент И 1, элементы запрет 2, 3, коммутатор 4, первый счетчик 5, элемент И 6, элемент ИЛИ 7, делитель частоты 8, элемент И 9, элементы запрет 10, 11, элемеет ИЛИ 12, второй счетчик 13, входные шш1Ы 14, 15, выход устройства 16. В предлагаемом устройстве в основу функционировани заложено соотношение: , г л i, грьб Six ttpii V X , реализащ1и которого необходимо: произво-, дить сравнени величин X и У; производить cyMMHpoBamie. значени большего шсла с 1/3 величины меньшего. Особенностью кодовых вешитн в стохастических машинах, а также в устройствах,оперирующ 1Х у1штарным кодом, вл етс то, что в общем случае длина кодов Значений х и у разл1«на и, кроме того, частота поступлени импульсов (элементарные приращени величины значений х и у) не посто нна во времени. Поэтому в указанных вычислител х невозможно применеш1е известных схем сравнени . Устройство функционирует следующим образом . В исходном положерши счет1шки 5 и 13 нахош1тс в нулевом состо нии. При подаче на входы 14 и 15 импульсных последовательностей ве.шчин X и У элемент И 1 выдел ет импульсы, одновременно поступивише на входы 14 и 15, Сигналы с выхода элемента И 1 поступают через элемент ИЛИ 7 на вход делител , частоты 8, где производитс их деление по принципу делеш1 частоты на величину выбранного коэффициента (1/3). С выхода делител частоты 8 сигналы поступают на первые входы элемента И 9 и элементов запрет 10 и 11, на вторые входы которых поступают сигналь: с выхода элемен1а И 1. При одновремегшом по влении сигналов на выходах элемента И 1 и делител часто1Ъ 8 через элемент И 9 производитс занесение импульса во второй разр д счетчика 13 (производитс занесение +2). Если сигналы по вл ютс только на выходе одной из схем 1 или 8, то в счет-шке 13 производитс занесение +1 через элементы запрет 10 или Я и элемент ИЛИ 12. Элементы запрет 2 и 3 вьщел ют сигналы, гоступившие только на один из входов 14 или 15. Коммутатор 4 осуществл ет функции управлеш-1 3aHecetmeM информации (суммировагше либо вычитание) на счетчик 5, который выполнен как реверсивньй. Причем, если реверсивный счегшк 5 находитс в нулевом состо нии (т.е. на входе элемента И 6 существует сигнал), то первый из ноступивидах сигналов с выхода элемента запрет 2 (ivm 3) поступают на суммирующий вход реверсивного счетчика 5. Последующие сигналы , поступающие на коммутатор 4 с того же элемента запрет 2 ( и.ш1 3), продолжают увеличивать код на счетчике 5 (суммируютс ). Первый и последующие сигналы, поступившие после этого на коммутатор 4 с другого элемента запрет 3 или 2), поступают а вычитающий вход счетчика 5. Вычитание производитс до по влени сигнала на выходе элемента И 6, т.е. до обнулени счетчика 5. Если и после этого на вход коммутатора 4 продолжают поступать сигналы с выхода того же элемента запрет 3 (или 2), то уже первый импульс после сигнала с вызЛда элемента И 6 поступает на сложение с содержимым счетчика 5. Если же после прихода серии импульсов со второго элемента запрет 3 (или 2) сигнал на выходе элемента И 6 не сформировалс и на вход коммутатора 4 поступают импульсы с первого элемента запрет 2, то они по-прежнему поступают на сложе1ше. Сигналы, поступающие на вычитание в счетчик 5, поступают тшсже через элемент ИЛИ 7 на вход делител частоты 8. Со второго выхода коммутатора 4 сигналы, которые поступают на сложение в счетчик 5, поступают через элемент ИЛИ 12 на счетчик 13. Таким образом, через элемент И 1 происходит зш1есение в счет1шк 13 величирл (А+1/3 А), где {о (А В реверсивном счетчике 5 фиксируетс текуща разность значе1шй (X-А) - (У-А) если , Ш1бо (У-А)-(Х-А), если X У. Превыujeiffle одного вдела над другим сопровождаетс в каждом такте занесением +1 в счетчик 13, т.е. с учетом (1) формируетс соотношение ((,если , либо Z,--CA- -1/.A),--A1-()3j если У X. . Уменьшегше разности (X-У) на величину Д сопровождаетс увеличегшем содержимого счетшка 13 на величину 1/3. Результат вычислений снимаетс с выхода 16. Устройство дл вычислени зависимости вида Z Vx - y обладает существенными элементами новизны , заключающимис в устранении р да блоKOfi и во введении счетчика, коммутатора, делител , двух элементов ИЛИ, четырех элементов запрет, соединенных определе1шым образом. Это обеспечивает сокращение объгма используемого оборудовани . Формула изобретени Устройство дл вычислени зависимости вида содержащее первый счетчик, два элемента
И, перва входна ишна устройства еое;шненз с первым входом первого элемента И, о т л и чающ е е с тем, что, с целью упрощени устройства, в него введены четыре элемента запрет, два элемента ИЛИ, второй счетчик, третий элемент И, делитель частоты и коммутатор, причем перва входна шина устройства соединена с первыми входами первого и второго элементов запрет, втора входна шинэ устройства соединена со вторыми входами первого элемента И, первого и второго элементов запрет, первого элемента И соединен с первыми входами первего элемента ИЛИ, второго элемента И, третьего и четвертого элементов запрет, выходы первого и второго элементов запрет соединены сооткетственно с первым и вторым входами коммутатора , первый выход которого соединен со вторым входом первого элемента ИЛИ и первьгм входом первого счетчика, а второй выход коммутатора. соеданен с первым входом второго элемента ИЛИ
и вторым входом nqiBoro счетчика, выходы которого соединены со входами третьего элемента И, выход которого соединен с третьим входом коммутатора, выход первого элемента ИЛИ соединен со входом делнтел частоты, выход которого соединен со вторыми входами второго элемента И, третьего и четвертого элементов запрет, выходы которых соединены со вторым и третьим входами второго элемента ИЛИ, выход которого соединен с первым входом второго счетчика, второй вход которого соединен с выходом второго элемента И, выход второго счетчика вл етс выходом устройства.
Источники информаиии, прин тые во внимаШ е при экспертизе
1.Авторское свидетельство СССР N 404082, кл. G 06 F 7/38,16.06.71.
2.Авторское свидетельство СССР № 392494,