SU839061A1 - Счетчик импульсов со схемой обнару-жЕНи ОшибОК - Google Patents

Счетчик импульсов со схемой обнару-жЕНи ОшибОК Download PDF

Info

Publication number
SU839061A1
SU839061A1 SU792819337A SU2819337A SU839061A1 SU 839061 A1 SU839061 A1 SU 839061A1 SU 792819337 A SU792819337 A SU 792819337A SU 2819337 A SU2819337 A SU 2819337A SU 839061 A1 SU839061 A1 SU 839061A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
shift register
bit
output
last
Prior art date
Application number
SU792819337A
Other languages
English (en)
Inventor
Владимир Эмильевич Петров
Николай Николаевич Ефимов
Елена Федоровна Тощева
Михаил Михайлович Самохин
Original Assignee
Предприятие П/Я М-5728
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5728 filed Critical Предприятие П/Я М-5728
Priority to SU792819337A priority Critical patent/SU839061A1/ru
Application granted granted Critical
Publication of SU839061A1 publication Critical patent/SU839061A1/ru

Links

Landscapes

  • Error Detection And Correction (AREA)

Description

Изобретение относится к автоматике и вычислительной технике и может быть использовано при реализации технических средств.
Известно устройство контроля счетчиков, работающих в циклическом режи- 5 ме, содержащее кольцевой регистр сдвига, два элемента И, два триггера и элемент ИЛИ 03 ·
Недостатком этого устройства Является его относительная сложность.
Известно также устройство, содержащее входную шину, N- разрядный регистр сдвига и два элемента И, первый вход первого элемента И соединен со J5 входной шиной и с синхровходом N-разрядного регистра сдвига, прямые выходы первого и последнего разрядов которого соединены соответственно со вторым и третьим входами первого элемента И, инверсные выходы предпоследнего и последнего разрядов регистра сдвига соединены соответственно с четвертым входом первого элемента И и со входом 3 первого разряда регистра сдвига, прямые выходы не менее М последних разрядов которого, кроме N-ro, где М равно целой части числа (N /3), соединены со входами второго элемента И, выход которого соединен со входом К первого разряда регистра сдвига.
При отсутствии ошибок устройство функционирует как обычный счетчик Джонсона. При возникновении ошибок, связанных с появлением в счетчике запрещенного кода, в счетчике через определенное количество тактов появляется код 1ХХ....Х01, который шифруется первым элементом И, на выходе которого формируется сигнал ошибки £23«
Недостатком данного устройства является большое время, необходимое для обнаружения ошибки.
Цель изобретения - сокращение среднего времени обнаружения ошибок.
Поставленная цель достигается тем, что в счетчик импульсов со схемой обнаружения ошибок, содержащий входную шину, N-разрядный регистр сдвига и два элемента И, первый вход первого элемента И соединен со входной шиной и с синхровходом N-разрядного регистра сдвига, прямые выходы первого и последнего разрядов которого соединены соответственно со вторым и третьим входами первого элемента И, инверсный выход последнего 'разряда регистра сдвига соединен со входом I первого разряда регистра сдвига, прямые выходы не менее М последних разрядов регистра сдвига, кроме N-го, где М равно целой части числа(N/3), соединены со входами второго элемента И, введены третий элемент И и элемент НЕ, вход которого соединен с выходом второго элемента И и с первым входом третьего элемента И, выход которого соединен со входом К первого разряда регистра сдвига, прямой выход последнего разряда которого соединен со вторым входом третьего элемента И, выход элемента НЕ динен с четвертым входом первого мента И.
соеэле839061 4 разрядов 2=2, 2=3,,..2=4, число кот» рых И не меньше, чем число, равной целой части от числа N/i, где N - количество разрядов регистра 2 сдвига.
В отсутствии ошибок устройство функционирует как обычный счетчик Джонсона. При возникновении ошибки, связанной с появлением запрещенного кода, через определенное количество тактов устройство переходит в состояние, при котором в первом разряде 2=1 и в последнем разряде 2=5 будут 1, а в М средних разрядах (2=2, 2=3,...2=4) будет хотя бы один 0”. Это событие дешифрируется элементом И 3, на выходе которого появляется сигнал ошибки.
По сравнению с известным среднее время обнаружения ошибок в предлагаемом устройстве меньше. Это объясняется тем, что в большом количестве случаев при ошибках, связанных с появлением запрещенного кода, ситуация, когда в двух крайних разрядах сдвигающего регистра единицы и в средних хотя бы один ноль, возникает через меньшее количество входных тактов. Например, если N=10, М=8 и имеется ошибка вида 011.....10 в известном
На чертеже представлена схема чика импульсов с контролем ошибок.
Счетчик содержит входную шину 1, N-разрядный регистр 2 сдвига, элементы И 3-5, элемент НЕ 6, выходную шину 7; 2=1 - первый разряд регистра 2 сдвига: 2=2, 2=3,...2=4 — М разрядов регистра 2 сдвига, где М равно целой части числа (Ν/i) : 2=5 - последний разряд регистра 2 сдвига.
Входная шина 1 соединена с синхровходом N-разрядного регистра 2 сдвига и с первым входом элемента И 3, второй, третий и четвертый входы которого соединены соответственно с прямым выходом первого разряда 2=1 регистра 2 сдвига, с выходом элемента НЕ 6 и с прямым выходом последнего разряда 2=5 регистра 2 сдвига, прямой и инверсный выходы последнего разряда 2=5 которого соединены соответственно с первым входом элемента И 5 и со входом I первого разряда 2=1 регистра 2 сдвига, вход К первого разряда 2=1 регистра 2 сдвига соединен с выходом элемента И 5, второй вход которого соединен со входом элемента НЕ ,6 и с выходом элемента И 4, входы которого соединены с прямыми выходами счет-зо устройстве для обнаружения потребуется 8 входных тактов, в то время как в предлагаемом устройстве только один.

Claims (2)

1.Авторское свидетельство СССР № 416883, кл. Н 03 К 21/34, 1974.
2.Авторское свидетельство СССР
по за вке № 2668097/18-21, кл. Н 03 К 27.09.78.
I
Z J
г J
f--2
г
z
SU792819337A 1979-09-20 1979-09-20 Счетчик импульсов со схемой обнару-жЕНи ОшибОК SU839061A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792819337A SU839061A1 (ru) 1979-09-20 1979-09-20 Счетчик импульсов со схемой обнару-жЕНи ОшибОК

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792819337A SU839061A1 (ru) 1979-09-20 1979-09-20 Счетчик импульсов со схемой обнару-жЕНи ОшибОК

Publications (1)

Publication Number Publication Date
SU839061A1 true SU839061A1 (ru) 1981-06-15

Family

ID=20850496

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792819337A SU839061A1 (ru) 1979-09-20 1979-09-20 Счетчик импульсов со схемой обнару-жЕНи ОшибОК

Country Status (1)

Country Link
SU (1) SU839061A1 (ru)

Similar Documents

Publication Publication Date Title
SU839061A1 (ru) Счетчик импульсов со схемой обнару-жЕНи ОшибОК
SU871166A1 (ru) Устройство дл контрол параллельного двоичного кода на четность
SU370605A1 (ru) УСТРОЙСТВО дл ВЫЧИТАНИЯ
SU983566A1 (ru) Частотно-цифровое измерительное устройство
SU744544A1 (ru) Устройство дл преобразовани кодов
SU593211A1 (ru) Цифровое вычислительное устройство
SU534037A1 (ru) Счетчик импульсов
SU679985A1 (ru) Устройство дл исправлени арифметических ошибок
SU661548A1 (ru) Отсчетное устройство
SU866749A1 (ru) Кольцевой счетчик с устройством дл обнаружени ошибок
SU684539A1 (ru) Устройство дл логарифмировани чисел
SU679977A1 (ru) Устройство дл сравнени чисел
SU1423997A1 (ru) Генератор сигналов Хаара
SU907547A1 (ru) Генератор псевдослучайных чисел
SU960897A1 (ru) Устройство дл контрол цифровых датчиков
SU767842A1 (ru) -Разр дное счетно-сдвиговое устройство
SU460560A1 (ru) Преобразователь угол-код
SU870972A1 (ru) Цифровой термометр
SU928399A1 (ru) Устройство дл индикации
SU888103A1 (ru) Преобразователь число-импульсного кода в код индикатора дальности
SU982198A1 (ru) Реверсивный счетчик
SU930685A1 (ru) Счетное устройство
SU723570A1 (ru) Устройство дл сдвига
SU716035A1 (ru) Устройство дл ввода информации
SU607221A1 (ru) Устройство дл контрол двухтактного двоичного счетчика