SU769722A1 - Устройство задержки - Google Patents

Устройство задержки Download PDF

Info

Publication number
SU769722A1
SU769722A1 SU782705162A SU2705162A SU769722A1 SU 769722 A1 SU769722 A1 SU 769722A1 SU 782705162 A SU782705162 A SU 782705162A SU 2705162 A SU2705162 A SU 2705162A SU 769722 A1 SU769722 A1 SU 769722A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
register
output
control unit
adder
Prior art date
Application number
SU782705162A
Other languages
English (en)
Inventor
Виктор Дмитриевич Кутернега
Алла Вильевна Лапина
Original Assignee
Предприятие П/Я Г-4421
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4421 filed Critical Предприятие П/Я Г-4421
Priority to SU782705162A priority Critical patent/SU769722A1/ru
Application granted granted Critical
Publication of SU769722A1 publication Critical patent/SU769722A1/ru

Links

Landscapes

  • Control By Computers (AREA)

Description

блока управлени  основного устройства задержки , а третий - с выходом счетчика основного устройства задержки, подключенным одновременно к входу регистра, второй вход которого соединен со вторым выходом формировател  тактовых импульсов, иричем выходы блоков управлени  подключены ко входам счетчнков основного и дополнительного устройств задержки соответственно , третий вход блока управлени  основного устройства задержки подключен к первому выходу формировател  тактовых импульсов , второй вход блока управлени  дополнительного устройства задержки соединен с выходом регистра, третий - с выходом счетчика дополнительного устройства задержки 3.
Недостатком этого устройства  вл етс  техннческа  и функциональна  сложность, а вместе с этим низка  надежность.
Целью изобретени   вл етс  сокращение объема аппаратуры при задержке импульсов на врем , превышающее период их повторени .
Дл  достижени  указанной цели в устройство задержки, содержащее датчик кода , генератор, подключенный ко входу счетчика , регистр сдвига, введены блок унравлени , блок ввода и сумматор, информационные входы которого норазр дно объединены с выходами разр дов регистра и датчика кода, а выход сумматора присоединен к первому входу блока управлени  и входу датчика кода, второй и третий входы блока управлени  подключеиы соответственно к выходу генератора и дополнительному выходу регистра, а его выход соединен с вычитающим входом сумматора, вход устройства нараллельно подключен к первым входа . ключей блока ввода, подключенного ко входам регистра, вторые входы которых присоединены соответственно к выходам разр дов счетчика, выходом подключенного к входу синхронизации регистра, а втора  группа выходов датчика кода подключена к соответствующим входам регистра.
На чертеже представлена функциональна  схема предлагаемого устройства.
Устройство задержки содержит счетчик 1, датчик кода 2, генератор 3, регистр 4, блок ввода 5, блок управлени  6, сумматор 7, выходную клемму 8, входную клемму 9.
Выходна  шина генератора 3 нараллельно соединена со входом счетчика 1 (формирователь тактовых импульсов) и вторым входом блока управлени  6. Выходы разр дов счетчика 1 подключены к первым входам ключей блока ввода 5 в регистр 4. Блок ввода 5 состоит из двухвходовых ключей, выходы которых подключены к входам нараллельной записи в регистр 4. Вторые входы ключей блока ввода 5 параллельно подключены к входной клемме 9 устройства. Выход счетчика 1 соединен с входом синхронизации регистра 4. Выходы разр дов
регистра 4 присоединены к входам нараллельной записи в разр ды сумматора 7, которые параллельно подключены к выходам датчика кода 2. Выходна  клемма 8 сумматора 7 - она же  вл етс  и выходной клеммой устройства - присоединена параллельно к входу датчика кода 2 и первому входу блока управлени  6, выход которого подключен к вычитающему входу сумматора 7.
Третий вход блока управлени  6 присоединен к выходу регистра 4.
Устройство работает следующим образом . В исходном состо нии импульсы с выхода генератора 3 поступают на вход счетчика 1 и второй вход блока уиравлени  6. Блок управлени  в исходном состо нии запрещает прохождение импульсов на вычитающий вход сумматора 7, так как отсутствуют импульсы управлени  с выхода регистра 4 по третьему входу блока управлени  6. Тактовые импульсы с выхода счетчика 1 поступают на вход синхронизации регистра 4, но ири отсутствии входного импульса на входной клемме 9 устройства на выходе
регистра 4 импульс будет отсутствовать, а на выходах разр дов регистра 4 будет присутствовать нулева  информаци . На выходной клемме устройства имиульсы отсутствуют .
При подаче импульса на клемму 9 входа устройства посредством блока ввода 5 будет переписана в соответствующие разр ды регистра 4 информаци  с разр дов счетчи-, ка 1, соответствующа  величине времени
прив зки входного импульса к импульсу синхронизации (тактовому) регистра 4. После записи информации в регистр устройство задержки готово к нриходу очередного входного импульса. Записанна  в регистр
4 информаци  носледующими имиульсами синхронизации будет нродвигатьс  но нему, и при достижении его конца, определ емого установленным значением кода с выходов датчика кода 2, будет сформирован импульс , который перепишет информацию величины времени ирив зки входного импульса к импульсам синхронизации регистра 4 с выходов разр дов регистра 4 на входы разр дов сумматора 7, причем предыдущий
импульс с выхода устройства переписал на. входы разр дов сумматора информацию о величине установленной задержки с датчика кода 2. Импульс с выхода регистра 4, также воздейству  по третьему входу блока управлени  6, разрешает прохождение импульсов генератора 3 через блок управлени  6 на вычитающий вход сумматора 7. В момент обнулени  сумматора 7 в нем формируетс  импульс, который поступает
иа выход устройства, запреща  при этом прохождение импульсов с выхода генератора 3 через блок управлени  6 на вычитающий вход сумматора, и переписывает в сумматор 7 значение кода задержки, установленное на выходных щинах датчика кода 2,
Задержка устройства
D T-n + R 7,
где D - устанавливаема  задержка;
Г - период импульсов синхронизации регистра;
п - число целых периодов, укладывающихс  целое число раз в устанавливаемой величине времени задержки;
R - задержка, котора  равна части периода импульсов синхронизации, которую требуетс  установить. Разрешающа  способность определ етс 
Т
2t gдл  временного разделени  кодов прив зки (t - период генератора 3). Разрешающа  способность аналога опрет
дел етс  также 2ngдл  формировани  кода прив зки плюс период тактировани  запоминающего устройства, хран щего этот код.
Применение изобретени  позвол ет реализовать поставленную задачу повышени  разрешающей способности достаточно простым и надежным устройством, значительно снизить стоимость устройства за счет совмещени  функции пам ти величины времени прив зки входного импульса к тактирующим импульсам с функци ми сдвигового регистра, что не требует практически дополнительного оборудовани .
Применение изобретени  позвол ет достаточно гибко, с введением минимального дополнительного оборудовани  повысить разрешающую способность устройства по отношению к известным устройствам.
С целью повышени  разрешающей способности устройства необходимо уменьшить период тактирующих импульсов, что приводит к увеличению числа разр дов регистра, но зато к уменьщению числа разр дов счетчика 1. При этом число разр дов сумматора 7 также уменьщаетс .
Сумматор 7 можно заменить простым
счетчиком, который будет работать на вычитание и комбинационным сумматором, в то врем  как в известном устройстве с целью увеличени  разрешающей способности необходимо увеличивать число разр дов как регистра, так и числа  чеек запоминающего устройства, что требует значительного увеличени  оборудовани  блоков ввода и вывода информации в запоминающее устройство.

Claims (3)

1. Авторское свидетельство СССР № 422102, кл. Н ОЗК 5/13, 13.03.72.
2.Авторское свидетельство СССР № 442575, кл. Н ОЗК 5/13, 14.11.72.
3.Авторское свидетельство СССР № 441642, кл. Н ОЗК 7/30, 13.10.72 (прототип ).
SU782705162A 1978-12-26 1978-12-26 Устройство задержки SU769722A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782705162A SU769722A1 (ru) 1978-12-26 1978-12-26 Устройство задержки

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782705162A SU769722A1 (ru) 1978-12-26 1978-12-26 Устройство задержки

Publications (1)

Publication Number Publication Date
SU769722A1 true SU769722A1 (ru) 1980-10-07

Family

ID=20802088

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782705162A SU769722A1 (ru) 1978-12-26 1978-12-26 Устройство задержки

Country Status (1)

Country Link
SU (1) SU769722A1 (ru)

Similar Documents

Publication Publication Date Title
SU769722A1 (ru) Устройство задержки
SU944105A1 (ru) Коммутатор
SU1267618A1 (ru) Адаптивный многоканальный след щий преобразователь аналог-код
SU949786A1 (ru) Генератор последовательности импульсов
SU824415A1 (ru) Генератор пачек импульсов
SU684561A1 (ru) Функциональный генератор напр жени
SU656203A1 (ru) Многоканальный преобразователь напр жени в код
SU732837A1 (ru) Цифровой генератор гиперболических функций
SU888335A1 (ru) Цифровой фильтр
SU886235A1 (ru) Преобразователь цифровых кодов в скважность импульсов
SU809168A1 (ru) Устройство дл сравнени чисел
SU813419A1 (ru) Множительно-делительное устройство
SU834918A1 (ru) Сенсорный переключатель
SU819966A1 (ru) Делитель частоты с дробным автоматическиизМЕН ющиМС КОэффициЕНТОМ дЕлЕНи
SU1119175A1 (ru) Делитель частоты
SU643868A1 (ru) Вычислительное устройство
SU834860A1 (ru) Генератор треугольного напр жени
SU1162025A1 (ru) Формирователь импульсов
SU809036A1 (ru) Устройство дл определени сере-диНы ВРЕМЕННОгО иНТЕРВАлА
SU1057962A1 (ru) Устройство дл делени напр жений
SU993446A1 (ru) Генератор функций
SU542338A1 (ru) Умножитель частоты следовани периодических импульсов
SU834889A1 (ru) Преобразователь "код-частота
SU617831A1 (ru) Преобразователь кода в импульсы сложной формы
SU1001453A1 (ru) Формирователь длительности импульса