SU819965A1 - Устройство дл изменени частотыСлЕдОВАНи иМпульСОВ - Google Patents
Устройство дл изменени частотыСлЕдОВАНи иМпульСОВ Download PDFInfo
- Publication number
- SU819965A1 SU819965A1 SU782600219A SU2600219A SU819965A1 SU 819965 A1 SU819965 A1 SU 819965A1 SU 782600219 A SU782600219 A SU 782600219A SU 2600219 A SU2600219 A SU 2600219A SU 819965 A1 SU819965 A1 SU 819965A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- counter
- key
- input
- pulses
- Prior art date
Links
Landscapes
- Burglar Alarm Systems (AREA)
Description
I
Изобретение относитс к радиотехнике, в частности .к импульсной технике, и может быть использовано в качестве цифрового синтезатора частот, например, дл формировани ЛЧМ Сигналов цифровым способом .
Известно устройство дл изменени частоты следовани импульсов по основному авт. св. № 661812, содержащее коммутатор, входы установки и эталонной частоты которого вл ютс входами устройства, а выход подключен к сигнальным входам делителей эталонной частоты, входы разр дов которых подключены соответственно к выходам разр дов счетчиков-регистров пам ти и к сигнальному входу счетчика эталонных импульсов, выход которого подключен к входу управлени селектора и через элемент ИЛИ св зан с входом включени ключа , сигнальный вход которого соединен с выходом делител эталонной частоты и сигнальными входами селектора и счетчика выходных импульсов выход которого подключен к входу сброса коммутатора. Выход ключа и вход отключени его соединен с входом сложени счетчика-регистра пам ти и через другой элемент ИЛИ св зан с
входом включени второго ключа, вход отключени которого соединен с выходом селектора . Сигнальный вход второго ключа соединен с выходом одного из делителей эталонной частоты, а выход его подключен
к входу вычитани соответствующего счетчика-регистра пам ти, вход установки которого соединен с входами установки другого счетчика-регистра, коммутатора, счетчика эталонных и счетчика выходных импульсов и через первый и второй элементы
ИЛИ св зан соответственно с входами обоих ключей 1.
Claims (1)
- В известном устройстве сигналом установки оба ключа открываютс дл прохождени импульсов, в счетчике выходных импульсов устанавливаетс код, определ ющий длину выходной импульсной последовательности , в счетчике эталонных импульсов записываетс код Ki 4, а в счетчиках-регистрах пам ти - коды К /fFi и Кз--J + l соответственно, где эталонна частота (Гц)- ДГ - заданнож дискрет изменени частоты следовани выходных импульсов,- fi - начальное значение частоты-следовани выходных импульсОв (Гц). Это устройство решает задачу изменени частоты следовани импульсов по одностороннему пилообразному закону. Однако в р де практических случаев, в частности дл формировани ЛЧМ сигналов с симметричным пилообразным законом модул ции, обеспечивающих разделение частот дальности и допплеровских составл ющих, требуетс измен ть частоту выходных импульсов по симметричному пилообразному закону. Известное устройство этой задачи не рещает, т. к. после достижени I частотой выходных импульсов заданного значени оно мгновенно возвращаетс в исходное состо ние, и значени частот следовани импульсов в начале и в конце сформированной импульсной последовательности не совпадают. Целью изобретени вл етс изменение частоты следовани импульсов по симметричному пилообразному закону. С этой целью в устройство дл изменени частоты следовани импульсов, содержащее два счетчика-регистра пам ти, два ключа, два элемента ИЛИ, счетчики входных и эталонных импульсов, селектор и коммутатор , сигнальный вход которого вл етс входом эталонной частоты устройства, а выход соединен с сигнальными входами делителей эталонной частоты, входы разр дов которых подключены к выходам разр дов соответствующих счетчиков регистров пам ти, и с сигнальным входом счетчика эталонных импульсов, выход которого соединен с входом управлени селектора и св зан через первый элемент ИЛИ с входом включени первого ключа, вход включени и выход которого через второй элемент ИЛИ св зан с входом вклкэчени второго ключа, сигнальный вход которого соединен с выходом первого делител эталонной частоты , а вход включени через селектор - с выходом второго делител эталонной частоты и с сигнальными входами первого ключа и счетчика выходных импульсов, вход установки которого объединен с входами установки коммутатора, счетчиков-регистров пам ти и счетчика эталонных импульсов и соединен с щиной установки устройства , введены дополнительный делитель частоты , включенный между выходом счетчика выходных импульсов и входом сброса коммутатора, третий и четвертый ключи, первые входы которых соединены с выходом счетчика выходных импульсов, а вторые входы подключены к щине установки устройства, причем третий ключ включен между выхрдом первого ключа и суммирующим и вычитающим входами первого счетчика-регистра пам ти, а четвертый ключ включен между выходом второго ключа и суммирующим и вычитающим входами второго счетчика-регистра пам ти. Сущность изобретени заключаетс в том, что после достижени частотой следовани выходных импульсов определенного значени она линейно уменьщаетс до начального значени за такой же промежуток времени, что и при ее увеличении, что достигаетс путем введени в, состав устройства делител на два и дополнительных двух ключей, соответственно включенных. На чертеже представлена структурна электрическа схема описываемого .устройства . Сигнальный вход коммутатора вл етс входом эталонной частоты устройства. Выход коммутатора подключен к сигнальным входам делителей 2, 3 эталонной частоты, входы разр дов которых соединены соотвественно с входами разр дов первого и второго счетчиков-регистров 4, 5 пам ти, и к сигнальному входу счетчика 6, эталонных импульсов, выход которого подключен к входу управлени селектора 7 и через элемент ИЛИ 8 св зан с входом включени ключа 9. Сигнальный вход ключа 9 соединен с выходом делител 3 и с сигнальными входами селектора 7 и счетчика 10 выходных импульсов, выход которого подключен к первым входам ключей 11, 12 и св зан через дополнительный делитель частоты 13 на два с входом сброса коммутатора 1. Выход ключа 9 и вход отключени его соединены с сигнальным входом ключа 11, соединенного первым и вторым выходами с суммирующим и вычитающими входами счетчика-регистра 4 соответственно, и св заны через второй элемент ИЛИ 14 с входом включени ключа 15, вход выключени которого соединен с выходом селектора 7. Сигнальный вход ключа 15 подключен к выходу делител 2, а выход его соединен с сигнальным входом ключа 12, первый и второй выходы которого подключены соответственно к суммирующему и вычитающему входам счетчика-регистра 5, вторые входы ключей 11, 12, входы установки коммутатора 1, счетчиков 6, 10, счетчикой-регистров 4, 5 и входы элементов ИЛИ 8 и 14 подключены к щине установки устройства . Принцип работы предлагаемого устройства заключаетс в следующем. По сигналу установки в счетчике 10 устанавливаетс код , определ ющий половину длины выходной импульсной последовательности; в счетчиках-регистрах 4, 5 устанавливаютс коды начальных коэффициентов делени и K соответственно, где fj -эталонна частота , Гц; fi - начальное значение частоты следовани выходных импульсов, Гц; ДГ - заданный дискрет изменени частоты. Ключи 9, 15 по сигналу установки переход т в состо ние, открытое дл прохождени импульсов, а ключи 11, 12 - в состо ние , при котором ключ 11 обеспечивает выдачу импульсов на вход « + счетчика-регистра 4, а ключ 12 - на вход «- счетчика-регистра 5, Коммутатор 1 по сигналу установки выдает на делители 2, 3 и счетчик 6 импульсы эталонной частоты. Счетчик б делит частоту эталонных импульсов в соответствии с записанным в нем кодом и выдает импульсы с периодом повторени Т -т- на селектор 7 и через элемент ИЛИ 8 - на ключ 9. С делителей 2, 3 снимаютс импульсы, периоды повторени которых определ ютс кодами, записанными в счетчиках-регистрах 4, 5, которые подаютс на ключ 9 и на селектор 7. Ключ 9 и селектор 7 посредством импульсов со счетчика 6 выдел ют соответственно первьш и второй импульсы с делител 3, наход щиес между импульсами, поступающими со счетчика 6. Импульсы с ключа 9 через ключ 11 поступают на вход « + счетчика-регистра 4 и увеличивают записанный в нем код с темпом, определ емым значением кода в счетчике-регистре 5. Одновременно с этим импульсы с ключа 9 через элемент ИЛИ 14 поступают на ключ 15, устанавлива последний в состо ние, при котором он пропускает импульсы с делител 2 на ключ 12. Ключ 12 выдает поступившие импульсы на вход «- счетчика-регистра 5, вызыва уменьщение записанного кода. Выделенные селектором 7 импульсы поступают на ключ 15, устанавлива его в состо ние, при котором ключ 15 прекращает выдачу импульсов в промежутке между вторым импульсом каждого предыдущего и первым импульсом каждого последующего периодов следовани импульсов со счетчика 6. В результате изменение частоты следовани выходных импульсов на заданный дискрет производитс только раз за период следовани импульсов со счетчика 6, и таким образом обеспечиваетс посто нство скорости изменени частоты. Счетчик 10 подсчитывает количество выходных импульсов и по достижении ими определенного значени выдает на ключи 11, 12 и на делитель 13 импульс, по которому ключ 11 будет выдавать импульсы на вход «- ч;четчика-регистра 4, а ключ 12 - на вход « + счетчика-регистра 5. В результате частота следовани выходных импульсов начнет измен тьс в сторону ее уменьщени . Процесс прекращаетс в момент .выдачи счетчиком 10 второго импульса, который выдел етс делителем 13 и подаетс на вход сброса коммутатора 1. По данному сигналу коммутатор 1 прекращает выдачу импульсов эталонной частоты. Таким образом, описанное устройство измен ет частоту следовани выходных импульсов по симметричному пилообразному закону. Формула изобретени Устройство дл изменени частоты следовани импульсов по авт. св. № 661812, отличающеес тем, что, с целью обеспечени возможности изменени частоты следовани импульсов по симметричному закону , в него введены дополнительный делитель частоты, включенный между выходом счетчика выходных импульсов и входом сброса коммутатора, третий и четвертый ключи, первые входы которых соединены с выходом счетчика выходнь1х импульсов, а вторые входы подключены к щине установки устройства, причем третий ключ вклю между выходом первого ключа и суммирующим и вычитающим входами первого счетчика регистра пам ти, а четвертый ключ включен между выходом второго ключа и суммирующим и вычитающим входами второго счетчика-регистра пам ти. Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР № .661812, кл. Н 03 К 23/00, 25.03.77 (прототип ).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782600219A SU819965A1 (ru) | 1978-04-05 | 1978-04-05 | Устройство дл изменени частотыСлЕдОВАНи иМпульСОВ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782600219A SU819965A1 (ru) | 1978-04-05 | 1978-04-05 | Устройство дл изменени частотыСлЕдОВАНи иМпульСОВ |
Publications (1)
Publication Number | Publication Date |
---|---|
SU819965A1 true SU819965A1 (ru) | 1981-04-07 |
Family
ID=20757765
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU782600219A SU819965A1 (ru) | 1978-04-05 | 1978-04-05 | Устройство дл изменени частотыСлЕдОВАНи иМпульСОВ |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU819965A1 (ru) |
-
1978
- 1978-04-05 SU SU782600219A patent/SU819965A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU819965A1 (ru) | Устройство дл изменени частотыСлЕдОВАНи иМпульСОВ | |
SU1150731A1 (ru) | Импульсный генератор | |
SU1538266A1 (ru) | Устройство дл формировани линейного сигнала | |
SU900428A2 (ru) | Умножитель частоты | |
SU1170603A1 (ru) | Устройство дл формировани логарифмического р да частот | |
SU866748A1 (ru) | Делитель частоты следовани импульсов | |
SU1099408A1 (ru) | Устройство дл формировани частотно-манипулированных сигналов | |
SU786045A1 (ru) | Устройство дл формировани частотно-манипулированного сигнала | |
SU1078428A1 (ru) | Врем импульсный квадратор | |
SU843271A1 (ru) | Устройство тактовой синхронизации | |
SU834847A1 (ru) | Генератор пачек импульсов | |
SU692065A1 (ru) | Дискретный умножитель частоты повторени импульсов | |
SU752317A1 (ru) | Устройство дл ввода информации | |
SU965004A1 (ru) | Устройство приема сигналов фазового пуска | |
SU1085009A1 (ru) | Устройство дл формировани частотно-манипулированных сигналов | |
SU708498A1 (ru) | Генератор ступенчатого напр жени | |
SU926750A1 (ru) | Устройство дл фазового управлени вентильным преобразователем | |
SU598238A1 (ru) | Устройство коммутации | |
SU984054A1 (ru) | Устройство дл изменени частоты следовани импульсов | |
SU571912A1 (ru) | Делитель частоты с программным управлением | |
SU928352A1 (ru) | Цифровой умножитель частоты | |
SU886238A1 (ru) | Преобразователь интервала времени в цифровой код | |
SU645267A1 (ru) | Коммутатор | |
SU586400A1 (ru) | Устройство дискретного управлени фазой генератора | |
SU445132A1 (ru) | Многачастотный генератор |