SU809135A1 - Устройство дл синхронизации сис-ТЕМы ВычиСлиТЕльНыХ МАшиН - Google Patents

Устройство дл синхронизации сис-ТЕМы ВычиСлиТЕльНыХ МАшиН Download PDF

Info

Publication number
SU809135A1
SU809135A1 SU792741428A SU2741428A SU809135A1 SU 809135 A1 SU809135 A1 SU 809135A1 SU 792741428 A SU792741428 A SU 792741428A SU 2741428 A SU2741428 A SU 2741428A SU 809135 A1 SU809135 A1 SU 809135A1
Authority
SU
USSR - Soviet Union
Prior art keywords
trigger
inputs
counters
counter
input
Prior art date
Application number
SU792741428A
Other languages
English (en)
Inventor
Сергей Иванович Дубинин
Михаил Авраамович Кагаловский
Валентина Сергеевна Кондратьева
Михаил Исаакович Лондер
Марк Аркадьевич Рабинович
Original Assignee
Ордена Октябрьской Революции Всесоюз-Ный Государственный Проектно-Изыска-Тельский И Научно-Исследовательскийинститут "Энергосетьпроект"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ордена Октябрьской Революции Всесоюз-Ный Государственный Проектно-Изыска-Тельский И Научно-Исследовательскийинститут "Энергосетьпроект" filed Critical Ордена Октябрьской Революции Всесоюз-Ный Государственный Проектно-Изыска-Тельский И Научно-Исследовательскийинститут "Энергосетьпроект"
Priority to SU792741428A priority Critical patent/SU809135A1/ru
Application granted granted Critical
Publication of SU809135A1 publication Critical patent/SU809135A1/ru

Links

Landscapes

  • Hardware Redundancy (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ СИНХРОНИЗАЦИИ СИСТЕМЫ ВЫЧИСЛИТЕЛЬНЫХ МАШИН

Claims (3)

  1. Изобретение относитс  к вычислительной технике и может быть использовано дл  совместной работы ЭВМ вычислительного комплекса. Известно устройство управлени  дл  сопр жени  вычислительных машин 1. Однако указанное устройство  вл етс  достаточно сложным и дл  своей работы требует существенных затрат машинного времени и пам ти. Известно программно-временное управление многопроцессорной системы, в которой каждый процессор имеет собственную систему синхронизации, а устройство временного управлени  использует любое (одно ) из индивидуальньгх устройств синхронизации процессоров дл  временного управлени  обменом данными между этим (или любым другим) процессором и общей системой пам ти 2. Однако известное устройство вл етс  достаточно сложным и трудно реализуемым. Кроме того, при отказе одной из ЭВМ ос тавща с  не сможет продолжать нормальную , работу. Наиболее близким к предлагаемому  в л етс  устройство дл  синхронизации вычислительных мащин, использующее предельные состо ни  счетчиков 3. В таком устройстве формируемые синхронизирующие сигналы поступают не общую линию, котора  в каждой ЭВМ подключена к логическому блоку, содержащему триггер и импульсный генератор. Установка триггера в определенное устойчивое состо ние осуществл етс  при помощи синхронизирующего сигнала. После установки триггера импульсный генератор выдает импульс определенной длительности. Недостатком данного устройства  вл етс  его сложность, котора  заключаетс  в наличии достаточно сложных блоков (например импульсного генератора) и в больщом количестве св зей между узлами, вход щими в устройство. Цель изобретени  - упрощение устройства . Поставленна  цель достигаетс  тем, что в устройство дл  синхронизации системы вычислительных мащин, содержащее триггер , два счетчика и два тактовых генератора , соединенные со счетными входами соответствующих счетчиков, введены два элемента И, выход каждого из которых соединен со сбрасывающим входом соответствующего счетчика, нулевой и единичный входы триггера соединены с выходами соответственно первого и второго элементов И, первые входы которых соединены соответственно с нулевым и единичным выходами триггера, а вторые входы - с выходами соответственно второго и первого счетчиков . На чертеже представлена блок-схема предлагаемого устройства. Устройство содержит тактовый генератор I, счетчик 2, элемент И 3, триггер 4, тактовый генератор 5, счетчик 6, элемент И 7. Тактовые генераторы 1 и 5 соединены со счетными входами счетчиков 2 и 6 соответственно , выходы которых соединены с первыми входами элементов И 7 и 3, второй вход элемента И 7 соединен с одним из выходов триггера 4, дл  определенности с единичным, тогда единичный вход триггерной  чейки соединен с выходом элемента И 7, а нулевой вход триггера 4 - с выходом элемента И 3, второй вход которого соединен с нулевым входом триггера 4 и сбрасывающим входом счетчика 2, а сбрасывающий вход счетчика 6 соединен с выходом элемента И 7. Устройство работает следующим образом . Предположим, что триггер 4 находитс  в единичном состо нии. В этом случае синхронизирующим  вл етс  генератор 1. По достижении предельного состо ни  счетчика 2 вырабатываетс  сигнал, который проходит через элемент И 7 и поступает на сбрасывающий вход счетчика 6. Если триггер 4 находитс  в нулевом осто нии, то синхронизирующим  вл етс  енератор 6. Работа устройства в этом слуае протекает аналогично описанному. Предлагаемое устройство легко реализуемо и позвол ет обеспечить надежную синхронную работу управл ющей вычислительной системы из двух ЭВМ, что чрезвычайно важно при управлении энергетической системой по частоте и активной мощности . Формула изобретени  Устройство дл  синхронизации системы вычислительных мащин, содержащее триггер , два счетчика и два токовых генератора ,, соединенные со счетными входами соответствующих счетчиков, отличающеес  тем, что, с целью упрощени  устройства, в него введены два элемента И, выход каждого из которых соединен со сбрасывающим входом соответствующего счетчика, нулевой и единичный входы триггера соединеьы с выходами соответственно первого и второго элементов И, первые входы которых соединены соответственно с нулевым и единичным выходами триггера, а вторые входы - .с выходами соответственно второго и первого счетчиков. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № $72777, кл. G 06 F 3/04, 1975.
  2. 2.Патент США № 3715729, кл. G 06 F 15/16, 1973.
  3. 3.Патент ФРГ № 2155159, кл. G 06 F 15/16, 1973 (прототип).
SU792741428A 1979-03-27 1979-03-27 Устройство дл синхронизации сис-ТЕМы ВычиСлиТЕльНыХ МАшиН SU809135A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792741428A SU809135A1 (ru) 1979-03-27 1979-03-27 Устройство дл синхронизации сис-ТЕМы ВычиСлиТЕльНыХ МАшиН

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792741428A SU809135A1 (ru) 1979-03-27 1979-03-27 Устройство дл синхронизации сис-ТЕМы ВычиСлиТЕльНыХ МАшиН

Publications (1)

Publication Number Publication Date
SU809135A1 true SU809135A1 (ru) 1981-02-28

Family

ID=20817252

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792741428A SU809135A1 (ru) 1979-03-27 1979-03-27 Устройство дл синхронизации сис-ТЕМы ВычиСлиТЕльНыХ МАшиН

Country Status (1)

Country Link
SU (1) SU809135A1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1985004498A1 (en) * 1984-03-26 1985-10-10 Telefonaktiebolaget Lm Ericsson Parallel synchronous operation

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1985004498A1 (en) * 1984-03-26 1985-10-10 Telefonaktiebolaget Lm Ericsson Parallel synchronous operation

Similar Documents

Publication Publication Date Title
SU809135A1 (ru) Устройство дл синхронизации сис-ТЕМы ВычиСлиТЕльНыХ МАшиН
SU763811A1 (ru) Устройство фазовой синхронизации
SU523410A1 (ru) Устройство дл поиска операндов
SU790179A1 (ru) Удвоитель частоты меандра
SU746645A1 (ru) Генератор случайных исходов
SU853635A1 (ru) Устройство дл формировани импуль-COB СиНХРОНизАции пРи СчиТыВАНиииНфОРМАции
SU830377A1 (ru) Устройство дл определени кодаМАКСиМАльНОгО чиСлА
SU1714611A1 (ru) Устройство дл ввода информации
SU785866A1 (ru) Устройство дл сравнени чисел
SU1128254A1 (ru) Устройство приоритета
SU593216A1 (ru) Устройство задани временных циклов работы объектов
RU1777133C (ru) Программируемое логическое устройство
SU1580401A1 (ru) Устройство дл формировани треков
SU943737A1 (ru) Устройство дл синхронизации
SU940148A1 (ru) Устройство дл синхронизации вычислительной системы
SU520593A1 (ru) Резервированное устройство дл синхронизации сигналов
SU966916A1 (ru) М-тактный счетчик
SU1497743A1 (ru) Пересчетное устройство в @ -кодах Фибоначчи
SU902020A1 (ru) Устройство дл моделировани отказов в сложных системах
SU783958A1 (ru) Устройство дл формировани серии импульсов
SU792253A2 (ru) Устройство дл последовательного опроса источников информации
SU798775A1 (ru) Устройство дл обмена
SU1714612A1 (ru) Устройство дл обмена информацией
SU622070A1 (ru) Цифровой генератор функций
SU1001101A1 (ru) Устройство дл распределени заданий процессорам