SU798799A1 - Decimal-to-inverse code converter - Google Patents
Decimal-to-inverse code converter Download PDFInfo
- Publication number
- SU798799A1 SU798799A1 SU792739689A SU2739689A SU798799A1 SU 798799 A1 SU798799 A1 SU 798799A1 SU 792739689 A SU792739689 A SU 792739689A SU 2739689 A SU2739689 A SU 2739689A SU 798799 A1 SU798799 A1 SU 798799A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- code
- converter
- input
- decimal
- inverse
- Prior art date
Links
Landscapes
- Organic Low-Molecular-Weight Compounds And Preparation Thereof (AREA)
Description
1one
Изобретение относитс к автоматике и цифровой вычислительной технике и может быть использовано при построении устройств, работающих в двоично-дес тичных кодах.The invention relates to automation and digital computing and can be used in the construction of devices operating in binary-ten codes.
Известен преобразователь двоичного кода в обратный код, содержащий группу элементов И-НЕ, группу элементов ИЛИ-НЕ и регистр J-x триггегров 1.A known binary code converter is an inverse code containing a group of NAND elements, a group of NOR elements and a J-x register of triggers 1.
Недостаток преобразовател большие затраты и невозможность пре образовани двоично-дес тичных кодов .The lack of a converter is costly and the impossibility of converting binary-decimal codes.
Наиболее близким по технической сущности к предлагаемому вл етс преобразователь двоично-дес тичг. ного кода в обратный код, вход щий в состав дес тичного счетчика, содержащий элемент И, дешифратор, группу элементов И и триггерный регистр 2The closest in technical essence to the present invention is a binary-decimal converter. code into the reverse code included in the decimal counter, containing the element AND, the decoder, the group of elements AND and the trigger register 2
Недостаток преобразовател - больша сложность и ограниченность функциональных возможностей, что св зано с невозможностью осуществл ть преобразование в обратный код и передавать на выход входной код без преобразовани .The disadvantage of the converter is the great complexity and limited functionality due to the inability to convert to the inverse code and transfer the output code to the output without conversion.
Цель изобретени - упрощение преобразовател .The purpose of the invention is to simplify the converter.
Поставленна цель достигаетс заThe goal is achieved for
счет того, что преобразователь двоично-дес тичного кода в обратный код, содержащий элемент И, содержит три элемента исключающее ИЛИ и элемент 3 - НЕ - И, первый вход которого вл етс входом инверсного значени управл ющего сигнала преобразовани в обратный код, а второй и третий входы соединены, соответ , ственно, со входами второго и третьего разр дов преобразовател ,, вхад . второго разр да преобразовател непосредственно соединен с выходом второго разр да преобразовател , входы первого, третьего и четвертого разр дов, соответственно, соединены с первыми входами первогр, второго и третьего элемента .исключающее ИЛИ, второй вход второго элемента исключающее ИЛИ подключен кThis means that the converter of the binary-decimal code into the return code containing the AND element contains three elements exclusive OR and the element 3 —NON-AND, whose first input is the input of the inverse value of the conversion control signal into the reverse code, and the second and the third inputs are connected, respectively, with the inputs of the second and third bits of the converter, vhad. The second bit of the converter is directly connected to the output of the second bit of the converter, the inputs of the first, third and fourth bits, respectively, are connected to the first inputs of the first game, the second and third elements are exclusive OR, the second input of the second element is exclusive OR connected to
выходу элемента И, первый вход которого соединен со входом второго разр да преобразовател , второй вхо: со вторым входом первого элемента .исключающее ИЛИ и со входом пр мого значени управл ющего сигналаthe output of the element I, the first input of which is connected to the input of the second bit of the converter, the second input: to the second input of the first element exclusive OR and to the input of the direct value of the control signal
преобразовани в обратный код, а второй вход третьего элемента исключаклцее ИЛИ подключен к выходу элемента 3 - НЕ - И.conversion to the reverse code, and the second input of the third element is excluded OR is connected to the output of element 3 - NO - I.
На чертеже приведена блок-схема преобразовател .The drawing shows a block diagram of the Converter.
Преобразователь содержит элемент The converter contains the element
3- НЕ - И 1, вход 2 инверсного значени управл 1ацег.9 сигнала преобразовани в обратный код, элементы 3-5 исключающее ИЛИ, элемент3- NOT - AND 1, input 2 of the inverse value of the control 1Aceg.9 of the signal to convert to the inverse code, elements 3-5 exclusive OR, element
И б, вход 7 пр мого значени управл ющего сигналов преобразовани в обратный код.And b, the input 7 is the forward value of the control signal to convert to the inverse code.
Преобразователь параллельного потенционального типа . обеспечивает на своих выходах двоично-дес тичный код, обратный коду с весами 1, 2,Parallel potential type converter. provides on its outputs a binary-decimal code, reverse code with weights 1, 2,
4и 3, поданному на входы при наличии сигнала преобразовани в обратный код на входе 7 и инверсного зна .чени этого сигнала на входе 2.Приi отсутствии сигнала преобразовани в обратный код число, поданное на входы преобразовател , проходит на его выходы без изменени .4 and 3, applied to the inputs when there is a conversion signal to the reverse code at input 7 and an inverse value of this signal at input 2. When there is no conversion signal to the reverse code, the number fed to the converter inputs passes to its outputs without change.
Преобразователь работает следующим образом.The Converter operates as follows.
Первый разр д входного кода проходит на выход в инверсном виде, т.е. на вход элемента 3 исключающее ИЛИ со входа 7 преобразовател поступает единичное значение. Второй разр д в пр мом и обратном двоичнодес тичном коде совпдцает.The first bit of the input code goes to the output in the inverse form, i.e. input element 3 exclusive OR from input 7 of the converter receives a single value. The second bit in the forward and reverse binary binary code matches.
Третий разр д обратного кода равен инверсному значению третьего разр да входного двоично-дес тично го кода только при единичном значени второго разр да. Это значение анализируетс элементом И 6. Четвертый разр д обратного кода равеи инверсному значению четвертого разр да входного кода только при нулевом значении второго и третьего разр дов .В этом случае единичное зна чение возникает на выходе элемента 3-НЕ-И 1 и поступает на вход элемента исключающее ИЛИ 5.The third digit of the return code is equal to the inverse value of the third digit of the input binary-decimal code only for a single value of the second digit. This value is analyzed by the element And 6. The fourth bit of the inverse code equal to the inverse of the fourth bit of the input code only at zero value of the second and third bits. In this case, a single value occurs at the output of the element 3-NOT-AND 1 and goes to the input element exclusive or 5.
Предлагаемый преобразователь значительно проще известного, так как он содержит всего п ть логических элементов вместо шифратора; 4 10 и дес ти элементов И, имеет более ширркие функциональные возможности,так как его выходы разделены с его входами , следовательно, одновременно с Преобразованием в обратный кЪд можно переписать число в другой счетчик или регистр, а в зависимости от наличи или отсутстви сигнала преобразовани в обратный код, эта перепись возможна как в обратном, так и в пр мом коде, что позвол ет использовать предлагаемый преобразователь в арифметических устройствах, обеспечива сложение и вычитание с алгебраическим усреднением результатов нескольких измерений, которые вблизи нул могут оказатьс разнопол рными .The proposed converter is much simpler than the known one, since it contains only five logical elements instead of an encoder; 4 10 and ten elements And, has broader functionality, since its outputs are separated from its inputs, therefore, simultaneously with the Conversion into the reverse cDC, you can rewrite the number into another counter or register, and depending on the presence or absence of the conversion signal the reverse code, this census is possible both in the reverse and in the forward code, which allows the proposed converter to be used in arithmetic devices, providing addition and subtraction with algebraic averaging of the results well, measurements that are near zero can turn out to be opposite.
Claims (2)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792739689A SU798799A1 (en) | 1979-03-23 | 1979-03-23 | Decimal-to-inverse code converter |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792739689A SU798799A1 (en) | 1979-03-23 | 1979-03-23 | Decimal-to-inverse code converter |
Publications (1)
Publication Number | Publication Date |
---|---|
SU798799A1 true SU798799A1 (en) | 1981-01-23 |
Family
ID=20816506
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792739689A SU798799A1 (en) | 1979-03-23 | 1979-03-23 | Decimal-to-inverse code converter |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU798799A1 (en) |
-
1979
- 1979-03-23 SU SU792739689A patent/SU798799A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU798799A1 (en) | Decimal-to-inverse code converter | |
SU690477A1 (en) | Digital device for modulo limiting | |
SU767758A1 (en) | Digital number limiter | |
SU995088A1 (en) | Device for rounding number in binary code | |
US3992611A (en) | Plus five and invert algorithm | |
SU437069A1 (en) | Binary to binary converter | |
SU565309A1 (en) | Accumulating register | |
RU2248094C2 (en) | Device for transforming numbers from decimal to binary notation scale | |
SU796837A1 (en) | Decimal-to-quinary fraction converter | |
SU480075A1 (en) | Code Conversion Device | |
SU1552176A1 (en) | Device for subtraction of decimal numbers | |
SU974371A1 (en) | Device for computing sin x andcos x functions | |
SU1262478A1 (en) | Device for subtracting decimal numbers | |
SU577669A1 (en) | Voltage-to-number converter | |
SU416692A1 (en) | ||
SU1177808A1 (en) | Device for shifting number | |
SU1137460A1 (en) | Conveyer adder | |
SU769520A1 (en) | Information input-output arrangement | |
SU742923A1 (en) | Binary- to-binary-decimal code converter | |
SU563726A1 (en) | Reversible counter-multiplier | |
SU842798A1 (en) | Adding and subtracting device | |
SU702512A1 (en) | Functional code to voltage converter | |
SU467364A1 (en) | Differentiating device | |
SU572781A1 (en) | Radix converter of binary-decimal numbers into binary numbers | |
SU860055A1 (en) | Converter of bcd numbers in 4,2,2,1 code to binary numbers |