SU798774A1 - Устройство дл синхронизацииВВОдА иНфОРМАции из КАНАлА СВ зи - Google Patents
Устройство дл синхронизацииВВОдА иНфОРМАции из КАНАлА СВ зи Download PDFInfo
- Publication number
- SU798774A1 SU798774A1 SU792750253A SU2750253A SU798774A1 SU 798774 A1 SU798774 A1 SU 798774A1 SU 792750253 A SU792750253 A SU 792750253A SU 2750253 A SU2750253 A SU 2750253A SU 798774 A1 SU798774 A1 SU 798774A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- register
- adder
- error
- Prior art date
Links
Landscapes
- Communication Control (AREA)
Description
(54) УСТРОЙСТВО ДЛЯ СИНХРОНИЗАЦИИ ВВОДА ИНФОРМАЦИИ ИЗ КАНАЛА СВЯЗИ
чем входы регистра адреса обработки , регистра адреса массива двоичных кодов и регистра конечного адреса обработки соединены с шиной чтени и шиной импульсов записи процессора, а выход регистра ардеса обработки соединен с первым входом схемы сравнени и входом процессора, выход регистра адреса массива двоичных кодов подключен к процессору, выход регистра конечного адреса обработки соединен со вторым входом схемы сравнени , выход которой соединен со входом процессора, первый вхо буферного регистра подключен к шине импульсов записи, а его выход соединен со входом процессора, шина импульсов записи через счетчик и. дешифратор соединена со входом процессора , а также регистр скорости канала , регистр дополнени до бита, регистр остатка преобразовани и регистр временного интервала, первые входы которых соединены с шиной чтени , а вторые - с широй импульсов процессора, выход регистра скорости соединен с третьим входом регистра дополнени до бита, выход которого подключен ко входу процессора и третьему входу регистра временного интервала , выход Которого соединен со вторым входом буферного регистра и входом процессора, выход регистра остатка соединен со входом процессора 2 .
Недостатком этого устройства вл етс низка эффективна скорость передачи данных в канале св зи.
Цель изобретени - повышение эффективной скорости передачи данных в канале св зи.
Поставленна цель достигаетс те что в устройство, содержащее два регистра времени, регистр константы скорости и регистр признаков,, первые входы которых соединены с выходом узла управлени , а вторые входал - со входом устройства и первым входом узла управлени , выход которого вл етс первым выходом устройства , схему сравнени рассогласовани , сумматор, первый вход которого подключен к выходу первого регистра времени и третьему входу второго регистра времени, выходом соединенного со вторым входом сумматора и вторым выходом устройства, а четвертым входом - с третьим входом первого регистра времени и выходом дешифратора времени, вход которого подключен к выходу регистра константы скорости, третьему входу сумматора и третьему выходу устройства, введены-регистр рассогласоЕани частот и регистр константы рассогласовани , причем первые входы регистра рассогласовани константы соединены с.выходом узла управлени , четветрым входом сумматора и первым входом схемы сравнени рассогласовани , а вторые входы - со входом устройства, выход схемы сравнени рассогласовани подключен к п тому входу сумматора и второму входу узла управлени , второй вход - к выходу регистра признака и четвертому выходу устройства, третий-вход - к выходу регистра константы рассогласовани и п тому выходу устройства, а четвертый вход - к шестому входу сумматора , п тому входу второго регистра времени и выходу регистра рассогласовани частот, третьим входом соединенного с выходом сумматора. Кроме того, узел управлени содержит распределитель и счетчик состо ний, причем вход распределител соединен с первым входом счетчика состо ний и первым входом узла, а выход - с выходом узла и вторым входом счетчика состо ний, третий вход которого вл етс вторым входом узла.
На чертеже представлена блок-схема устройства.
Устройство содержит узел 1 управлени , осуществл к ций тактировку всех узлов устройства, первый регистр 2 времени, в котором хранитс очередное врем рассогласовани в канале , второй регистр 3 времени, в котором хранитс предшествующее врем рассогласовани в канале, регистр 4 рассогласовани частот, осуществл ющий запоминание остатка рассогласовани , регистр 5 признаков, в ко-тором хран тс коды знаков остатка, регистр 6 константы рассогласовани , в котором записываетс код допустимого предела рассогласовани , схему 7 сравнени рассогласовани , осуществл к цую сравнение величин остатка рассогласовани и допустимого предела рассогласовани , регистр 8 константы скорости, в который записываетс код скорости передачи по данному каналу, дешифрато 9 времени, осуществл ющий в зависимости от скорости передачи запись определенных разр дов кода времени в регистры 2 и 3, сумматор 10, осуществл ющий сложение и вычитание кодов моментов рассогласовани в канале, коммуникационный процессор 11. Узел управлени состоит из счетчика 12 состо ний и распределител 13.
Устройство работает следующим образом.
Информаци из канала св зи преобразуетс аппаратурой передачи данных в уровни напр жени . Каждое изменение напр жени в канале (характе0 ристическкй момент восстановлени ) записываетс в оперативную пам ть процессора 11 с отметкой реального времени дл изменени состо ни в канале. Каждому кангшу в определенном поле оперативной пам ти соответствует макрокоманда (управл ющее слово приема информации), в поле которой при первоначальной нагрузке устройства занос тс коды константы скорости обмена по каналу св зи, допустимой дл данной скорости и длины передаваемого блока константы рассогласовани , отводитс поле признаков рассогласовани (знаки остатка преобразовани ), в которое помещаютс преобразованные из временных меток двоичные биты полученного из канала сообщени ;
По запросам узла 1 процессор 11 осуществл ет посылку по своим выходным шинам из массива временных меток оперативной пам ти в регистр 2 кода времени изменени очередного со то ни в канале, а также осуществл ет чтение из оперативной пам ти управл ющего слова приема информации. Коды макрокоманды записываютс в регистр 8- константы скорости, в регистр 5 признаков, регистр 4 рассогласовани частот, регистр б константы рассогласовани , в регистр 2 в соответствии с кодом дешифратора 9, который декодирует содержимое регистра 8, записыва код со времени рассогласовани в канале. После этого по сигналам узла 1 содержимое регистров 2 3 поступает на сумматор 10, который осуществл ет вычисление количества битов и их пол рность, содержащихс на заданном временном интервале . Значение остатка вычислений записываетс в регистр 4 рассогласовани частот, знак остатка (+ или -) , заноситс в регистр 5 признаков. По сигналам узла1 код врмени конца интервала переписываетс из регистра 2 в регистр 3. Схема 7 сравнени сравнивает величины кодов в регистре 4 и регистре б константы рассогласовани , в который при записи управл ющего слова записываетс код определенной величины. Если содержимое регистра 4 меньше величины константы рассогласовани , то по сигналам узла 1 в регистр 2. из пол массива временных меток оперативной пам ти процессора 11 записываетс очередное врем рассо- . гласовани по данному каналу.- Аналогично- описанному происходит вычисление остатков на очередных интервалах и их алгебраическое суммирование в сумматоре 10, .причем послекаждого суммиройани результат из сумматора 10 пересылаетс в блок 4 рассогласовани частот. Схема сравнени рассогласовани сравнивает коды величин, записанных в регистрах 4 и б. Если содержимое регистра 4 больше содержимого регистра б, то по команде узла 1 содержимое регистра 3 и регистра 4 пересылаетс в сумМатор 10, где происходит сложение или вычитание этих величин в соответ
ствии со.знаком остатка, наход щегос в регистре признаков, знак + рассогласовани в регистре признаков означает, что частота генератор в приемнике аппаратуры передачи даных превышает частоту генератора в передатчике аппаратуры передачи данных удаленного терминала, знак - величины рассогласовани указывает на отставание частоты генератора в приемнике по отношению к генератору перед а тчика.
Полученный результат записываетс из сумматора 10 в регистр 3 и в это случае происходит временна синхронизаци информации.
После получени всего передаваемго блока, содержимое, записанное в регистре константы скорости, втором регистре времени, регистре рассогласовани частот, регистре признаков , регистре константы скорости по сигналам узла 1 записываетс в поле управл ющих слов оперативной пам ти коммуникационного процессора 11.
Работа узла 1 управлени состоит в следующем.
По тактирующим импульсам (частота тактирующих импульсов равна тактовой частоте коммуникационного процессора 11), поступающим от процессора в узел 1, в соответствии с кодами счетчика 12 состо ний, распределитель 13 сигналов осуществл ет выработку сигналов управлени на своих выходных шинах.
Сигналы управлени осуществл ют запись кода в определенные узлы устройства , перепись кода в коммуникационный процессор. Каждый сигнал управлени модифицирует код счетчика 12 состо ний, кроме того, состо ние счетчика 12 модифицирует сигналы с выхода процессора 11 и сигналы с выхода схемы 7 сравнени рассогласовани .
Таким образом, в отличие от известного устройств, данное устройство производит временную синхронизацию поступающей информации, что позвол ет увеличивать длину передаваемых блоков, примен ть менее стабильные генераторы в приемной и передающей аппаратуре передачи данных абонентских пультов (удаленных терминалов), мультиплексорах передачи данных.
Увеличение длины передаваемого блока позвол ет уменьшить избыточность передаваемой информации за сч снижени количества служебных ответов и обрамлени (синхронизирующие коды передаваемых блоков), что увеличивает эффективную скорость передачи по каналу св зи.
Claims (2)
1. Устройство дл синхронизации ввода информации из канала св зи, сдержащее два регистра времени, регистр константы скорости и регистр признаков, первые входы которых соединены с выходом узла управлени , а вторые входы - со входом устройства и первым входом узла управлени , выход которого вл етс первым выходом устройства, схему сравнени рассогласовани , сумматор, первый вход, которого подключен к выходу первого регистра времени и третьему входу второго регистра времени, выходом соединенного со вторым входом сумматора и вторым выходом устройства , а четвертым входом - с третьим входом первого регистра времени и выходом дешифратора времени, вход которого подключен к выходу регистра константы скорости, третьему входу сумматора и третьему выходу устройства, отличающеес тем, что, с целью повышени эффективной ;. скорости передачи данных в канале св зи, в устройство введены регистр рассогласовани частот и регистр константы рассогласовани , причем первые входы регистра рассогласовани частот и регистра константы рассогласовани соединены с выходом узла управлени , четвертым входом сумматора и первым входом схемы сравнени рассогласовани , а вторые
входы - со входом устройства, выход схемы сравнени рассогласовани подключен к п тому входу cy Iмaтopa и второму входу узлауправлени , второй вход - к выходу регистра признака и четвертому выходу устройства, третий вход - к выходу регистра константы рассогласовани и п тому выходу устройства, а четвертый вход - шестому входу сумматора, п тому входу второго регистра времени и выходу регистра рассогласовани частот, третьим входом соединенного с выходом сумматора.
2. Устройство по п. 2, отличающеес тем, что узел управлени содержит распределитель и счетчик состо ний, причем вход распределител соединен с первым входом счетчика состо ний и первым входом узла, а выход - с выходом узла и вторым входом счетчика состо ний, третий вход которого вл етс вторым входом узла.
Источники информации, прин тые во внимание при экспертизе
1.Патент СИЛА № 3362015, кл. 340-172.5, 1967.
2.Авторское свидетельство СССР № 497725, кл. Н 03 К 13/17, 1972 (прототип).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792750253A SU798774A1 (ru) | 1979-01-15 | 1979-01-15 | Устройство дл синхронизацииВВОдА иНфОРМАции из КАНАлА СВ зи |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792750253A SU798774A1 (ru) | 1979-01-15 | 1979-01-15 | Устройство дл синхронизацииВВОдА иНфОРМАции из КАНАлА СВ зи |
Publications (1)
Publication Number | Publication Date |
---|---|
SU798774A1 true SU798774A1 (ru) | 1981-01-23 |
Family
ID=20821014
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792750253A SU798774A1 (ru) | 1979-01-15 | 1979-01-15 | Устройство дл синхронизацииВВОдА иНфОРМАции из КАНАлА СВ зи |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU798774A1 (ru) |
-
1979
- 1979-01-15 SU SU792750253A patent/SU798774A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3429037B2 (ja) | Atmセルヘッダにおけるエラー検出および補正方法および装置 | |
JPS62269443A (ja) | 並列伝送方式 | |
JPS58200654A (ja) | 通信装置 | |
GB1087860A (en) | Improvements in or relating to pulse transmission apparatus | |
SU798774A1 (ru) | Устройство дл синхронизацииВВОдА иНфОРМАции из КАНАлА СВ зи | |
US4092497A (en) | Connection network for PCM TDM automatic telephone exchange equipment | |
JPS58170117A (ja) | 直列並列・並列直列変換回路 | |
SU1118996A1 (ru) | Устройство дл сжати данных при обмене между электронными вычислительными машинами | |
SU918944A1 (ru) | Устройство дл сопр жени вычислительной машины с каналами св зи | |
RU1837348C (ru) | Устройство дл передачи и приема информации | |
SU1003125A1 (ru) | Устройство дл передачи и приема двоичных сигналов | |
SU1647580A1 (ru) | Устройство дл сопр жени ЭВМ с каналом передачи данных | |
SU932524A1 (ru) | Устройство передачи сигналов времени | |
US3001016A (en) | Teleprinter signal transmission apparatus | |
SU526880A1 (ru) | Устройство дл вывода данных из процессора | |
SU815946A1 (ru) | Устройство дл синхронизациипО циКлАМ | |
SU1249525A1 (ru) | Устройство дл сопр жени процессоров в вычислительных сет х | |
GB1417325A (en) | Method of indicating slippage during data transmission | |
SU847316A1 (ru) | Устройство дл сопр жени | |
SU1059695A1 (ru) | Регистр электронной и квазиэлектронной автоматической телефонной станции | |
SU481895A1 (ru) | Устройство дл сопр жени | |
SU703799A1 (ru) | Устройство дл сопр жени вычислительной машины с каналами св зи | |
SU634266A1 (ru) | Устройство дл сопр жени каналов св зи с цифровой вычислительной машиной | |
SU832764A1 (ru) | Устройство приоритетного избирани АбОНЕНТОВ | |
SU1001074A1 (ru) | Устройство сопр жени |