SU790288A1 - Декадирующий накопитель - Google Patents

Декадирующий накопитель Download PDF

Info

Publication number
SU790288A1
SU790288A1 SU782694125A SU2694125A SU790288A1 SU 790288 A1 SU790288 A1 SU 790288A1 SU 782694125 A SU782694125 A SU 782694125A SU 2694125 A SU2694125 A SU 2694125A SU 790288 A1 SU790288 A1 SU 790288A1
Authority
SU
USSR - Soviet Union
Prior art keywords
decoding
drive
message
input
key
Prior art date
Application number
SU782694125A
Other languages
English (en)
Inventor
Игорь Францевич Хомич
Original Assignee
Пензенский Завод-Втуз При Заводе "Вэм" Филиал Пензенского Политехнического Института
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Пензенский Завод-Втуз При Заводе "Вэм" Филиал Пензенского Политехнического Института filed Critical Пензенский Завод-Втуз При Заводе "Вэм" Филиал Пензенского Политехнического Института
Priority to SU782694125A priority Critical patent/SU790288A1/ru
Application granted granted Critical
Publication of SU790288A1 publication Critical patent/SU790288A1/ru

Links

Landscapes

  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Description

Изобретение относится к импульсной технике и может найти применение в устройствах повышения достоверности передаваемой информации.
Известны устройства, предназначен- 5 ные для мажоритарного декодирования двоичных кодов при трехкратном дублировании (повторении).сообщений, ко-, торые содержат регистры сдвига и логические элементы [Г] и [2].
Однако эти устройства имеют ограниченные функциональные возможности.
Известен также декодирующий накопитель, обеспечивающий мажоритарное вынесение решений по принимаемым зна-15 кам при трехкратном повторении кодовых комбинаций и являющийся наиболее близким к предлагаемому изобретению по технической сущности и по достигаемому результату (3]. 20
Однако известный декодирующий накопитесь не обеспечивает мажоритарное декодирование при числе повторений кодовых комбинаций большем трех.
Это ограничивает функциональные воз- ?5 можности известного устройства, таккак, например, в дуплексных системах связи с решающей обратной связью для помехоустойчивого приема информации может потребоваться большее число 30 повторений, изменяющихся в широких пределах. Кроме того, в известном устройстве нельзя изменять порог мажоритарного декодирования,что требуется при приеме сообщений в нестационарных каналах связи, где вероятность приема ошибочных знаков может значительно изменяться. Это также ограничивает функциональные возможности известного устройства.
Цель изобретения - расширение функциональных возможностей путем изменения порога' мажоритарного декодирования.
Указанная цель достигается тем,' что в декодирующий накопитель, содержащий объединенные по входу ключ и счетчик, повторений соединенный с управляющим входом ключа, включенного на входе накопителя, по выходу соединенному с другим входом ключа, введеныт-разрядный сумматор, блок дешифрации, формирователь пороговых, значений и анализатор, причем, гл -разрядный сумматор включен Между выходом накопителя и входом ключа и соединен с анализатором, выход которого соединен со входами управления блока дешифрации, который подключен параллельно накопителю, при этом выход счетчика '790288 повторения через формирователь пороговых значений соединен с дополнитель· ными входами блока дешифрации и анализатора.
На чертеже приведена структурная электрическая сйема декодирующего накопителя.
Устройство, содержит входной ключ Ji, накопитель 2, имеющийm - разрядов на каждый принимаёмый знак, счетчик 3 повторений,m-разрядный сумматор 4, блок 5 дешифрации, формирователь 6 пороговых значений, анализатор 7.
Устройство работает следующим об разом.
Принимаемая двоичная последователь ность знаков сообщения поступает че- 15 рез ключ 1 в накопитель 2, При последующих повторных передачах сооб^ щения счетчик 3 переводит ключ 1 в положение, когда знаки с выхода накопителя 2' через т- разрядный сумма- 20 тор 4 снова поступают на его вход.
В результате этого в накопителе 2 · для каждого знака сообщения будет содержаться m-раэрядное двоичное число, соответствующее количеству единичных знаков, принятых за любое число циклов повторения сообщения.
При мажоритарном декодировании ( (по большинству совпадений) разрядность накопителя 2 для каждого знака достаточно выбирать так, чтобы выподнялось соотношение где К - число циклов повторения знаков35 сообщения (К - нечётное).
Влок 5 дешифрации, подключенный параллельно к накопителю 2 и содержащий пт. -разрядные дешифраторы по числу 'знаков в сообщении, селектируют единич-^,, ные сигналы при превышении порога,задаваемого формирователем 6.
В случае мажоритарного декодирования формирователь 6 пороговых значений может быть реализован как делитель на два сигнала, поступающие со счет- 45 чика 3 повторения. Таким образом, при увеличении числа циклов повторения сообщения на блоке 5 дешифрации автоматически устанавливаются новые значения порога декодирования. 50
В более общем случае‘декодирования формирователь 6 реализуется как пере-, счетная схема с двумя значениями порогу .
.При этом анализатор 7 для каждого 55 последовательного цикла записи сообщения в накопитель 2 фиксирует наличие и количество знаков, имеющих неопределённость декодирования. С анализатора 7 поступает сигнал, разрешающий дешифрацию информации накопителя 2, если на объеме сообщения отсутствует, а'в ряде случае имеется допустимое число стертых знаков, принятых в зоне неопределенности.
Информация может поступать потребителю' в последовательном коде - с выхода одного из дешифраторов, или в параллельном коде - с выходов всех дешифраторов, причем ненадежно де•кодируемые знаки сопровождаются сигналами стирания, вырабатываемые блоком 5 дешифрации.
Таким образом, предлагаемое устройство позволяет производить мажоритарное декодирование знаков сообщения при произвольном (конечном) числе повторений. При этом, в случае необходимости, возможно обеспечить декодирование сообщений с изменяющимся алгоритмом и селекцией знаков, со стиранием, т.е. накопленными в зоне неопределенности декодирования.

Claims (3)

  1. Изобретение относитс  к импульсной технике и может найти применение в устройствах повышени  достоверност передаваемой информации. Известны устройства, предназначен ные дл  мажоритарного декодировани  двоичных кодов при трехкратном дублировании (повторении).сообщений, ко торые содержат регистры сдвига и логические элементы 1 и 2J. Однако эти устройства имеют ограниченные функциональные возмол.мости. Известен также декодирующий накопитель , обеспечивакиций мажоритарное вынесение решенрг  по принимаемым зна кам при трехкратном повторении кодовых комбинаций и  вл ющийс  наиболее близким к предлагаемому изобретению по технической сущности и по достига емому результату (3. Однако известный декодирующий накопите/1ь не обеспечивает мажоритарно декодирование при числе повторений кодовцх комбинаций большем трех. Это ограничивает функциональные возможности известного устройства, таккак , например, в дуплексных системах св зи с решающей обратной св зью дл  ;помехоустойчивого приема информации может потребоватьс  большее число повторений, измен ющихс  в широких пределах. Кроме того, в известном устройстве нельз  измен ть порог мажо ритарного декодировани ,что требует с  при приеме сообщений в нестационарных каналах св зи, где веро тность приема ошибочных знаков может значительно измен тьс . Это также ограничивает функциональные возможности известного устройства. Цель изобретени  - расширение функциональных возможностей путем изменени  порога мажоритарного декодировани .. Указанна  цель достигаетс  тем, что в декодирующий накопитель, содержащий объединенные по входу ключ и счетчик, повторений соединенный с управл ющим входом ключа, включенного на входе накопител , по выходу соединенному с другим входом ключа, вйеденыт-разр дный сумматор, блок дешифрации, формирователь пороговых, значений и анализатор, причем,m -разр дный сумматор включен между выходом накопител  и входом ключа и соединен с анализатором/ выход которого соединен со входами управлени  блока дешифрации , который подключен параллельно накопителю. При этом выход счетчика повторени  через .формирователь пороговых -значений соединен с дополнител ными входами блока дешифрации и анализатора . На чертеже приведена структурна  электрическа  декодирующего накопител . Устройство содержит входной ключ PL, накопитель 2, имеющийm - разр дов на каждый принимаемый знак, счетчик повторений,га-разр дный сумматор 4, блок 5 дешифрации, формирователь 6 пороговых значений, анализатор 7. Устройство работает следующим образом . Принимаема  двоична  последовател ность знаков сообщени  поступает через ключ 1 в накопитель 2, При последующих повторных передачах opoffщени  счетчик 3 переводит ключ 1 в положение, когда знаки,с выхода накопител  2 через т- разр дный сумматор 4 снова поступают на его вход. В результате этого в накопителе 2 дл  каждого знака сообщени  будет содержатьс  т-разр дное двоичное чис ло, соответствующее количеству единичных знаков, прин тых за любое чис ло циклов повторени  сообщени . При мажоритарном декодировании (по большинству совпадений) разр дность накопител  2 дл  каждого знака достаточно выбирать так, чтобы выполнилось соотношение Bcg(b±i..i) I :где К - число циклов повторени  знак сообщени  (К - нечетное}. Блок 5 дешифрации, подключенный параллельно к накопителю 2 и содерж щий т- -разр дные дешифраторы по числ знаков в сообщении, селектируют един ные сигналы при превышейии порога,з даваемого формирователем 6. В случае мажоритарного декодиров ни  формирователь 6 пороговых значен может быть реализован как делитель на два сигнала, поступающие со счетчика 3 повторени . Таким образом, пр увеличении числа циклов повторени  с общени  на блоке 5 дешифрации автоматически устанавливаютс  новые значени  порога декодировани . В более общем случаедекодирован формирователь б реализуетс  как пере счетна  схема с двум  значени ми поpor i . Лри этом анализатор 7 дл  каждого последовательного цикла записи сообщ ни  5 накопитель 2 фиксирует наличие и количество знаков, имеющих неопределённость декодировани . С анализатора 7 поступает сигнал, разрешающий дешифрацию информации накопител  2, если на объеме сообщени  отсутствует, ав р де случае имеетс  допустимое число стертых знаков, прин тых в зоне неопределенности. Информаци  может поступать потребителю в последовательном коде - с выхода одного из дешифраторов, или в параллельном коде - с выходов всех дешифраторов, причем ненадежно декрдируемые знаки сопровождаютс  сигналами стирани , вырабатываемые блоком 5 дешифрации. . Таким образом, предлагаемое устройство позвол ет производить мажоритарное декодирование знаков сооб цени  при произвольном (конечном) числе повторений. При этом, в случае необходимости, возможно обеспечить декодирование сообщений с измен ющимс  алгоритмом и селекцией знаков, со стиранием, т.е. накопленными в зоне неопределенности декодировани . Формула изобретени  Декодирующий накопитель, содержащий объединенные по входу ключ и счетчик повторений, соединенный с управл ющим входом ключа, включенного на входе накопител , по выходу соединенному с другим входом ключа, отличающийс  тем, что, с. целью расширени  функциональных возможностей путем изменени  порога мажоритарного декодировани , введены гп-разр дный сумматор, блок дешифрации , формирователь пороговых значений и анализатор, причем т-разр дный сумматор включен между выходом накопител  и входом ключа и соединен с анализатором, выход которого соединен со входами управлени  блока дешифрации , который подключен параллельно накопителю, при этом выход счетчика повторени  через формирователь пороговых значений соединен с дополнительными входами блока дешифрации и анализатора. Источники информации, прин тые во внимание при .экспертизе 1.Авторское свидетельство СССР № 387521, кл. Н 03 К 13/32, 1971.
  2. 2.Авторское свидетельство СССР 497729, кл. Н 03 К 13/32, 1974.
  3. 3.Авторское свидетельство СССР W 427466, кл. Н 03 К 13/10, 1972.
SU782694125A 1978-12-07 1978-12-07 Декадирующий накопитель SU790288A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782694125A SU790288A1 (ru) 1978-12-07 1978-12-07 Декадирующий накопитель

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782694125A SU790288A1 (ru) 1978-12-07 1978-12-07 Декадирующий накопитель

Publications (1)

Publication Number Publication Date
SU790288A1 true SU790288A1 (ru) 1980-12-23

Family

ID=20797545

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782694125A SU790288A1 (ru) 1978-12-07 1978-12-07 Декадирующий накопитель

Country Status (1)

Country Link
SU (1) SU790288A1 (ru)

Similar Documents

Publication Publication Date Title
US4216460A (en) Transmission and/or recording of digital signals
EP0102815B1 (en) Optical communication
US10763896B2 (en) Construction method for (n,n(n-1),n-1) permutation group code based on coset partition and codebook generator thereof
JPS6041517B2 (ja) 相互相関回路配置
US3824467A (en) Privacy transmission system
KR840004332A (ko) 펄스폭 변조회로
US4232388A (en) Method and means for encoding and decoding digital data
EP0034036A3 (en) Encoders and decoders for cyclic block codes
US5955977A (en) System for avoiding start code emulation and long carry-over propagation
US4307381A (en) Method and means for encoding and decoding digital data
US4204199A (en) Method and means for encoding and decoding digital data
JP2621884B2 (ja) 通信方法及び符号化装置
JPH0146919B2 (ru)
SU790288A1 (ru) Декадирующий накопитель
JPS58137344A (ja) ル−ト識別信号発生回路
US3813601A (en) Digital transmission system
JP2576087B2 (ja) 状態情報信号の検出回路
RU2097930C1 (ru) Способ засекречивания речевых сообщений
SU1120485A1 (ru) Дешифратор интервально-временных сигналов
SU1403380A2 (ru) Декодирующее устройство
RU2012165C1 (ru) Устройство дешифрации m-последовательностей
SU1350839A1 (ru) Устройство фазового пуска
SU849517A1 (ru) Устройство дл приема сообщений вСиСТЕМАХ пЕРЕдАчи иНфОРМАции C РЕшА-ющЕй ОбРАТНОй СВ зью
SU843215A1 (ru) Декодирующий накопитель
RU2206120C1 (ru) Устройство защиты информации