RU2206120C1 - Устройство защиты информации - Google Patents
Устройство защиты информации Download PDFInfo
- Publication number
- RU2206120C1 RU2206120C1 RU2001130732/09A RU2001130732A RU2206120C1 RU 2206120 C1 RU2206120 C1 RU 2206120C1 RU 2001130732/09 A RU2001130732/09 A RU 2001130732/09A RU 2001130732 A RU2001130732 A RU 2001130732A RU 2206120 C1 RU2206120 C1 RU 2206120C1
- Authority
- RU
- Russia
- Prior art keywords
- input
- output
- register
- circuit
- circuits
- Prior art date
Links
Landscapes
- Error Detection And Correction (AREA)
Abstract
Изобретение относится к области защиты информации управления в каналах передачи данных и может применяться в соответствующих схемах при криптографическом преобразовании. Его использование позволяет получить технический результат в виде повышения защиты информации за счет генерирования биективных функций последовательностями n-двоичных элементов из поля Галуа GF(2n), записанных последовательно в регистры памяти. Устройство содержит (2n) n-разрядных регистров памяти, (2n-2)-схем ИЛИ, (2n-2)-схем И, 2(2n-2)- схем "Запрет", дешифратор, счетчик, тактовый генератор импульсов. 1 ил.
Description
Изобретение относится к области защиты данных от случайных и преднамеренных помех и может быть применено в каналах передачи данных автоматизированных систем управления специального назначения.
Наиболее близким по технической сущности к заявляемому изобретению является генератор рекуррентной последовательности с самоконтролем, содержащий генератор тактовых импульсов, вход которого является пусковым входом, а выход соединен с входом линейного сдвигового регистра с обратными связями, выход которого соединен с первым входом первой схемы "И", регистр и схему совпадения, вход генератора тактовых импульсов соединен со вторым входом первой схемы "И", выход которой через вход и выход регистра соединен с первым входом второй схемы "И", второй вход которой через выход и вход счетчика соединен с выходом генератора тактовых импульсов, а выход соединен со вторым входом схемы совпадения, первый вход которой соединен с выходом линейного сдвигового регистра с обратными связями, а выход является выходом результатов контроля [А.С. 1656512, 1991].
Недостаток функционирования генератора состоит в том, что нарушитель имеет возможность идентифицировать используемые функции генератора, что приводит к увеличению вероятности распознавания информации в КПД АСУ.
Требуемый технический результат изобретения заключается в повышении скрытности информации, а также в осуществлении дистанционной смены порядка записи элементов поля GF(2n) в регистрах памяти устройства защиты информации.
Требуемый технический результат достигается тем, что в устройство, содержащее тактовый генератор импульсов, вход которого является пусковым входом, а первый выход соединен с входом счетчика, дополнительно введены дешифратор, (2n) n-разрядных регистров памяти, (2n-2)-схем "ИЛИ", (2n-2)-схем "И", 2(2n-2)-схем "Запрет" со следующими связями: второй выход тактового генератора импульсов соединен с первыми входами первого и второго регистров памяти, с первыми входами третьего и т.д. (2n)-го регистра через вторые входы и выходы соответствующих схем "Запрет", выходы счетчика соединены с входами дешифратора, выходы которого в свою очередь соединены с первыми входами соответствующих схем "И" и схем "Запрет", выход первого регистра соединен с вторым входом второго регистра памяти, выход второго регистра соединен через второй вход и выход схемы "Запрет" с вторым входом третьего регистра и через второй вход и выход первой схемы "И" с первым входом первой схемы "ИЛИ", выход которой соединен с вторым входом первого регистра и т.д., выход (2n-1)-го регистра соединен с вторым входом (2n)-го регистра памяти, выход которого соединен через соответствующие схемы "ИЛИ" с вторым входом первого регистра и является выходом результатов контроля. Эти отличия позволяют сделать вывод по критерию "новизна".
Заявленное решение отличается от прототипа наличием новых блоков: дешифратора, (2n) n-разрядных регистров памяти, (2n-2)-схем "ИЛИ", (2n-2)-схем "И", 2(2n-2)-схем "Запрет". Эти отличия позволяют сделать вывод по критерию "новизна".
В известной патентной и научно-технической литературе не обнаружена на дату подачи заявки на изобретение такая совокупность новых существенных признаков, следовательно заявленное устройство соответствует критерию "изобретательский уровень".
На чертеже изображена структурная схема и временные диаграммы работы устройства защиты информации. Устройство содержит:
(2n)-n-разрядных регистров памяти - 3
(2n-2)-схем "ИЛИ" - 1
(2n-2)-схем "И" - 2
2(2n-2)-схем "Запрет" - 4
дешифратор - 5
счетчик - 6
тактовый генератор импульсов - 7
При этом вход тактового генератора импульсов является пусковым входом, а первый выход соединен с входом счетчика, выходы которого соединены с входами дешифратора, выходы которого в свою очередь соединены с первыми входами соответствующих схем "И" и схем "Запрет", второй выход тактового генератора импульсов соединен с первыми входами первого и второго регистров памяти, с первыми входами третьего и т.д. (2n)-го регистра через вторые входы и выходы соответствующих схем "Запрет", выход первого регистра соединен с вторым входом второго регистра памяти, выход второго регистра соединен через второй вход и выход схемы "Запрет" с вторым входом третьего регистра и через второй вход и выход первой схемы "И" с первым входом первой схемы "ИЛИ", выход которой соединен с вторым входом первого регистра и т.д., выход (2n-1)-го регистра соединен с вторым входом (2n)-го регистра памяти, выход которого соединен через соответствующие схемы "ИЛИ" с вторым входом первого регистра.
(2n)-n-разрядных регистров памяти - 3
(2n-2)-схем "ИЛИ" - 1
(2n-2)-схем "И" - 2
2(2n-2)-схем "Запрет" - 4
дешифратор - 5
счетчик - 6
тактовый генератор импульсов - 7
При этом вход тактового генератора импульсов является пусковым входом, а первый выход соединен с входом счетчика, выходы которого соединены с входами дешифратора, выходы которого в свою очередь соединены с первыми входами соответствующих схем "И" и схем "Запрет", второй выход тактового генератора импульсов соединен с первыми входами первого и второго регистров памяти, с первыми входами третьего и т.д. (2n)-го регистра через вторые входы и выходы соответствующих схем "Запрет", выход первого регистра соединен с вторым входом второго регистра памяти, выход второго регистра соединен через второй вход и выход схемы "Запрет" с вторым входом третьего регистра и через второй вход и выход первой схемы "И" с первым входом первой схемы "ИЛИ", выход которой соединен с вторым входом первого регистра и т.д., выход (2n-1)-го регистра соединен с вторым входом (2n)-го регистра памяти, выход которого соединен через соответствующие схемы "ИЛИ" с вторым входом первого регистра.
Устройство работает следующим образом. В исходном состоянии в регистры памяти записываются все элементы из поля GF(2n). Импульсы тактового генератора представляют собой две последовательности, сдвинутые друг относительно друга на полпериода. Посредством управляющих импульсов осуществляется запись единиц в счетчик, который формирует на выходе дешифратора сигналы, управляющие схемой сдвига. При этом управление осуществляется по методу последовательного распределения информации по ячейкам регистров памяти таким образом, что на этих ячейках осуществляется генерация всего множества М биективных функций, входящих в группу. Процесс генерации осуществляется по типу рекурсивного процесса воспроизведения функции. Цикличность работы генератора определяется периодом 2n!, где n - параметр поля Галуа GF(2n). Первая единица, записанная в счетчик, формирует на выходе дешифратора сигнал, по которому открывается первая схемы "И". Этим же сигналом закрывается соответствующие схемы "Запрет". Первый сдвигающий импульс тактового генератора осуществляет сдвиг информации по схеме первый регистр - второй регистр - первый регистр (Р1-Р2-Р1). Второй управляющий импульс, поступающий на счетчик, приводит к закрытию первой схемы "И" и открывает вторую "И", при этом все остальные схемы "И" свое состояние не меняют. Аналогично открываются схемы "Запрет", соединенные с первым выходом дешифратора, и закрываются схемы "Запрет", соединенные с его вторым выходом. Второй сдвигающий импульс осуществляет сдвиг информации по схеме Р1-Р2-Р3-Р1. Последующий управляющий импульс не приводит к изменению выходов дешифратора, так что третий сдвиг информации осуществляется по схеме второго импульса. Четвертая пара импульсов приводит к схеме сдвига аналогично второй и третьей парам. При поступлении шестого управляющего импульса дешифратор открывает третью схему "И" (все остальные схемы "И" закрыты) и сдвиг информации по 6 импульсу сдвига осуществляется по схеме Р1-Р2-Р3-Р4-Р1. При последующих парах импульсов сдвиг в регистрах Р1-Р4 осуществляется аналогичным образом и т.д. до прихода 24 пары импульсов. При получении счетчиком 24 управляющего импульса дешифратор открывает 4 схему "И" и закрывает соответствующую схему "Запрет", при этом остальные схемы "И" закрыты. Начиная с 25-й пары импульсов, процесс сдвига информации осуществляется аналогичным образом пять раз подряд. При получении 120 импульса открывается пятая схема "И" (все остальные схемы "И" закрыты) и сдвиг информации осуществляется по схеме Р1-...-Р6-Р1. По аналогичной схеме открывается 6 схема "И" на 720 управляющем импульсе, 7 схема "И" на (720•7) управляющем импульсе и т.д. до импульса с номером (2n-2)!, при котором открывается (2n-2) схема "И" и сдвиг осуществляется по полному циклу Р1-. ..-P2n-P1. После этого работа схемы повторяется вновь по указанному циклу так, что период работы генератора - (2n-2)!
Идентификация нарушителем текущей функции генератора по результатам наблюдений ее значений на i-шаге наблюдения в силу равновероятности генерации любой биективной функции из М определяется выражением:
Таким образом, требуемая степень скрытности информации в КПД АСУ обеспечивается соответствующим выбором числа компонентов биективных функций. Так, например, при n=4, полное множество биективных функций М=2073277988, а вероятность распознавания текущей функции генератора на первом шаге: Р1= 0,47•10-12.
Идентификация нарушителем текущей функции генератора по результатам наблюдений ее значений на i-шаге наблюдения в силу равновероятности генерации любой биективной функции из М определяется выражением:
Таким образом, требуемая степень скрытности информации в КПД АСУ обеспечивается соответствующим выбором числа компонентов биективных функций. Так, например, при n=4, полное множество биективных функций М=2073277988, а вероятность распознавания текущей функции генератора на первом шаге: Р1= 0,47•10-12.
Claims (1)
- Устройство защиты информации, содержащее тактовый генератор импульсов, вход которого является пусковым входом, а первый выход соединен с входом счетчика, отличающееся тем, что в устройство дополнительно введены дешифратор, (2n) n - разрядных регистров памяти, (2n-2)-схем ИЛИ, (2n-2)-схем И, 2(2n-2)-схем "Запрет", при этом второй выход тактового генератора импульсов соединен с первыми входами первого и второго регистров памяти, с первыми входами третьего и т.д. (2n)-го регистра через вторые входы и выходы соответствующих схем "Запрет", выходы счетчика соединены с входами дешифратора, выходы которого, в свою очередь, соединены с первыми входами соответствующих схем И и схем "Запрет", выход первого регистра соединен с вторым входом второго регистра памяти, выход второго регистра соединен через второй вход и выход схемы "Запрет" с вторым входом третьего регистра и через второй вход и выход первой схемы И с первым входом первой схемы ИЛИ, выход которой соединен с вторым входом первого регистра, и т.д. выход (2n-1)-го регистра соединен с вторым входом (2n)-го регистра памяти, выход которого соединен через соответствующие схемы ИЛИ с вторым входом первого регистра и является выходом результатов контроля.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2001130732/09A RU2206120C1 (ru) | 2001-11-15 | 2001-11-15 | Устройство защиты информации |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2001130732/09A RU2206120C1 (ru) | 2001-11-15 | 2001-11-15 | Устройство защиты информации |
Publications (1)
Publication Number | Publication Date |
---|---|
RU2206120C1 true RU2206120C1 (ru) | 2003-06-10 |
Family
ID=29210881
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU2001130732/09A RU2206120C1 (ru) | 2001-11-15 | 2001-11-15 | Устройство защиты информации |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU2206120C1 (ru) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2446449C2 (ru) * | 2010-06-23 | 2012-03-27 | Федеральное государственное военное образовательное учреждение высшего профессионального образования Военная академия Ракетных войск стратегического назначения имени Петра Великого МО РФ | Генератор биективных криптографических математических функций |
-
2001
- 2001-11-15 RU RU2001130732/09A patent/RU2206120C1/ru not_active IP Right Cessation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2446449C2 (ru) * | 2010-06-23 | 2012-03-27 | Федеральное государственное военное образовательное учреждение высшего профессионального образования Военная академия Ракетных войск стратегического назначения имени Петра Великого МО РФ | Генератор биективных криптографических математических функций |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4691291A (en) | Random sequence generators | |
CN208888796U (zh) | 一种真随机数发生器 | |
RU2206120C1 (ru) | Устройство защиты информации | |
RU2419174C1 (ru) | Устройство управляемого циклического сдвига | |
RU2446449C2 (ru) | Генератор биективных криптографических математических функций | |
RU2381547C2 (ru) | Устройство суммирования двоичных кодов | |
RU2526769C1 (ru) | Формирователь кода хэмминга | |
SU1211731A1 (ru) | Многоканальный сигнатурный анализатор | |
SU1506555A1 (ru) | Устройство передачи сообщений | |
SU1117648A1 (ru) | Веро тностный /1, @ /-полюсник | |
RU2115248C1 (ru) | Устройство фазового пуска | |
RU2022332C1 (ru) | Генератор дискретных ортогональных сигналов | |
RU1817106C (ru) | Устройство дл определени разности множеств | |
SU984001A1 (ru) | Генератор псевдослучайных последовательностей импульсов | |
SU871314A2 (ru) | Дискретный согласованный фильтр | |
SU1249708A1 (ru) | Устройство мажоритарного декодировани | |
SU746503A1 (ru) | Устройство дл определени максимального числа | |
RU2475838C1 (ru) | Устройство криптографической защиты информации | |
SU419883A1 (ru) | ||
SU1709505A1 (ru) | Генератор двоичной последовательности | |
SU1736007A2 (ru) | Устройство дл мажоритарного декодировани двоичных кодов | |
SU838701A1 (ru) | Устройство дл формировани кратчай-шЕгО пуТи B цифРОВОй СЕТи СВ зи | |
SU1661788A1 (ru) | Имитатор дискретного канала св зи | |
CN117155354A (zh) | 一种连续脉冲同步装置、连续脉冲同步方法及芯片 | |
RU1826128C (ru) | Генератор псевдослучайных последовательностей |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | The patent is invalid due to non-payment of fees |
Effective date: 20041116 |