SU779904A1 - Устройство дл дискретной регулировки фазы - Google Patents

Устройство дл дискретной регулировки фазы Download PDF

Info

Publication number
SU779904A1
SU779904A1 SU782631761A SU2631761A SU779904A1 SU 779904 A1 SU779904 A1 SU 779904A1 SU 782631761 A SU782631761 A SU 782631761A SU 2631761 A SU2631761 A SU 2631761A SU 779904 A1 SU779904 A1 SU 779904A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
trigger
blocking element
output
plot
Prior art date
Application number
SU782631761A
Other languages
English (en)
Inventor
Сергей Сергеевич Поспелов
Original Assignee
Предприятие П/Я В-2203
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2203 filed Critical Предприятие П/Я В-2203
Priority to SU782631761A priority Critical patent/SU779904A1/ru
Application granted granted Critical
Publication of SU779904A1 publication Critical patent/SU779904A1/ru

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Description

Устройство относится к области импульсной техники и может быть использовано, в частности , в системах цифровой обработки сигналов.
Известно устройство дискретной 5 регулировки фазы, содержащее счетчик, схему сравнения кодов и схему задания кода flj Недостатком устройства является низкое быстродействие, обусловленное значительной задержкой ' 10 срабатывания сложной логичной схемы сравнения кодов.
Известно устройство дискретной регулировки фазы, которое содержит синхронный ЛК=триггер, синхронный счет- 15 чик и схему И-ИЛИ f2] .
, Недостатком устройства является невысокое быстродействие.
Целью изобретения является повыиение быстродействия. 20
Цель изобретения достигается тем, что в устройство для дискретной регулировки фазы, содержащее 1К=триггер с попарно объединенными J и ^входами и счетчик, С-входы которых соеди- 25 йены, во-первых введены первый и второй дополнительные JK-триггеры и элемент блокировки, причем выходы первого и второго дополнительных JKтриггеров соединены соответственно с 30 первыми и 'вторыми i и К-входами JKтриггера и первым и вторымвходами элемента блокировки, установочные входы первого и второго.дополнительных JK-триггеров соединены соответст-; венно с третьим и четвертым входами элемента -блокировки, первые К-входы дополнительных JK-триггеров соединены с выходом элемента блокировки, вторые К-вхоДы первого и второго дополнительных JK-триггеров соединены, соответственно, с прямыми инверсным выходами jK-триггера, С-входы дополнительных JK-триггеров, сфединёны с С-входом JK-триггера,прямой выход которого соединен с управляющим входом счетчика, во-вторых элемент блокировки выполнен в виде RS-триггера и элемента ИЛИ, причем первый и второй входы элемента блокировки соединены с R-входами RS-триггера, третий и четвертый входы элемента блокировки соединены со входами элемента ИЛИ,выход которого соединен с S-входом RSтриггера, а выход последнего соединен с выходом элемента блокировки, в-третьих элемент блокировки может быть выполнен в виде первого и второго RSтриггеров, первый и второй входы элемента блокировки соединены с R-bxo 'дами RS-триггеров, третий и четвертый входы элемента блокировки соединены с S-входами RS-триггеров, выходы последних соединены с. выходом элемента блокировки.
На фиг. 1 приведены блок-схема предлагаемого устройства; на фиг. 2 ' приведены временные диаграммы.
В состав устройства входит триггер 1, счётчик 2, первый и второй дополнительные JK-триггеры 3 и 4 и элемент блокировки 5, состоящий из Ю RS-триггера б и элемента ИЛИ 7.
Работа устройства происходит следующим образом.
На синхровходы JK-триггеров 1,3, и счетчика 2 поступают синхроим- 15 пульсы (эпюра 8).При логических, уровнях 0 на входах 9 и 1.0 устройства эпюры(9 и 10) на выходах триггеров 3 и 4 присутствуют логические 1, разрешающие переключение триг- jq гера 1, и устройство работает как обычный счетчик с коэффициентом деления 2 Ксц , гдекс(г коэффициент деления счетчика 2 (фиг.2, эпюра 16, где Ксч=2). *
При подаче логического уровня 1 на вход исключения 9 (эпюра 9) триггер 3 начинает управляться по своим синхронным входам J, К, и С. _ С выхода элемента блокировки 5 на К- 30 вход триггера 3 поступает сигнал 1 (эпюра 15).На J-входе триггера 3 постоянно присутствует сигнал 1. Триггер 1 периодически изменяет свое состояние (эпюра 13) и, когда сигнал 35 на его выходе 13 принимает значение 1, триггер 3 следующим синхроимпульсом переводится в состояние 0 (эпюра 11) .
Одновременно триггер 1 переходит дд в состояние 0” (эпюра 13). Очередной синхроимпульс не изменяет состояние триггера 1 (эпюра 13), так как на его J и К-входы подан логический 0 с выхода триггера 3, не изменяет состояние счетчика 2 (эпюра 16),так как.на его Т-вход поступает логический 0, с выхода триггера 1, однако изменяет состояние триггера 3, возвращая его в 1 независимо от значения сигнала с выхода элемента 30 блокировки 5. Появление логического 0 на выходе триггера 3 (эпюра 11) переводит элемент блокйровки 5 в состояние 0 и ее выходной сигнал, подаваемый на К-вход триггера 3, 55 препятствует повторному переключению последнего в 0., Возврат элемента блокировки 5 в 1. осуществляется окончанием входного сигнала управления устройства. Таким образом, в · 40 результате.подачи логического уров'ня 1 на вход исключения 9 фаза выходного сигнала счетчика 2 (эпюра 16) изменяется (замедляется) на 2Ίν’/2 К'сц. ' ’ ' 65
При подаче логического уровня 1 на вход добавления 10 (эпюра 10) триггер 4 начинает управляться по своим синхронным входам J , К и С. С выхода элемента блокировки 5 на К-вход триггера 4 поступает сигнал 1 (эпюра 15). На J-входе триггера 4 постоянно присутствует сигнал 1. Триггер 1 периодически изменяет состояние (эпюра 13)и,когда сигнал на его выходе 14 принимает значение 1, триггер 4 следующим синхроимпульсом переводится в состояние 0 (эпюра 11) . .
Одновременно триггер 1 переходит в состояние 1 (эпюра 13).Очередной синхроимпульс не изменяет состояние триггера 1(эпюра 13), так как на его J и К-входы подан логический 0 с выхода триггера 4, но в то же время изменяет состояние счетчика 2 (эпюра 16), так как на его Т-вход поступает логическая 1 с выхода триггера 1, и изменяет состояние триггера 4, возвращая его в.1 независимо от значения сигнала с выхода элемента блокировки 5. Появление логического 0 на выходе триггера 4 (эпюра 11) переводит элемент блокировки 5 в состояние О и ее выходной сигналкодаваемый на к-вход триггера 4,препятствует повторному переключению последнего в 0. Возврат элемента блокировки 5 в 1 осуществляется окончанием входного сигнала управления устройства. Таким образом в результате подачи логического уровня 1 на вход добавления 9 фаза выходного сигнала счетчика 2 (эпюра 16) изменяется (ускоряется) на 2it/2Kc
Возврат элемента блокировки 5 в 1 осуществляется при подаче логического уровня 0 на оба управляющих . входа 9 и 10 (эпюра 9 и 10).Управляющие сигналы через элемент ИЛИ 7 поступают на S-вход триггера 6. Управляющие сигналы положительной полярности, подаваемые на входы 9 и 10 устройства, не должны перекрываться во времени (эпюра 9, сплошная линия).
Это ограничение снимается во втором варианте построения элемента блокировки 5. В этом варианте, после подачи управляющего сигнала на один из входов 9 и 10 и срабатывания,соответственно, триггеров 3 и 4, в состояние 0 переходит только один из триггеров 6 элемента блокировки 5 (фиг.16) и блокируется повторное пе-. реключение в ”0 только одного из триггеров 3 или 4. в результате перекрытие во времени управляющих сигналов положительной полярности на входах 9 и 10 (эпюра 9, штриховая линия) не нарушает работы устройства.
Ограничение сверху_на длительность входных управляющих сигналов отсутствует .
Устройство дискретной регулировки фазы обладает быстродействием, максимально реализуемым при выбранной элементной базе, то есть равным быстродействию одного отдельно взятого триггера. Устройство, в отличие от известного, работоспособно при подаче несинхрониэированных управляющих сигналов неограниченной сверху длительности,

Claims (2)

  1. Устройство относитс  к области импульсной техники и может быть использовано , в частности , в системах циф .ровой обработки сигналов. Известно устройство дискретной регулировки фазы, содержащее счетчик схему сравнени  кодов и схему задани  кода р.. Недостатком устройства  вл етс  низкое быстродействие, обусловленное значительной задержкой срабатывани  сложной логичкой схемы, сравнени  кодов. Известно устройство дискретной ре гулировки фазы, которое содержит сии хронный К триггер, синхронньгй счетчик и схему И-ЙЛИ f2 . Недостатком устройства  вл етс  ;невысокое быстродействие. Целью изобретени   вл етс  повьвие ние быстродействи . Цель изобретени  достигаетс  тем, что в устройство дл  дискретной регу лировки фазы, содержащее ак триггер с попарно объединенными J и К входами и счетчик, С-входы которых соединены , во-первых введены первый и вто рой дополнительные JK-триггеры и эле мент блокировки, причем выходы первого и второго дополнительных JKтриггеров соединены соответственно С первыми и вторыми i и К-входами JKтриггера и первым и вторымвходами элемента блокировки, установочные входы первого и второго.дополнительных JK-триггеров соединены соответственно с третьим и четвертым входами элемента -блокировки, первые к-входы дополнительных JK-триггеров соединены с выходом элемента блокировки, вторые К-вхоДы первого и второго дополнительных JK-триггеров соединены, соответственно,с пр мым и инверсным выз(одами ОК-триггера, С-входы дополнительных JK-тpигFepoв,c9eдинёны с С-входом JK-триггера,пр мой выход -которого соединен с управл ющим входом счетчика, во-вторых элемент блокировки выполнен в виде RS-триггера и элемента ИЛИ, причем первый и второй входы элемента блокировки соединены с R-входами RS-триггера, третий и четвертый входы элемента блокировки соединены со входами элемента ИЛИ,выход которого соединен с S-входом RSтриггера , а выход последнего соединен с выходом элемента блокировки, в-третьих элемент блокировки может быть выполнен в виде первого и второго RSтриггеров , первый и второй входы элемента блокировки соединены с R-BXOдами RS-триггеров, третий и четверт ВХОДЫ элемента блокировки соединены с S-входами RS-триггеров, выходы по следних соединены с выходом элемент блокировки. На фиг. 1 приведены блок-схема предлагаемого устройства; на фиг. 2 приведены временные диаграммы. В состав устройства входи триггер 1, счётчик 2, первый и второй дополнительные JK-триггеры 3 и 4 и элемент блокировки 5, состо щий из RS-триггера б и элемента ИЛИ 7. Работа устройства происходит сле дующим образом. На синхровходы JK-триггеров 1,3, 4 и счетчика 2 поступают синхроимпульсы (эпюра 8).При логических, уровн х О на входах 9 и 1.0 устрой ства эпюры(9 и 10) на выходах триг геров 3 и 4 присутствуют логические 1, разрешающие переключение триггера 1, и устройство работает как обычный счетчик с коэффициентом делени  2 , где kiiir коэффициент делени  счетчика 2 (фиг.2, эпюра 16, где ) При подаче логического уровн  1 на вход исключени м 9 (эпюра 9) триггер 3 начинает управл тьс  по своим синхронным входам J, К, и С. С выхода элемента блокировки 5 на Квход триггера 3 поступает сигнал 1 ( эпюра 15).На J-входе триггера 3 посто нно присутствует сигнал 1. Триггер 1 -периодически измен ет свое состо ние (эпюра 13) и, когда сигнал на его выходе 13 принимает значение 1, триггер 3 следующим синхроимпульсом переводитс  в состо ние О (эпюра 11), Одновременно триггер 1 переходит в состо ние О (эпюра 13). Очередной синхроимпульс не «змен ет состо  ние триггера 1 (эпюра 13),так как на его J и К-входы подан логический с выхода триггера 3, не измен ет состо ние счетчика 2 (эпюра 16),так как.на его Т-вход поступает логический О, с выхода триггера 1, однако измен ет состо ние триггера 3, независимо от возвраща  его в значени  сигнала с выхода элемента блокировки 5. По вление логического О на выходе триггера 3 (эпюра 11) переводит элемент блокировки 5 в со сто ние О и ее выходной сигнгш, подаваемый на К-вход триггера 3, преп тствует повторному переключению последнего в О.. Возврат элемента блокировки 5 в 1. осуществл етс  окончанием входного сигнала управлени  устройства. Таким образом, в результате.подачи логического уровн  1 на вход исключени  9 фаза выходного сигнала счетчика 2 (эпюра 16) измен етс  (замедл етс ) на 211:72 Кйц. при подаче логического уровн  1 на вход добавлени  10 (эпюра 10) триггер 4 начинает управл тьс  по своим синхронным входам J, к и С. С выхода элеме1нта блокировки 5 на К-вход триггера 4 поступает сигнал 1 (эпюра 15). На J-входе триггера 4 посто нно присутствует сигнал 1. Триггер 1 периодически измен ет состо ние (эпюра 13)и,когда сигнал на его выходе 14 принимает значение 1, триггер 4 следующим синхроимпульсом переводитс  в состо ние О (эпюра 11). . Одновременно триггер 1 переходит в состо ние 1 (эпюра 13).Очередной синхроимпульс не измен ет состо ние триггера 1(эпюра 13),.так как на его J и К-входы подан логический О с выхода триггера 4, но в то же врем  измен ет состо ние счетчика 2 (эпюра 16), так как на его Т-вход поступает логическа  1 с выхода триггера 1, и измен ет состо ние триггера 4, возвраща  его в.1 независимо от значени  сигнала с выхода элемента блокировки 5. По вление логического О на выходе триггера 4 (эпюра 11) переводит элемент блокировки 5 в состо ние О и ее выходной сигнал,подаваемый на К-вход триггера 4,преп тствует повторному переключению последнего в О. Возврат элемента блокировки 5 в 1 осуществл етс  окончанием входного сигнала управлени  устройства. Таким образом в результате подачи логического уровн  1 на вход добавлени  9 фаза выходного сигнала счетчика 2 (эпюра 16) измен етс  (ускор етс ) на 2K/2Kc.f Возврат элемента блокировки 5 в 1 осуществл етс  при подаче логического уровн  О на оба управл ющих . входа 9 и 10 (эпюра 9 и 10).Управл ющие сигналы через элемент ИЛИ 7 поступают на S-вход триггера 6. Управл ющие сигналы положительной пол рности , подаваемые на входы 9 и 10 устройства , не должны перекрыватьс  во времени (эпюра 9, сплошна  лини ). Это ограничение снимаетс  во втором варианте построени  элемента блокировки 5. В этом варианте, после подачи управл ющего сигнала на один из входов 9 и 10 и срабатывани ,соответственно , триггеров 3 и 4, в состо ние О переходит только один из триггеров б элемента блокировки 5 (фиг.16) и блокируетс  повторное пе-. реключение в О только одного из триггеров 3 или 4. В результате пеекрытие во времени управл ющих сигалов положительной пол рности на ходах 9 и 10 (эпюра 9, штрихова  лини ) не нарушает работы устройства. Ограничение сверху на длительность ходных управл ющих сигналов отсутстует . Устройство дискретной регулировки фазы обладает быстродействием, макси мально реализуемым при выбранной эле ментной базе, то есть равным быстродействию одного отдельно вз того три гера. Устройство, в отличие от извест ного, работоспособно при подаче несинхронизированных управл нидих сигналов неограниченной сверху длитель ности . Формула изобретени  Устройство дл  дискретной регулировки фазы, содержащее JK-триггер с попарно объединенными J и К-входами и счетчик, С-входы которых-соединены отличающеес  тем, что, с целью повышени  быстродействи , оно снабжено первым .и вторым дополнитель ными J К-триггерами и элементом бло- кировки, причем выходы первого и вто рого дополнительных J К-триггеров сое динены соответственно с первыми и дторыми J и К-входами JК-триггера и первым и вторым входами элемента бло . кировки, ycтaнoвoчныis входы первого и второго дополнительных JК-триггеров соединены соответственно ,с третьим и четвертым входами элемента блокировки, первые К-входы дополнительных JК-триггеров соединены с выходом элемента блокировки, первые Квходы дополнительных JК-триггеров со единены с выходом элемента блокировки , вторые К-входы первого и второго дополнительных JК-триггеров соединены , соответсзТвенно, с пр мым и инверсным выходами JК-триггера, С-входы дополнительных JК-триггеров соединены с С-входом JK-триггера, пр мой выход которого соединен с управл ющим входом счетчика. 2.Устройство по п.1, отличающеес  тем, что элемент блокировки состоит из RS-триггера ,и элемента ИЛИ, причем первый и второй входы элемента блокировки соединены с R-входами RS-триггера, третий и четвертый входы элемента блокировки соединены со входами элемента ИЛИ, выход которого соединен с 5-входом J S-триггера, а выход последнего соединен с выходом элемента блокировки. 3.Устройство по п.1, о т л ичающеес  тем, что, элемент блокировки выполнен в виде первого и второго RS-триггеров, первый и второй входы элемента блокировки соединены с R-входами RS-триггеров, третий и четвертый входыэлемента блокировки соединены с S-входами RS-триггеров , выходы последних соединены с выходом элемента блокировки. Источники информации, прин тые во внимание при экспертизе 1.Патент США № 3629709, кл. 328-15, 1973.
  2. 2.Авторское свидетельство СССР № 498726, кл. Н 03 К 5/20, 1976. ,
SU782631761A 1978-06-21 1978-06-21 Устройство дл дискретной регулировки фазы SU779904A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782631761A SU779904A1 (ru) 1978-06-21 1978-06-21 Устройство дл дискретной регулировки фазы

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782631761A SU779904A1 (ru) 1978-06-21 1978-06-21 Устройство дл дискретной регулировки фазы

Publications (1)

Publication Number Publication Date
SU779904A1 true SU779904A1 (ru) 1980-11-15

Family

ID=20771464

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782631761A SU779904A1 (ru) 1978-06-21 1978-06-21 Устройство дл дискретной регулировки фазы

Country Status (1)

Country Link
SU (1) SU779904A1 (ru)

Similar Documents

Publication Publication Date Title
SU779904A1 (ru) Устройство дл дискретной регулировки фазы
GB1317878A (en) Frame synchronization system
SU1361527A1 (ru) Распределитель импульсов
SU684725A1 (ru) Управл емый генератор импульсов
SU871098A2 (ru) Устройство дл дискретной регулировки фазы
SU421132A1 (ru) Делитель с переменным коэффициентомделения
SU1669079A1 (ru) Управл емый делитель частоты следовани импульсов
SU834936A1 (ru) Делитель частоты следовани иМпульСОВ C пЕРЕМЕННыМ КОэффициЕНТОМдЕлЕНи
SU1269051A1 (ru) Устройство дл дискретной регулировки фазы
SU467490A1 (ru) Устройство поэлементного фазировани приемников дискретных сигналов
SU777882A1 (ru) Устройство коррекции фазы
SU930629A1 (ru) Селектор импульсов по длительности
SU1267593A1 (ru) Генератор импульсов с управл емой частотой
SU756659A1 (ru) Генератор матричных сигналов 1
SU553737A1 (ru) Устройство синхронизации
SU1141583A1 (ru) Стартстопное приемное устройство
SU711673A1 (ru) Селектор импульсной последовательности
SU563719A1 (ru) Распределитель на каналов
SU516036A1 (ru) Кодирующее устройство двоичных кодов кольцевого типа
SU794713A1 (ru) Частотно-фазовый компаратор
SU936413A1 (ru) Селектор импульсов по длительности
SU1388865A2 (ru) Устройство дл обслуживани запросов
SU923016A1 (ru) Счетное устройство с предварительной установкой кода
SU420131A1 (ru) Троичный синхронный триггер с раздельными входами
SU1173554A2 (ru) Управл емый делитель частоты